RU1836678C - Устройство дл отображени символьной информации на экране видеоконтрольного блока - Google Patents

Устройство дл отображени символьной информации на экране видеоконтрольного блока

Info

Publication number
RU1836678C
RU1836678C SU915003470A SU5003470A RU1836678C RU 1836678 C RU1836678 C RU 1836678C SU 915003470 A SU915003470 A SU 915003470A SU 5003470 A SU5003470 A SU 5003470A RU 1836678 C RU1836678 C RU 1836678C
Authority
RU
Russia
Prior art keywords
output
input
control unit
signal
video signal
Prior art date
Application number
SU915003470A
Other languages
English (en)
Inventor
Виталий Самуилович Балан
Михаил Соломонович Гроссман
Виталий Альбертович Шкебельский
Original Assignee
Завод "Маяк"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Завод "Маяк" filed Critical Завод "Маяк"
Priority to SU915003470A priority Critical patent/RU1836678C/ru
Application granted granted Critical
Publication of RU1836678C publication Critical patent/RU1836678C/ru

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

Использование: автоматика и вычислительна  техника,анализаторы мультиплексных каналов и аппаратуры дл  вывода информации из ЭВМ на дисплей. Сущность изобретени : устройство содержит 1 блок пам ти (1), 1 блок управлени  3(3), 1 генератор тактовых импульсов (4). регистр атрибутов (6), 1| знакогенератор (5), 1 формирователь видеосигнала (7), 1 делитель частоты (8), 1 буферный блок (2). 6 ил.

Description

fe
00
со о
Os
4
00
i
GJ
Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в анализаторах мультиплексных каналов и в другой аппаратуре дл  вывода информации из ЭВМ на дисплей.
Цель изобретени  - повышение достоверности отображаемой информации за счет контрол  устройства при его тестировании путем сквозной проверки устройства с использованием всех его блоков.
На фиг. 1 представлена функциональна  схема устройства; на фиг. 2 - блок пам ти; на фиг. 3 - блок управлени ; на фиг. 4 - знакогенератор; на фиг. 5 - формирователь видеосигнала: на фиг. 6 - временна  диаг- рамма.
Устройство содержит блок 1 пам ти, буферный блок 2, блок 3 управлени , генератор 4 тактовых импульсов, знакогенератор 5, регистр 6 атрибутов, формирователь 7 видеосигнала, делитель 8 частоты.
Следующими позици ми обозначены; двунаправленна  шина 9, перва  10, втора  11, треть  12, четверта  13, перва  1.4 дополнительна , и втора  15 дополнительна  ши- ны, 16-вход-выход устройства, 17 - адресный вход устройства, 18. - первый управл ющий и 19 - второй управл ющий входы устройства, 20 - выход видеосигнала, 21
-выход синхроимпульса (ССИ) и 22 - выход кадрового синхроимпульса (КСИ) устройства .
Блок 1 пам ти выполнен на микросхеме ОЗУ D2 типа КР537РУ8А и микросхеме магистрального приемо-передатчика D1 типа К588ВА1.
Буферный блок 2 выполнен на микросхеме стробируемого логического элемента НЕтипаК561ЛН1.
Блок 3 управлени  выполнен на микро- схеме селектора адреса D1 типа К588ВГ1, микросхеме контроллера ЗУ D2 типа К588ВГ2, микросхемах И-ИЛИ D3, D4, D5, Об типа К561ЛС2, включенных поразр дно относительно входных и выходных шин (по А разр да на каждую микросхему) и выполн ющих функцию мультиплексировани  дл  групп входов X и Y, микросхемах счетчиков D1, D8. D9, ОЮтипа 1564 ИЕ7, микросхеме мультиплексора D11 типа 1564КП11, микро- схемах программируемых логических матриц D12, D13, типа КР556РТ2 и микросхемы D12, D13 выполн ют функции дешифраторов . Их прошивка осуществлена по следующим логическим выражени м:
Микросхема D12:
У1-А9.А11
У2-А9.А11 А9.А10.А11
УЗ-А10.А11
Микросхема D13:
У1 А1.А4
У2 А2.АЗ.А5.А6
УЗ А5 А9.А10 А7.А9 А10
У4 А6.А7.А9 А10
Генератор 4 тактовых импульсов выполнен на микросхеме ГУН (генератора, управл емого напр жением) типа КР531ГП.
Знакогенератор 5 выполнен на базе микросхем ПЗУ D1 типа К568РЕ1-0003 со стандартной прошивкой знакогенератора и микросхемы регистра сдвига D2 типа К555ИР9.
Регистр 6 атрибутов выполнен на микросхеме четырех Д-триггеров типа К555ТМ8,
Формирователь 7 видеосигнала выполнен на микросхеме логического элемента НЕ D1 типа К555ЛН1, микросхеме логического элемента 2И-4ИЛИ-НЕ D2 типа К555ЛР13 и микросхеме логического элемента 4И-2ИЛИ-НЕ D3 типа К555ЛР4.
Делитель 8 частоты выполнен на микросхеме двоичного счетчика типа К555ИЕ7.
Устройство дл  отображени  символьной информации на экране выдеоконтроль- ного блока вырабатывает три сигнала - видеосигнал (ВС), строчный (синхроимпульс (ССИ), кадровый синхроимпульсы (КСИ) и работает следующим образом.
Принцип действи  устройства состоит в непрерывном последовательном считывании содержимого блока 1 пам ти и выводе содержимого на экран диспле  (видеоконтрольного блока). Информаци  в блок 1 пам ти записываетс  по мере необходимости через двунаправленную шину 9 внешним микропроцессором во врем  обратного хода кадровой развертки, когда видеосигнал блокируетс  и не требуетс  регенераци  изображени  на экране диспле . Во врем  пр мого хода кадровой развертки информаци  считываетс  из блока 1 пам ти в темпе формировани  растра на экране, регенериру  изображение. Генератор 4 вырабатывает тактовые импульсы с периодом следовани , равным времени засветки одной точки. Эти импульсы поступают в блок 3 управлени , формирующий из них строчные и кадровые синхроимпульсы, подаваемые на дисплей. Помимо того, в блоке 3 управлени  формируетс  комбинированный импульс гашени  по строке и кадру. Он поступает на формирователь 7 видеосигнала . Ломимо того, в блоке 3 формируетс  сигнал готовности устройства, необходимый дл  обращени  микропроцессора. Он совпадает по времени с импульсом гашени  по кадру и поступает через блок 2 на выход- вход 16 устройства, Синхронно с сигналом готовности блок 3 управлени  передает через шину 11 на блок 1 пам ти код адреса, который поступил на адресный вход 17 устройства от внешнего микропроцессора.
Таким образом, во врем  обращени  микропроцессор получает возможность адресовать конкретные  чейки пам ти дл  записи информации, Из сигналов чтени  и записи, поступающих с первого 18 и второго 19 управл ющих входов устройства на блок 3 управлени , во врем  обратного хода кадровой развертки формируютс  сигналы выбора кристалла и запись ив пам ть, поступающие на управл ющие входы блока 1 пам ти. При отсутствии сигнала готовности (т.е. во врем  пр мого хода кадровой развертки) на адресный вход блока 1 пам ти по шине 11 подаютс  коды адресов, вырабатываемые в блоке 3 управлени . При этом сигнал выбора кристалла устанавливаетс  в активное, а сигнал записи в пассивное состо ние , что обеспечивает считывание информации из пам ти.
Данные из блока 1 пам ти поступают по шине 12 на первый адресный вход знакогенератора 5 и по шине 15 - на вход регистра 6 атрибутов, определ   текущий код отображаемого символа и дополнительные признаки (атрибуты) отображени  - ин версию и мигание символа. На второй адресный вход знакогенератора по шине 13 поступает код номера строки разложени  символа, вырабатываемый блоком 3 управлени . На информационный вход формировател  7 видеосигнала поступает преобразованный в последовательную форму код разложени  символа, из которого на выходе формировател  вырабатываетс  видеосигнал с учетом поступающих на него символов гашени , мигани  и признаков отображени .Сигнал мигани  поступает с выхода делител  8 частоты , на вход которого подаетс  кадровый синхроимпульс. Сигнал готовности и гашени  с выходов блока 3 управлени  и видеосигнал с выхода формировател  7 видеосигнала подаютс  на первый, второй и третий информационные входы блока 2 соответственно. Блок 2 позвол ет внешнему микропроцессору считывать состо ние этих сигналов. Дл  этого на управл ющий вход блока 2 подаетс  сигнал из блока 3 управлени . Он формируетс  при обращении .микропроцессора к блоку 2, т.е. при подаче на адресный вход 17 устройства кода блока 2 и при подаче сигнала чтени  на вход 18 устройства.
При автоматическом тестировании устройства внешний микропроцессор сначала провер ет исправность ОЗУ блока 1 пам ти традиционными методами, осуществл   с учетом сигнала готовности (т.е. во врем 
обратного хода по кадру), запись, считывани  и сравнение контрольных кодов.
После этого ОЗУ заполн етс  кодами пробела (черный экран) с признаками инверсии (белый экран) и мигани  (чередование черного и белого экрана).
Видеосигнал (В С) на выходе формировател  7 в этом случае имеет вид, показанный на фиг. 6а. С периодом мигани 
0 чередуютс  белый и черный цвета экрана. На фиг. 6 б показана структура небольшого фрагмента видеосигнала во врем  белого экрана. Сигналы гашени  по строке (фиг. бе) и по кадру (фиг. 6г). поступа  на вход форми5 ровател  7, блокируют видеосигнал в соответствующие промежутки времени.
Период мигани  больше периода кадрового синхроимпульса и синхронного с ним сигнала готовности, т.к. сигнал мигани  вы0 рабатываетс  делителем 8 частоты из кадрового синхроимпульса. Микропроцессор через блок 2 считывает состо ние видеосигнала совместно с состо нием сигналов гашени  и готовности. Поскольку требуетс 
5 контролировать только действующий видеосигнал , т.е. во врем  пр мого хода по строке и пр мого хода по кадру, то в данном случае микропроцессор работает по НЕГОТОВНОСТИ и учитывает состо ние сигнала
0 гашени :
а)если сигнал готовности - лог.О сигнал гашени  - лог.О и видеосигнал - лог. 1, то это означает, что микропроцессор, будучи несинхронизированным с разверткой дисл5 ле , считает состо ние сигналов во врем  белого экрана,
б)если сигнал готовности - лог.О. сигнал гашени  - лог.1 и видеосигнал - лог.О. то этот результат не принимаетс  во внима0 ние, т.к. это момент обратного хода по строке ,
в)если сигнал готовности - лог.1, то результаты считывани  также не принимаютс  во внимание, т.к. этот момент обратно5 го хода по кадру,
г)если сигнал готовности - лог.О, сигнал гашени  - лог.О и видеосигнал - лог.О, то означает, что микропроцессор считал состо ние сигналов во врем  черного экрана.
0 Если микропроцессор, провед  многократное считывание состо ний упом нутых трех сигналов, зафиксировал чередование белого и черного экранов через равные промежутки времени, то устройство считаетс 
5 исправным. В противном случае делаетс  вывод о его неисправности.
Така  проверка, включающа  считывание выходного видеосигнала совместно с сигналами гашени  и готовности, интег- рально охватывает все блоки устройства,
позвол   косвенно судить об их работоспособности . За вл емое устройство позвол ет в автоматическом режиме проводить анализ выходных сигналов, осуществл   тем самым сквозной контроль его работоспособности и обнаружива  большое число возможных неисправностей сверх неисправностей ОЗУ блока пам ти, которые вы вл ютс  традиционными методами,
Технико-экономическа  эффективность за вл емого устройства состоит в значительном повышении достоверности автоматического , контрол  исправности устройства при его тестировании. Такой контроль осуществл ете не на уровне одного блока, точней на уровне ОЗУ, а на уровне всего устройства от входа до выхода, т.е. на уровне всех его блоков. При этом не требуетс  участи  оператора дл  визуального контрол  устройства . , . / ;.
Врем , требуемое дл  поиска неисправ- ,ностей. и расходы, требуемые дл  проведени  ремонта устройства, существенно снижены.
Из сказанного выше следует, что в за вл емом устройстве самопроверка гораздо глубже, а эффективность ее гораздо выше, чем в устройстве-прототипе.
Фор мул а и з о б р е т е н и  
Устройство дл  отображени  символьной информации на экране видеоконтрольного блока, содержащее блок пам ти, знакогенератор, блок управлени , формирователь видеосигнала и генератор тактовых импульсов, выход которого соединен с тактовыми входами блока управлени  и знакогенератора , первый и второй управл ющие входы блока управлени   вл ютс  соответственно первым и вторым управл ющими входами устройства адресный вход блока управлени  - адресным входом устройства , первый выход блока управлени  соединен с адресным входом знакогенератора , второй адресный вход которого соединен вторым выходом блока управлени , третий и четвертый выходы которого подключены к первому и второму управл ющим входам блока пам ти соответственно, входвыход которого  вл етс  входом-выходом устройства, п тый и шестой выходы блока управлени   вл ютс  выходами строчного и кадрового синхроимпульсов уртройства соответственно , выход знакогенератора соединен с информационным входом формировател  видеосигнала, выход которого  вл етс  выходом видеосигнала устройства , отличающеес  тем, что оно содержит буферный блок, регистр атрибутов и делитель частоты, первый информационный вход буферного блока соединен с седьмым выходом блока управлени , второй информационный вход- с восьмым выходом блока управлени , третий
информационный вход - с выходом формировател  видеосигнала, управл ющий вход - с дев тым выходом блока управлени , а выход- с входом-выходом устройства, вход регистра атрибутов соединен с выходом
блока пам ти, первый и второй выходы регистра атрибутов - с первым и вторым управл ющими входами формировател  видеосигнала соответственно, третий управл ющий вход которого св зан с восьмым
выходом блока управлени , вход делител  частоты подключен к шестому выходу блока управлени , а выход - к четвертому управл ющему входу формировател  видеосигнала .
Ода ИХ./Я Отвх.Ю От 8х. 17
Отбл.Ь
Ш
к б/, 5,6
фс/s Z
tifa.Z v
Л«.2/
щ
KfA.7,2
/Г fa. 2ч КбыхЩ
.J
.J
°
Ьелф
1ШЕ81
бийеосигнал
периоЗ мигамио
)
бе/ъО энрам J иернаО экрлн
Ьидесигыал
в)
Сигнал гашени  по
6
Сигнал гашени  по кафу
г)
экран I
Фиг. б
SU915003470A 1991-07-24 1991-07-24 Устройство дл отображени символьной информации на экране видеоконтрольного блока RU1836678C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU915003470A RU1836678C (ru) 1991-07-24 1991-07-24 Устройство дл отображени символьной информации на экране видеоконтрольного блока

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU915003470A RU1836678C (ru) 1991-07-24 1991-07-24 Устройство дл отображени символьной информации на экране видеоконтрольного блока

Publications (1)

Publication Number Publication Date
RU1836678C true RU1836678C (ru) 1993-08-23

Family

ID=21585842

Family Applications (1)

Application Number Title Priority Date Filing Date
SU915003470A RU1836678C (ru) 1991-07-24 1991-07-24 Устройство дл отображени символьной информации на экране видеоконтрольного блока

Country Status (1)

Country Link
RU (1) RU1836678C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №1499331,кл. G 06 F 3/153, 1987. *

Similar Documents

Publication Publication Date Title
KR920010445B1 (ko) 표시 제어 장치
RU1836678C (ru) Устройство дл отображени символьной информации на экране видеоконтрольного блока
EP0184080B1 (en) Color display system
US6188672B1 (en) Circuit arrangement for sensing errors in bit patterns
JP3655159B2 (ja) 表示装置
JPH05142311A (ja) シフトレジスタ型表示装置の故障検出装置
SU1441450A1 (ru) Устройство дл отображени информации
SU1098031A1 (ru) Устройство дл отображени графической информации на экране электронно-лучевой трубки
SU1469518A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
JP2870902B2 (ja) 駆動パターン発生装置
SU1566404A1 (ru) Устройство дл отображени информации
SU1499331A1 (ru) Устройство дл отображени символьной информации на экране видеоконтрольного блока
SU1354241A1 (ru) Устройство дл отображени информации на экране телевизионного приемника
SU1042069A1 (ru) Устройство дл отображени информации
KR100238209B1 (ko) 라인메모리를 이용한 모자이크 처리장치
SU1023356A1 (ru) Устройство дл распознавани дефектов изображений объектов
SU1434423A1 (ru) Устройство дл отображени информации
SU1441451A1 (ru) Устройство дл отображени информации
SU1711235A1 (ru) Устройство дл формировани тестов пам ти
SU1587484A1 (ru) Устройство дл вывода символьной информации на экран электронно-лучевой трубки
SU1116458A1 (ru) Запоминающее устройство
SU1600002A1 (ru) Устройство пам ти на кадр цифрового теливизионного изображени
RU1785034C (ru) Устройство дл отображени информации на экране телевизионного индикатора
SU1674221A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
RU1791811C (ru) Устройство дл отображени информации