RU182981U1 - Динамический d-триггер - Google Patents
Динамический d-триггер Download PDFInfo
- Publication number
- RU182981U1 RU182981U1 RU2018111875U RU2018111875U RU182981U1 RU 182981 U1 RU182981 U1 RU 182981U1 RU 2018111875 U RU2018111875 U RU 2018111875U RU 2018111875 U RU2018111875 U RU 2018111875U RU 182981 U1 RU182981 U1 RU 182981U1
- Authority
- RU
- Russia
- Prior art keywords
- channel
- channel transistor
- trigger
- transistors
- drain
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
Landscapes
- Logic Circuits (AREA)
Abstract
Полезная модель относится к области цифровой микроэлектроники. Техническим результатом полезной модели является создание динамического D-триггера с малой занимаемой площадью и с увеличенным быстродействием за счет работы выходного каскада, состоящего из четвертого p-канального транзистора и пятого, и шестого n-канальных транзисторов, без "сквозного" тока. 4 ил.
Description
Полезная модель относится к области цифровой микроэлектроники, а именно к динамическим D-тригтерам, и предназначено для использования в качестве конструктивного элемента быстродействующих цифровых интегральных схем. Например, в качестве цифрового библиотечного элемента в системах автоматизированного проектирования аналого-цифровых устройств.
Триггер синхронизируется тактовым сигналом CLK и выполняет автоматную функцию задержки на 1 такт: Qt+1=D4, где D - информационный вход, Q - выход триггера.
Входной D и выходной Q сигналы изменяются по положительному перепаду CLK.
Высокие скоростные характеристики динамических триггеров обусловлены динамическим хранением информации на "паразитных" емкостях - в сочетании с каскадами "сквозного" тока (с "отношением крутизн").
Наличие нижней граничной частоты исключает применение динамического триггера в качестве элемента длительного хранения информации.
Важными характеристиками для оценки конструкции динамического триггера являются его быстродействие и площадь на кристалле. Данные характеристики взаимно обратимы: при постоянной нагрузке увеличение площади способствует повышению быстродействия.
Объективная информация для оценки содержится в принципиальной (электрической) схеме триггера. Стандартный интегральный КМОП транзистор с n-каналом характеризуется током, превышающим приблизительно в 3 раза ток p-канального КМОП транзистора равных размеров. Соответственно, для выравнивания времени разряда "паразитной" емкости через n-канал и времени заряда через p-канал в ключевой схеме требуется отношение размеров Wp/Wn≈3.
Совокупная характеристика "быстродействие/площадь" существенно ухудшается в зарядной цепи с последовательно соединенными p-канальными транзисторами. Для поддержания нагрузочной способности (быстродействия) двухтранзисторной последовательной цепи требуется вдвое увеличить размер каждого транзистора, и т.п. Площадь такой p-канальной конструкции равна площади двенадцати одиночных n-канальных транзисторов. Пропорциональное увеличение нагрузочной емкости попутно снижает динамику п-канальной цепи разряда.
Для ключевых каскадов с "отношением крутизн" характерны статические состояния со "сквозным" током: одновременно открыты зарядная (p) и разрядная (n) цепи. Логическое значение выхода зависит от доминации: 0 - доминирует n-канал, 1 - доминирует p-канал (отклонение логических уровней не превышает порогового напряжения транзистора). Для доминации n-канала достаточно равных размеров пир транзисторов: эквивалентный ток разряда равен 2/3 тока In (n-канал). Аналогичная доминация p-канала требует Wp/Wn≈9, что отрицательно сказывается на характеристиках "быстродействие/площадь".
В общем случае "сквозной" ток (в том числе динамический) снижает быстродействие каскада. Каскад с раздельным управлением транзисторами n, p позволяет исключить сквозной ток, что обеспечивает максимальное быстродействие ключа и преимущество даже перед обычным инвертором.
Зарядно-разрядное время в отдельных каскадах триггера ограничивается длительностью полутакта (логические CLK=0 или CLK=1). В существующих конструкциях имеются каскады, требующие переключения на интервале задержки входного перепада D относительно CLK, что может быть значительно меньше полутакта и критически отражается на быстродействии.
Указанные особенности приняты во внимание при разработке заявленного D-триггера и сравнительной оценке существующих технических решений.
Дополнительное качество конструкции заявленного D-триггера (присущее некоторым аналогам и не связанное с целью полезной модели) - простота модификаций, обеспечивающих введение логических функций И, ИЛИ, ИСКЛ-ИЛИ на входе триггера без существенной потери быстродействия. Открывается возможность разработки семейства библиотечных динамических триггеров с встроенными логическими функциями.
В качестве аналога заявленной полезной модели рассмотрим простую конструкцию динамического D-триггера с инверсным выходом Q, представленную на Фиг. 1 [1]. Обычной практикой является подключение дополнительного выходного инвертора, что поддерживает прямую функцию D-триггера.
Перепады данных D, Q синхронизируются отрицательными перепадами CLK.
Представлены логические модификации D-триггера: замена Р1 группой p-канальных транзисторов. Возможности модификации ограничены из-за существенного снижения быстродействия и увеличения занимаемой площади (не решает этой проблемы зеркальная взаимная замена n, p и шин "земля, питание").
Каждый из 3-х каскадов имеет состояния статического "сквозного" тока (в полутактах) с доминацией n-канального транзистора.
В полутакте CLK=1 выходные напряжения 1-го (U1) и 2-го (U2) каскадов устанавливаются на низком уровне (независимо от значения D): не выше порогового напряжения транзистора. 3-й каскад - в состоянии динамического хранения информации: транзисторы N3, Р3 заперты.
В полутакте CLK=0 в каскадах устанавливаются напряжения, соответствующие вновь защелкнутым данным. Длина параллельных цепей, распространяющих активный (отрицательный) перепад CLK, не превышает 2-х каскадов. Особенности процесса установления напряжений позволяют определить требования к динамическим параметрам отдельных каскадов и D-триггера в целом, а также оценить конструкцию по характеристикам "быстродействие/площадь".
Время формирования положительного перепада U1 не превышает задержку D относительно CLK (положительный перепад D прерывает процесс повышения U1). Это указывает на высокие требования быстродействия транзистора Р1 (задержка D может быть существенно меньше длительности полутакта).
При D=0 (полутакт CLK=0) транзистор Р2 запирается раньше, чем отпирается N3: гонки напряжений U1, U2 (повышение U2 является фиксируемой помехой). Это означает: скорость повышения U1 существенно выше скорости повышения U2 (условно Р1>>Р2 и абсолютно при равенстве узловых "паразитных" емкостей).
При D=1 (полутакт CLK=0) процесс завершается установкой U3 на значение логического нуля в состоянии статического "сквозного" тока. Однако, на начальном этапе (в процессе формирования положительного перепада U2 после активного перепада CLK) на выходе формируется динамическая помеха положительной полярности: Р3 открыт полностью, N3 заперт или открыт не полностью. В гонке нарастающих напряжений U2, U3 малая амплитуда помехи обеспечивается высокой скоростью повышения U2: условно Р2>>Р3.
Задержка перепадов (D) относительно CLK - 1 или 2 каскада (положительный или отрицательный перепад ). Дополнительный выходной инвертор Q увеличивает задержку на 1 каскад.
Система условных неравенств Р1>>Р2>>Р3 показывает невысокое качество D-триггера первого аналога по совокупному критерию "быстродействие/площадь".
Кроме того, каждый из каскадов прохождения перепадов CLK на выход Q работает со "сквозным" током, что препятствует достижению максимального быстродействия.
Вторым аналогом заявленной полезной модели является динамический D-триггер, представленный на Фиг. 2 [2].
Перепады данных D, Q синхронизируются положительными перепадами CLK.
Логические модификации D-триггера: замена N1 группой n-канальных транзисторов. Возможности модификации благоприятны: n-канальные транзисторы обладают высоким быстродействием при минимальной занимаемой площади.
1-й и 2-й каскады имеют состояния (в полутактах) со статическим "сквозным" током.
В 1-ом каскаде доминирует n-канальный транзистор N1: в полутакте CLK=0 при логическом D=1 транзисторы N1, Р1 открыты (статический "сквозной" ток) - выходное напряжение U1 каскада устанавливается на уровне не выше порогового напряжения п-канала (N2 заперт).
Во 2-м каскаде доминирует p-канальный транзистор Р2: в полутакте CLK=0 при логическом D=0 (U1=E) транзисторы N2, Р2 открыты (статический "сквозной" ток) - выходное напряжение U2 каскада устанавливается на уровне не ниже E-Uпор, где Uпор - порогового напряжение p-канала (Р3 заперт).
3-й каскад в полутакте CLK=0 имеет состояние динамического хранения данных: N4, Р3 заперты (не зависимо от D).
В полутакте CLK=1 в каскадах устанавливаются напряжения, соответствующие вновь защелкнутым данным. Длина параллельных цепей, распространяющих активный (положительный) перепад CLK, не превышает 2-х каскадов (+ выходной инвертор).
Основным недостатком динамического D-триггера второго аналога является низкое быстродействие или большая занимаемая площадь интегральной схемы ввиду наличия каскада с доминирующим p-канальным транзистором. Кроме того, выходной каскад (N3, Р3) формирует перепады напряжения при наличии динамического "сквозного" тока, что препятствует достижению максимального быстродействия.
Наиболее близким к заявленной полезной модели является высокочастотный динамический D-триггер [3], схема которого показана на Фиг. 3.
В состоянии CLK=0 значение D и Q не изменяется. Первый каскад P1, N1 работает как инвертор с отношением крутизн: доминирует п-канальный транзистор N1. Входной узел выходного инвертора 7 - в подвешенном состоянии (заперты транзисторы Р4, N6): динамическое хранение старой информации.
По положительному перепаду CLK (CLK=1) исходное значение D защелкивается во внутренних узлах и поступает на выход Q триггера в качестве нового значения. Для этого необходимо, чтобы отрицательный перепад на выходе 2-го каскада (сток N2) формировался раньше, чем отрицательный перепад на выходе 1-го каскада (сток N1). Этому способствует задержка перепадов D относительно CLK, аналогичная задержке перепадов Q.
Длина параллельных цепей, распространяющих активный (положительный) перепад CLK, не превышает 2-х каскадов (+ выходной инвертор).
В состоянии CLK=1 динамическое хранение информации (в зависимости от D) осуществляется в первом и втором каскадах. Выход 4-го каскада (вход инвертора 7) активно подключается к шине питания или "земля".
Данный D-триггер выбран в качестве прототипа заявленной полезной модели.
Недостаток D-триггера прототипа связан с тем, что положительный перепад на входе D отрицательно воздействует (с задержкой) на состояние 4-го каскада (Р4, N5, N6), уже установленного на значение Q=0: отпирает транзистор N5. В результате оказываются открытыми все транзисторы (Р4, N5, N6) выходного каскада в условиях формирования высокого уровня напряжения - доминация транзистора Р4.
Доминация р-канального транзистора в цифровых каскадах со сквозным током (с учетом современной интегральной технологии) требует увеличения занимаемой им площади или ведет к понижению его быстродействия.
Техническим результатом заявленной полезной модели является создание динамического D-триггера с малой занимаемой площадью и с увеличенным быстродействием, за счет работы выходного каскада, состоящего из четвертого p-канального транзистора и пятого и шестого n-канальных транзисторов, без "сквозного" тока.
Во время работы варианта выполнения заявленного D-триггера с прямым выходом Q (Фиг. 4) в первом (транзисторы Р1, N1 - как и в прототипе) и третьем (Р3, N4) каскадах доминируют n-канальные транзисторы N1, N4: в идеале, при полностью открытых транзисторах, выходное напряжение каскада не должно превышать порогового напряжения n-канала. В состоянии CLK=1, помимо 1-го и 2-го каскадов (транзисторы Р1, N1 и Р2, N2, N3 - как в прототипе), динамическое хранение обеспечивает 3-й каскад (транзисторы Р3, N4). Выходной каскад (транзисторы Р4, N5, N6) работает без "сквозного" тока, что способствует повышению быстродействия динамического D-триггера и уменьшению занимаемой площади.
Поставленный технический результат достигнут путем создания динамического D-триггера, содержащего четыре p-канальных транзистора, шесть n-канальных транзисторов и инвертор, причем затворы первого и второго p-канальных транзисторов, а также третьего n-канального транзистора подключены к входу синхронизации D-триггера, затвор первого n-канального транзистора является информационным входом D-триггера, выход инвертора является прямым информационным выходом D-триггера, истоки всех p-канальных транзисторов подключены к шине питания D-триггера, истоки первого, третьего, четвертого и шестого n-канальных транзисторов подключены к шине "земля" D-триггера, сток первого p-канального транзистора, а также затворы второго и четвертого n-канальных транзисторов подключены к стоку первого n-канального транзистора, сток второго и затвор четвертого p-канальных транзисторов подключены к стоку второго n-канального транзистора, исток второго n-канального транзистора соединен со стоком третьего n-канального транзистора, сток третьего p-канального транзистора соединен со стоком четвертого n-канального транзистора, стоки четвертого p-канального и пятого n-канального транзисторов подключены к входу инвертора, исток пятого n-канального транзистора соединен со стоком шестого n-канального транзистора, отличающегося тем, что затворы третьего p-канального транзистора и пятого n-канального транзистора подключены к входу синхронизации D-триггера, затвор шестого n-канального транзистора соединен со стоком четвертого n-канального транзистора.
Для лучшего понимания заявленной полезной модели далее приводится ее подробное описание с соответствующими графическими материалами.
Фиг. 1. Динамический D-триггер, выполненный согласно первому аналогу [1].
Фиг. 2. Динамический D-триггер, выполненный согласно второму аналогу [2].
Фиг. 3. Динамический D-триггер, выполненный согласно прототипу [3].
Фиг. 4. Динамический D-триггер с прямым выходом Q, выполненный согласно полезной модели.
Элементы:
P1 - P4 - p-канальные транзисторы;
N1 - N6 - n-канальные транзисторы;
7 - инвертор.
Рассмотрим вариант выполнения заявленного динамического D-триггера с прямым выходом Q (Фиг. 4). Динамический D-триггер содержит четыре p-канальных транзистора P1 - Р4, шесть n-канальных транзисторов N1 - N6 и инвертор 7. Затворы первого и второго p-канальных транзисторов P1, Р2, а также третьего n-канального транзистора N3 подключены к входу синхронизации D-триггера. Затвор первого n-канального транзистора N1 является информационным входом D-триггера. Выход инвертора 7 является прямым информационным выходом D-триггера. Истоки всех p-канальных транзисторов P1 - Р4 подключены к шине питания D-триггера, истоки первого, третьего, четвертого и шестого n-канальных транзисторов N1, N3, N4, N6 подключены к шине "земля" D-триггера. Сток первого p-канального транзистора P1, а также затворы второго и четвертого n-канальных транзисторов N2, N4 подключены к стоку первого n-канального транзистора N1. Сток второго и затвор четвертого p-канальных транзисторов Р2, Р4 подключены к стоку второго n-канального транзистора N2. Исток второго n-канального транзистора N2 соединен со стоком третьего n-канального транзистора N3. Сток третьего p-канального транзистора Р3 соединен со стоком четвертого n-канального транзистора N4. Стоки четвертого p-канального транзистора Р4 и пятого n-канального транзистора N5 подключены к входу инвертора 7. Исток пятого n-канального транзистора N5 соединен со стоком шестого n-канального транзистора N6. Затворы третьего p-канального транзистора РЗ и пятого n-канального транзистора N5 подключены к входу синхронизации D-триггера. Затвор шестого n-канального транзистора N6 соединен со стоком четвертого n-канального транзистора N4.
В приведенной триггерной схеме не допустимо менять местами последовательно соединенные n-канальные транзисторы: возникают эффекты перераспределения заряда при замыкании "подвешенных" узлов, влекущие искажение передаваемого напряжения.
Замена входного n-канального транзистора D на входную логическую группу n-канальных транзисторов Dl, D2… обеспечивает логическое расширение функции D-триггера (это относится и к прототипу). Например, последовательное соединение транзисторов - встроенная входная функция И, параллельное соединение - ИЛИ, и т.п. В варианте типа ab+cd обнаруживаются возможности реализации D-триггера с входным мультиплексором.
Хотя описанный выше вариант выполнения полезной модели был изложен с целью иллюстрации настоящей полезной модели, специалистам ясно, что возможны разные модификации, добавления и замены, не выходящие из объема и смысла настоящей полезной модели, раскрытой в прилагаемой формуле полезной модели.
Литература
1. Патент США US 6,737,900 В1, 2004 г.
2. Патент США US 6,060,927, 2000 г.
3. Yang C.-Y., Dehng G.-K, Hsu J.-M, Liu S.-I. New Dynamic Flip-Flops for High-Speed Dual-Modulus Prescaler // IEEE J. Solid-State Circuits. - 1998. - Vol. 33. - №10. - PP. 1568-1571.
Claims (1)
- Динамический D-триггер, содержащий четыре р-канальных транзистора, шесть n-канальных транзисторов и инвертор, причем затворы первого и второго р-канальных транзисторов, а также третьего n-канального транзистора подключены к входу синхронизации D-триггера, затвор первого n-канального транзистора является информационным входом D-триггера, выход инвертора является прямым информационным выходом D-триггера, истоки всех р-канальных транзисторов подключены к шине питания D-триггера, истоки первого, третьего, четвертого и шестого n-канальных транзисторов подключены к шине "земля" D-триггера, сток первого р-канального транзистора, а также затворы второго и четвертого n-канальных транзисторов подключены к стоку первого n-канального транзистора, сток второго и затвор четвертого р-канальных транзисторов подключены к стоку второго n-канального транзистора, исток второго n-канального транзистора соединен со стоком третьего n-канального транзистора, сток третьего р-канального транзистора соединен со стоком четвертого n-канального транзистора, стоки четвертого р-канального и пятого n-канального транзисторов подключены к входу инвертора, исток пятого n-канального транзистора соединен со стоком шестого n-канального транзистора, отличающийся тем, что затворы третьего р-канального транзистора и пятого n-канального транзистора подключены к входу синхронизации D-триггера, затвор шестого n-канального транзистора соединен со стоком четвертого n-канального транзистора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2018111875U RU182981U1 (ru) | 2018-04-03 | 2018-04-03 | Динамический d-триггер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2018111875U RU182981U1 (ru) | 2018-04-03 | 2018-04-03 | Динамический d-триггер |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2018123467U Division RU182852U1 (ru) | 2018-06-28 | 2018-06-28 | Динамический d-триггер |
Publications (1)
Publication Number | Publication Date |
---|---|
RU182981U1 true RU182981U1 (ru) | 2018-09-06 |
Family
ID=63467421
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2018111875U RU182981U1 (ru) | 2018-04-03 | 2018-04-03 | Динамический d-триггер |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU182981U1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2693301C1 (ru) * | 2018-10-16 | 2019-07-02 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) | Триггерный синхронный D триггер на полевых транзисторах |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU1019593A1 (ru) * | 1982-01-29 | 1983-05-23 | Предприятие П/Я В-2954 | Динамический Д-триггер |
SU1728963A1 (ru) * | 1990-04-11 | 1992-04-23 | Таганрогский радиотехнический институт им.В.Д.Калмыкова | D-триггер на КМДП-транзисторах |
RU2611236C1 (ru) * | 2015-11-12 | 2017-02-21 | Общество с ограниченной ответственностью "Юник Ай Сиз" | Энергоэффективный низковольтный кмоп-триггер |
US20170328954A1 (en) * | 2014-10-02 | 2017-11-16 | Samsung Electronics Co., Ltd. | Scan flip-flop and scan test circuit including the same |
-
2018
- 2018-04-03 RU RU2018111875U patent/RU182981U1/ru not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SU1019593A1 (ru) * | 1982-01-29 | 1983-05-23 | Предприятие П/Я В-2954 | Динамический Д-триггер |
SU1728963A1 (ru) * | 1990-04-11 | 1992-04-23 | Таганрогский радиотехнический институт им.В.Д.Калмыкова | D-триггер на КМДП-транзисторах |
US20170328954A1 (en) * | 2014-10-02 | 2017-11-16 | Samsung Electronics Co., Ltd. | Scan flip-flop and scan test circuit including the same |
RU2611236C1 (ru) * | 2015-11-12 | 2017-02-21 | Общество с ограниченной ответственностью "Юник Ай Сиз" | Энергоэффективный низковольтный кмоп-триггер |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2693301C1 (ru) * | 2018-10-16 | 2019-07-02 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) | Триггерный синхронный D триггер на полевых транзисторах |
RU2693301C9 (ru) * | 2018-10-16 | 2020-03-11 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) | Триггерный синхронный D триггер на полевых транзисторах |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2000261312A (ja) | 論理判定回路 | |
US10505523B2 (en) | Flip-flop | |
US4316106A (en) | Dynamic ratioless circuitry for random logic applications | |
US7456669B2 (en) | Semiconductor integrated circuit device | |
TW201429163A (zh) | 時脈閘控閂鎖、時脈閘控閂鎖之運作方法與採用時脈閘控閂鎖之積體電路 | |
JPS5845214B2 (ja) | ブンシユウカイロ | |
US20080012619A1 (en) | Master-Slave Flip-Flop, Trigger Flip-Flop and Counter | |
RU182981U1 (ru) | Динамический d-триггер | |
US6100730A (en) | Prescaler system circuits | |
US9755618B1 (en) | Low-area low clock-power flip-flop | |
RU182852U1 (ru) | Динамический d-триггер | |
RU2679220C1 (ru) | Динамический d-триггер | |
US6154077A (en) | Bistable flip-flop | |
JPH0324815A (ja) | 雑音除去回路 | |
EP3387751B1 (en) | A double data rate time interpolating quantizer with reduced kickback noise | |
JP3513376B2 (ja) | フリップフロップ回路 | |
TWI508450B (zh) | 半動態正反器 | |
US20190028091A1 (en) | Clock Gating Circuit | |
US4068137A (en) | Binary frequency divider | |
Rafati et al. | Low-power data-driven dynamic logic (D/sup 3/L)[CMOS devices] | |
US7990180B2 (en) | Fast dynamic register | |
JPH0637601A (ja) | 低電力消費のスタチックなエッジトリガされたdフリップ−フロップ | |
US4616145A (en) | Adjustable CMOS hysteresis limiter | |
US7224197B2 (en) | Flip-flop implemented with metal-oxide semiconductors using a single low-voltage power supply and control method thereof | |
JPH03228296A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM9K | Utility model has become invalid (non-payment of fees) |
Effective date: 20210404 |