RU1824668C - Формирователь импульсов - Google Patents
Формирователь импульсовInfo
- Publication number
- RU1824668C RU1824668C SU914936605A SU4936605A RU1824668C RU 1824668 C RU1824668 C RU 1824668C SU 914936605 A SU914936605 A SU 914936605A SU 4936605 A SU4936605 A SU 4936605A RU 1824668 C RU1824668 C RU 1824668C
- Authority
- RU
- Russia
- Prior art keywords
- input
- trigger
- output
- bus
- clock
- Prior art date
Links
Landscapes
- Information Transfer Systems (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в системах синхронизации устройств автоматики и вычислительной техники. Цель изобретени - расширение функциональных возможностей устройств путем формировани импульсов длительностью, равной тактовому импульсу, и длительностью больше тактового импульса по фронту и срезу сигнала управлени . Формирователь импульсов содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, D- триггер, IK-триггер, шину сигнала управлени , шину начальной установки, две шины тактовой частоты. 2 ил.
Description
Изобретение относитс к импульсной технике и может быть использовано в системах синхронизации устройств автоматики и вычислительной техники.
Целью изобретени вл етс расширение функциональных возможностей формировател за счет формировани импульсов по фронту и срезу входного сигнала.
Функциональна схема формировател импульсов приведена на чертеже фиг. 1, временна диаграмма его работы - на фиг.2.
Формирователь импульсов содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 1, О-триг- гер 2, IK-триггер З, шину 4 тактовых импульсов , шину 5 инверсных тактовых импульсов, вход 6 сигнала управлени , вход 7 начальной установки, выходы 8, 9 формировател импульсов. Вход 6 соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, пр мой выход которого соединен с выходом 8 и D-вход ом триггера 2, инверсный выход - с R-входом триггера 2. Выход триггере 2 соединен с выходом 9 формировател и с IX- входами триггера 3, выход которого соединен с вторым входом элемента .ИСКЛЮЧАЮЩЕЕ ИЛИ. Вход сброса в нуль триггера 3 соединен с входом 7, С-входы триггеров 2, 3 соединены соответственно с шинами 5, 4.
Триггер 2.может быть выполнен, напои- мер, на микросхемах 564ТМ2, триггер 3 - на микросхемах 564ТВ1, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ - на микросхемах К500ЛП107.
Устройство работает следующим образом . Перед началом работы по входу 7 подаетс импульсный сигнал начальной установки, который устанавливает триггер 3 в нулевое положение. При отсутствии сигналов на входах элемента 1 ИСКЛЮЧАЮЩЕЕ ИЛИ, т.е. при совпадении входных нулевых сигналов, на его пр мом выходе формируетс нулевой сигнал, а на инверсном единичный сигнал, который устэнарли- вает в нуль триггер 2. При поступлении
00
го ь о о
00
управл ющего сигнала по входу 6 на входах элемента 1 сигналы не совпадают и на его пр мом выходе формируетс единичный сигнал, фронт которого соответствует фронту сигнала управлени . При этом с инверсного выхода элемента 1 и входа сброса триггера 2 сигнал снимаетс . Сигнал с пр мого выхода элемента 1 поступает на выход 8 устройства и на D-вход триггера 2. Фронтом текущего инверсного тактового импульса шины 5 триггер 2 устанавливаетс в единичное состо ние и подает единичный сигнал на входы IK-триггера З. Фронтом текущего тактового импульса шины 4 триггер 3 переводитс из нулевого в единичное состо ние . Сигнал с его выхода подаетс на второй вход элемента 1, на входах которого единичные сигналы теперь совпадают. При этом снимаетс сигнал с пр мого выхода 1 и с выхода 8 устройства, а триггер 2 устанавливаетс в нулевое положение единичным сигналом с инверсного выхода элемента 1. Таким образом, на выходе 8 устройства формируетс импульс, фронт которого совпадает с фронтом входного сигнала управлени 6. На выходе 9 устройства формируетс импульс , совпадающий с тактовым импульсом шины 5. После установки триггера 2 в нуль на IK-входы триггера 3 подаютс нулевые сигналы и этот триггер сохран ет свое единичное состо ние в течение всего времени действи сигнала управлени 6. При сбросе сигнала управлени 6 на входах элемента 1 снова возникает рассогласование сигналов и на его пр мом выходе формируетс единичный сигнал, фронт которого соответствует срезу сигнала управлени 6. С входа сброса триггера 2 единичный сигнал снимаетс . Сигнал с пр мого выхода элемента 1 подаетс на выход устройства и на D-вход триггера 2, который, аналогично описанному выше, фронтом импульса шины 5 устанавливаетс в единичное состо ние. Триггер 2 подает единичный сигнал на IK- входы триггера 3, который фронтом импульса шины 4 уЬтанавливаетс в нулевое положение. После этого на входах элемента
1 совпадают нулевые сигналы и снимаетс сигнал с пр мого выхода элемента 1, а единичный сигнал с его инверсного выхода сбрасывает в нуль триггер 2. Таким образом,
на выходе 8 устройства формируетс импульс , фронт которого соответствует срезу сигнала управлени 6, а на выходе 9 устройства - импульс, совпадающий с тактовым импульсом шины 5. После сброса сигнала
управлени 6 триггер 3 сохран ет нулевое положение до следующего поступлени этого сигнала.
В предложенном устройстве за счет введени элемента ИСКЛЮЧАЮЩЕЕ ИЛИ
обеспечиваетс формирование импульсов по фронту и срезу сигнала управлени , причем формируемые импульсы соответствуют фронту и срезу этого сигнала или тактовому импульсу, что расшир ет функциональные
возможности устройства.
Claims (1)
- Формула изобретени Формирователь импульсов, содержащий D-триггер, выход которого соединен спервой выходной шиной и с 1-входом IK- триггера, тактовый вход которого соединен с первой тактовой шиной, шину сигнала управлени , шину начальной установки, отличающийс тем, что, с цельюрасширени функциональных возможностей путем формировани импульсов длительностью , равной тактовому импульсу, и длительностью, больше тактового импульса по фронту и срезу сигнала управлени , внего введен элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первчй вход которого соединен с шиной сигнала управлени , пр мой выход - с второй выходной шиной и с D-входом D- триггера. вход сброса в О которого соедийен с инверсным выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. выход D-триггера соединен с К-входом IK-триггера, выход которого соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, тактовый вход Dтриггера соединен с второй тактовой шиной , а вход установки в О IK-триггера соединен с шиной начальной установки.Фиг. IФиг. 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914936605A RU1824668C (ru) | 1991-05-16 | 1991-05-16 | Формирователь импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914936605A RU1824668C (ru) | 1991-05-16 | 1991-05-16 | Формирователь импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1824668C true RU1824668C (ru) | 1993-06-30 |
Family
ID=21574720
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU914936605A RU1824668C (ru) | 1991-05-16 | 1991-05-16 | Формирователь импульсов |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1824668C (ru) |
-
1991
- 1991-05-16 RU SU914936605A patent/RU1824668C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1050102, кл. Н 03 К 5/01, 1982. Авторское свидетельство СССР № 1137574,кл. Н 03 К 5/01,1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5006979A (en) | Phase synchronization system | |
GB1095944A (en) | Improvements in and relating to devices for synchronizing pulses | |
US4317053A (en) | High speed synchronization circuit | |
RU1824668C (ru) | Формирователь импульсов | |
GB1103520A (en) | Improvements in or relating to electric circuits comprising oscillators | |
GB1533577A (en) | Synchronising means | |
US3510784A (en) | Convertible timing circuit | |
SU1270881A2 (ru) | Формирователь пачек импульсов | |
JPH08129428A (ja) | クロック信号供給方式 | |
SU553737A1 (ru) | Устройство синхронизации | |
SU588621A2 (ru) | Устройство дл формировани одиночного импульса | |
SU1083349A1 (ru) | Формирователь импульсов | |
SU1233269A1 (ru) | Устройство дл формировани одиночных импульса | |
SU966878A1 (ru) | Формирователь импульсов | |
SU1691943A1 (ru) | Формирователь импульсов | |
SU771873A1 (ru) | Распределитель импульсов | |
SU1262709A2 (ru) | Устройство дл контрол серий импульсов | |
SU839034A1 (ru) | Формирователь импульсов | |
SU834856A2 (ru) | Генератор синхроимпульсов | |
SU544111A1 (ru) | Формирователь импульсов | |
SU1157655A1 (ru) | Ждущий мультивибратор | |
RU1830531C (ru) | Устройство дл вычитани частот двух импульсных последовательностей | |
SU1368962A2 (ru) | Формирователь импульсов по переднему и заднему фронтам входного сигнала | |
RU2013801C1 (ru) | Устройство для синхронизации работы быстродействующих микропроцессоров с внешними устройствами | |
SU1175029A1 (ru) | Устройство дл контрол последовательности импульсов |