RU1820383C - Устройство дл контрол дешифраторов - Google Patents
Устройство дл контрол дешифраторовInfo
- Publication number
- RU1820383C RU1820383C SU4923573A RU1820383C RU 1820383 C RU1820383 C RU 1820383C SU 4923573 A SU4923573 A SU 4923573A RU 1820383 C RU1820383 C RU 1820383C
- Authority
- RU
- Russia
- Prior art keywords
- input
- counter
- output
- inputs
- decoder
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл обнаружени неисправностей дешифраторов . Цель изобретени - сокращение времени контрол и расширение функциональных возможностей устройства. Поставленна цель достигаетс введением в состав устройства счетчика, блока индикации, трех формирователей импульсов, элемента задержки , элемента И-НЕ, переключател двух элементов индикации. Устройство может быть использовано дл обнаружени неисправностей типа отсутствие возбуждени выходов и возбуждение более одного выхода. 1 ил.
Description
Изобретение относитс к вычислитель- -ной технике и может быть использовано дл обнаружени неисправностей дешифраторов . ° .
Цель .изобретени состоит в сокращении времени проверки и в расширении функциональных возможностей устройства.
На чертеже изображена функциональна схема устройства дл контрол дешифраторов .
Устройство дл контрол дешифратора 1, который не входит в состав устройства, содержит двоичный счетчик 2, выходы которого подключены к информационным входам дешифратора 1, входам элемента И-НЕ 7 и входам блока индикации 9, пороговый элемент 3 с порогом срабатывани на два входа и элемент ИЛИ 4, подключенные входами к выходам дешифратора, первый элемент НЕ 5, подключенный входом к выходу порогового элемента 3, а выходом соединенный со вторым входом элемента И 6, второй элемент НЕ 8, подключенный к выходу элемента ИЛИ 4 и управл ющий засветкой элемента индикации 15, первый и второй формирователи импульсов 10 и 11. имеющие объединенные выходы, подключенные к элементу задержки 12. а входами подключенные соответственно к пр мому и инверсному выходам младшего разр да счетчика 2. Счетный вход счетчика 2 подклю- . чен к выходу элемента И 6 и к выходу третьего формировател импульсов 13, а вход формировател импульсов 13 подключен через нормально разомкнутую кнопку Кн. 1 к источнику напр жени , соответствующего уровню лог. 1. Остальные входы элемента И 6 соединены следующим образом: третий вход подключен к выходу элемента задержки 12, второй вход соединен с выходом элемента ИЛИ 4, а четвертый вход соединен с выходом элемента И-НЕ 7. Элемент индикации 14 подключен к выходу порогового элемента 3..
Пороговый элемент 3 и элемент ИЛИ 4 обеспечивают обнаружение ошибок, эле (Л
С
00
ю о со со
СдЭ
мент индикации 14 индицирует неисправ-задержки удерживает лог. О на первом ность типа возбуждени больше чем одного входе элемента И 6 на врем г , достаток- выхода дешифратора, а элемент индикацииное дл окончани переходных процессов в 14 индицирует отсутствие возбужденныхсхеме контрол , после чего на входе 1 эле- выходов. Элемент И 6 формирует сигнал5 мента 6 И в течение времени ти устанавли- модификации состо ни счетчика при вы-ваетс лог. 1, что обеспечивает изменение полнении условий отсутстви обнаружен-сигнала 0 - 1 на выходе элемента И 6 и ных неисправностей в дешифраторе имодификацию счетчика. Элементы индика- незавершенности полного перебора вход-ции 13 и 14 погашены, формирование им- ных наборов. Дл формировани ймпуль-10 пульсов на счетном входе счетчика 2 сов, модифицирующих состо ние счетчика,поочередно от формирователей 10 и 11 про- использовано свойство младшего разр дадолжаетс до тех пор, пока счетчик не будет счетчика измен ть значение пр мого и ин-установлен в единичное состо ние во всех версного выходов на противоположное поразр дах. Тогда через врем ty вход 4 эле каждому импульсу на счетном входе. 15 мента И 6 устанавливаетс в лог. О и запреПри каждом изменении значени млад-щает модификацию состо ни счетчика,
шего разр да один из формирователей им-Схема готова к проверке очередного дешифпульсов по положительному фронтуратора, что контролируетс по блоку индисигнала , то есть при изменении сигналакации 9. Повторна проверка или проверка
О - 1, формирует импульс длительно-20 очередного дешифратора начинаетс нажастьюГи , который используетс дл модифи-тиемКн. 1,
кации счетчика, при этом элемент задержкиПри обнаружении неисправности де12 гарантирует модификацию счетчика толь-шифратора пороговым элементом 3 или эле
ко после того, как выработаны реакции де-ментом ИЛИ 4 на входах 2 или 1 элемента И
шифратора и схемы контрол на 25 g соответственно устанавливаетс лог. О,
предыдущий входной набор. Таким обра- запрещающий модификацию состо ни
зом, врем задержки Г3 элемента задержкисчетчика, а на табло индикации 9 высвечи12 выбираетс из условий Т3 tcp, гдеТср-ваетс входной набор, на котором обнарумаксима льное врем реакции схемы конт-жена . неисправность при этом
рол на входной набор по входам 1, 2, засвечиваетс элемент индикации Мили 15
элемента И 6. Кн. 1 и формирователь им-соответственно.
пульсов 13 обеспечивают индикацию нача-При необходимости продолжени прола проверок, а также продолжениеверок неисправного дешифратора с целью
проверок после остановок, вызванных об-сбора информации дл последующего понаружением неисправности, в том случае,35 иска неисправности нажимаетс Кн. 1.
если требуетс информаци о поведении де-Засвечивание элементов индикации 14
шифратора на всех входных наборах дл и15 одновременно в ходе проверок, а также
последующего поиска неисправности в нем.засвечивание элементов индикации 14 или
Длительность импульсов гик, подаваемых с15 или обЬих одновременно при отключении
Кн. 1, должна быть меньше, чём г3 . дешифратора свидетельствует о неисправУстройство работает следующим обра-ности схемы контрол , зом. Перед началом процесса контрол Сравнение с прототипом показывает, счетчик 2 устанавливаетс в единичное со-что при той же достоверности контрол за- сто ние сигналом по линии установки всех вл емое устройство позвол ет сократить разр дов в состо ние лог. Г (на фиг. 1 эта5 врем проверок и расширить функциональ- лини не показана) или с помощью Кн. 1.ные возможности за счет определени типа При этом в установившемс состо нии на,неисправности дешифратора, обнаружени входах 1 и 2 элемента И 6 присутствуютнекоторых неисправностей схемы контрол логические единицы, а на входе 4 присутст-п и возможности получить информацию о по- вует логический ноль, который блокирует50 ведении неисправного дешифратора на прохождение импульсов на счетный входвсех входных наборах дл последующего счетчика. Нажатие Кн. 1 устанавливает счет-поиска неисправности в нем, а сравнение с чик в нулевое состо ние, по которому черезаналогами показывает, что сокращение вре- врем срабатывани счетчика и элемента мени проверок достигаетс более простыми И-НЕ 71 устанавливаетс лог. Т на входе55 средствами, чем использование генератора 4 элемента И б, а по изменению состо ни импульсов.
младшего разр да формирователь ймпуль-Ф ормул а и зобрете н и
сов 11 формирует импульс, который посту-Устройство дл контрол дешифратопает на элемент задержки 12. Элементров, содержащее элемент ИЛИ, пороговый
элемент, элемент И, два элемента НЕ. причем входы устройства дл подключени выходам контролируемого дешифратора подключены к входам элемента ИЛИ и входам порогового элемента, выход которого через первый элемент НЕ соединен с первым входом элемента И. второй вход которого соединен с выходом элемента ИЛИ, отличающеес тем, что, с целью сокращени времени контрол и расшире- ни функциональных возможностей за счет определени типа неисправности дешифратора , введены счетчик, три формировател импульсов, элемент И-НЕ, элемент зэдерж- и, блок индикации, два элемента индика- ции, переключатель, причем выходы счетчика подключены к входам элемента И- НЕ и вл ютс выходами устройства дл подключени к входам контролируемого дешифратора , пр мой и инверсный выходы
последнего разр да счетчика соединены соответственно с входами первого и второго формирователей импульсов, выходы которых объединены по схеме монтажное ИЛИ и через элемент задержки соединены с трэтьим входом элемента И, выход которого объединен по схеме монтажное ИЛИ с выходом третьего формировател импульсов и подключен к счетному входу счетчика, выход элемента И-НЕ соединен с четвертым входом элемента И. выход порогового элемента соединен с входом первого элемента индикации, выход элемента ИЛИ через элемент НЕ соединен с входом второго элемента индикации, вход третьего формировател импульсов через размыкающий контакт переключател соединен с шиной единичного потенциала устройства, выходы счетчика подключены к входам блока индикации.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4923573 RU1820383C (ru) | 1990-12-25 | 1990-12-25 | Устройство дл контрол дешифраторов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4923573 RU1820383C (ru) | 1990-12-25 | 1990-12-25 | Устройство дл контрол дешифраторов |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1820383C true RU1820383C (ru) | 1993-06-07 |
Family
ID=21567556
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4923573 RU1820383C (ru) | 1990-12-25 | 1990-12-25 | Устройство дл контрол дешифраторов |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1820383C (ru) |
-
1990
- 1990-12-25 RU SU4923573 patent/RU1820383C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 723528, кл. G Об F 11/00, 1978. Селлерс Ф. Методы обнаружени ошибок в работе ЭЦВМ, WL Мир, 1972, с. 228, рис. 12.3. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4210226A (en) | Elevator control apparatus | |
EP0707250A4 (en) | METHOD AND DEVICE FOR DETECTING ERRORS | |
US4627057A (en) | Method and arrangement for the functional testing of computers | |
RU1820383C (ru) | Устройство дл контрол дешифраторов | |
SU1259268A1 (ru) | Устройство дл контрол дешифраторов | |
SU1088001A1 (ru) | Устройство дл контрол цепей управлени операци ми | |
GB2282250A (en) | Processor watchdog circuit. | |
SU1029146A1 (ru) | Устройство дл контрол интегральных схем | |
SU706845A1 (ru) | Устройство дл сравнени кодов | |
SU1354195A1 (ru) | Устройство дл контрол цифровых узлов | |
SU545996A1 (ru) | Устройство дл индикации | |
SU811315A1 (ru) | Устройство дл индикации | |
SU962913A1 (ru) | Устройство дл фиксации сбоев электронно-вычислительной машины | |
KR940012084A (ko) | 판독 전용 시퀀스 컨트롤러 | |
SU1290213A1 (ru) | Устройство дл контрол логических устройств | |
SU1191887A1 (ru) | Устройство дл контрол элементов индикации | |
SU1293761A1 (ru) | Устройство дл контрол блоков буферной пам ти | |
SU1019374A2 (ru) | Устройство дл контрол релейной защиты | |
SU1651362A2 (ru) | Устройство дл контрол последовательности чередовани импульсных сигналов | |
SU1478337A1 (ru) | Устройство дл контрол монотонно измен ющегос кода | |
SU1262472A1 (ru) | Устройство дл ввода информации | |
KR950002230A (ko) | 저전압 이피롬용 개선된 출력 버퍼 회로 | |
SU1387044A1 (ru) | Устройство дл контрол блоков посто нной пам ти | |
SU1709321A2 (ru) | Устройство дл контрол устойчивости функционировани программ | |
KR200144786Y1 (ko) | 서보구동기용 펄스열 발생장치 |