RU1812641C - Устройство дл управлени ркостью лампы накаливани - Google Patents

Устройство дл управлени ркостью лампы накаливани

Info

Publication number
RU1812641C
RU1812641C SU904869006A SU4869006A RU1812641C RU 1812641 C RU1812641 C RU 1812641C SU 904869006 A SU904869006 A SU 904869006A SU 4869006 A SU4869006 A SU 4869006A RU 1812641 C RU1812641 C RU 1812641C
Authority
RU
Russia
Prior art keywords
register
incandescent lamp
input
bit
multiplexer
Prior art date
Application number
SU904869006A
Other languages
English (en)
Inventor
Анатолий Юрьевич Баранов
Original Assignee
Кыштымский радиозавод
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Кыштымский радиозавод filed Critical Кыштымский радиозавод
Priority to SU904869006A priority Critical patent/RU1812641C/ru
Application granted granted Critical
Publication of RU1812641C publication Critical patent/RU1812641C/ru

Links

Landscapes

  • Circuit Arrangement For Electric Light Sources In General (AREA)

Description

триггера 2, устанавлива  его в единичное состо ние.и на управл ющий СО-вход генератора импульсов 3, запреща  ему генерирование импульсов на врем  т.
С приходом на тактирующий С-вход регистра 4 первого импульса с генератора импульсов 3 в младший разр д регистра 4 запишетс  единица, поступающа  на информационный D-вход его с пр мого выхода триггера 2. При этом единичный потенциал с выхода младшего разр да регистра 4 поступит на R-вход триггера 2 и возвратит его в нулевое состо ние. Поэтому с приходом каждого последующего импульса с генератора 3 единица в резисторе будет смещатьс  на один разр д в сторону старшего разр да, при этом в предыдущие разр ды записываютс  нули. Дл  нормальной работы устройства необходимо выполнить услови :
|-t(p+1)t + т I + t,
где Т - период частоты питающей сети;
t- период генерировани  импульсов генератором 3;
р-разр дность регистра 4;
Т - длительность импульсов с выхода формировател  1.
Импульсы длительностью t с выходов регистра 4 поступают на информационную группу 2П входов мультиплексора 5, на группу, п управл ющих входов которого поступает код коммутируемого канала мультиплексора 5 с группы п выходов задатчика кода 6. В задатчике кода 6 с частотой генератора 9 счетчиком адреса 10 осуществл етс  последовательный перебор адресов посто нного запоминающего устройства (ПЗУ) 11. в котором защита программа изменени  уровн   ркости (последовательность номеров коммутируемых каналов мультиплексора 5).
Импульсы с выхода мультиплексора 5 поступают на электронный коммутатор 7, осуществл   фазовое включение тиристора его и олредел   тем самым эффективное значение тока (уровень  ркости) за пол периода питающей сети через лампу накаливани  8. Так, эффективное значение тока через лампу накаливани  8 (см. фиг. 2) в течение положительной полуволны частоты питающей сети определ етс  импульсом, поступающим с п того разр да регистра 4, а в течение отрицательной полуволны (после смены кода задатчика кода 6) - с дес того разр да регистра 4.
Точность (дискрет) установки уровн   ркости определ етс  точностью (дискретом)
10
15
20
25
30
35
40
45
50
55
изменени  угла отсечки, котора  (который) равна периоду следовани  импульсов генератора 3. Из выражени  (1) следует, что чем выше разр дность регистра 4, тем выше точность установки угла отсечки. Так, например , при 2048-разр дном регистре дискрет изменени  угла отсечки равен
180°
приблизительно . -0,09°. Следует за- tU4o
метить, что при большой разр дности регистра 4 длительность выходных импульсов мультиплексора 5 может оказатьс  меньше времени включени  т.Вкл тиристора электронного коммутатора 7. В этом случае в электронный коммутатор 7 ввод т расширитель входных импульсов длительностьЪ t до значений ti, больших времени включени  (ti т.вкл ) тиристора коммутатора 7.
Если разр дность регистра 4 выбрать в несколько раз превышающей число каналов мультиплексора 5 (р 2П), то возникает возможность коррекции характеристики код задатчика кода 6 - уровень  ркости лампы накаливани  8 и, в частности, линеаризации ее путем подключени  соответствующих выходов регистра 4 к информационным выходам мультиплексора 5, Например, дл  линеаризации характеристики выбор подключаемых разр дов регистра 4 определ ют из услови  равенства приращений эффективного значени  тока через лампу накаливани  8 при изменении на единицу любого кода управл ющих сигналов мультиплексора 5.
За вл емое устройство благодар  упрощению схемы и устранению высоких требований к точности изготовлени  вход щих элементов позвол ет с одновременным повышением точности (дискрета) задани  уровн   ркости лампы накаливани  изготавливать устройства с более низкой себестоимостью - по сравнению с прототипом.
Дополнительно описанное устройство позвол ет разбить весь диапазон уровней  ркости на любое число дискретных значений от 3 до 100000 вместо семи фиксирован- ны х у прототипа и получать любые зависимости (в том числе и линейные) код задатчика кода 6 - уровень  ркости лампы накаливани .
Фор мула изобретени 
Устройство дл  управлени   ркостью лампы накаливани , содержащее электронный коммутатор переменного тока с выводами дл  включени  в цепь питани  лампы накаливани  от питающей сети, датчик п- разр дного двоичного кода, регистр и генератор пр моугольных импульсов, о т л и ч а- ю щ е е с   тем. что, с целью повышени 
точности задани   ркости лампы накаливани  и расширени  функциональных возможностей , в устройство введены снабженный входными выводами дл  подключени  к питающей сети формирователь, коротких пр моугольных импульсов, синхронизированных с моментами нулевых значений синусоидального напр жени  на его входных выводах, причем длительность коротких импульсов меньше полупе- риода этого синусоидального напр жени , мультиплексор 2 каналов в один сп управл ющими входами и RS-триггер, регистр выполнен в виде р-разр дного последовательного сдвигающего регистра с числом разр дов р 2, генератор пр моугольных импульсов снабжен входом запрещени  генерации, при этом выход формировател  коротких пр моугольных импульсов подключен к S-входу RS-триггера, входу запрещени  генерации генератора пр моугольных импульсов и R-входу обнулени  регистра, выход младшего разр да которого подключен к R-входу RS-триггера, 8-выходом соединенного с информационным D- входом регистра, тактирующий С-вход которого подключен к выходу генератора пр моугольных импульсов, группа выходов
датчика двоичного кода поразр дно подключена к группе управл ющих входов мультиплексора, группа 2П информационных входов которого подключена к группе 2 из р выходов регистра, выход мультиплексора соединен с управл ющим входом электронного коммутатора, при этом период следовани  импульсов генератора пр моугольных импульсов выбран по соотношению
|-t(p-M) I + t,
где t - период следовани  импульсов генератора пр моугольных импульсов;
Т - период синусоидального напр же- ни  на входных выводах формировател  коротких пр моугольных импульсов;
г- длительность коротких пр моугольных импульсов формировател ; р - число разр дов регистра.
Вход
фуг.2
L
Фиг.З
SU904869006A 1990-09-21 1990-09-21 Устройство дл управлени ркостью лампы накаливани RU1812641C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904869006A RU1812641C (ru) 1990-09-21 1990-09-21 Устройство дл управлени ркостью лампы накаливани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904869006A RU1812641C (ru) 1990-09-21 1990-09-21 Устройство дл управлени ркостью лампы накаливани

Publications (1)

Publication Number Publication Date
RU1812641C true RU1812641C (ru) 1993-04-30

Family

ID=21537622

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904869006A RU1812641C (ru) 1990-09-21 1990-09-21 Устройство дл управлени ркостью лампы накаливани

Country Status (1)

Country Link
RU (1) RU1812641C (ru)

Similar Documents

Publication Publication Date Title
KR100910128B1 (ko) 한 세트의 신호를 생성하기 위한 장치와, pwm 신호로 전자 안정기를 구동하는 방법과, 2개의 pwm 신호를 제어하기 위한 장치
KR950022077A (ko) 클럭 발생기와 이러한 클럭 발생기에 사용하기 위한 위상 비교기
KR950030486A (ko) 파워 온 리세트 회로
KR20090003221A (ko) 펄스 폭 변조 발생 장치 및 방법
KR950015034A (ko) 컴퓨터 시스템 내의 전력을 보존하기 위한 napnop 회로
US5367204A (en) Multiple digital clock edge generator circuit and method
RU1812641C (ru) Устройство дл управлени ркостью лампы накаливани
KR100594315B1 (ko) 다중 펄스 생성 장치
KR100228766B1 (ko) 내부 전위 발생장치
KR970076821A (ko) 래치회로
RU2215367C2 (ru) Программный таймер
KR100247021B1 (ko) 레이저 연속발사 제한회로
KR20020031843A (ko) 파워업 회로
SU1531202A1 (ru) Цифровое фазосдвигающее устройство
JPH10154068A (ja) M系列符号発生器
SU1205269A1 (ru) Формирователь импульсов
KR100209697B1 (ko) 칩 연결장치
SU1666983A1 (ru) Устройство дл контрол электрических цепей
SU1750027A1 (ru) Одновибратор
SU1347112A1 (ru) Устройство дл управлени регул тором переменного напр жени со звеном повышенной частоты
SU1248040A1 (ru) Формирователь одиночного импульса
SU416835A1 (ru)
SU1748082A1 (ru) Преобразователь отклонени частоты от номинального значени в аналоговый сигнал
SU1270879A1 (ru) Многоканальный программируемый генератор импульсов
SU1640827A1 (ru) Устройство дл преобразовани последовательного кода