RU1772898C - Резервированный генератор импульсов - Google Patents
Резервированный генератор импульсовInfo
- Publication number
- RU1772898C RU1772898C SU904889853A SU4889853A RU1772898C RU 1772898 C RU1772898 C RU 1772898C SU 904889853 A SU904889853 A SU 904889853A SU 4889853 A SU4889853 A SU 4889853A RU 1772898 C RU1772898 C RU 1772898C
- Authority
- RU
- Russia
- Prior art keywords
- output
- majority
- elements
- channel
- input
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к вычислительной и импульсной технике. Цель изобретени - упрощение и повышение надежности. Генератор содержит в каждом из каналов соединенные последовательно два элемента НЕ 1, 2 и мажоритарный элемент 3. охваченные обратной св зью через резистор 4 и конденсатор 5, какалы св заны между собой по входам мажоритарных элементов. 1 ил.
Description
Изобретение относитс к импульсной технике и может быть использовано в автоматике и вычислительной технике.
Целью изобретени вл етс упрощение генератора и повышение его надежности .
Указанна цель достигаетс тем, что задающий генератор и схема синхронизации совмещаютс , дл чего в каждый канал введены первый и второй элементы НЕ, масштабирующий резистор и зар дный конденсатор. Выход первого элемента НЕ канала соединен с входом мажоритарного элемента и соответствующими входами мажоритарных элементов других каналов, инвертирующий выход мажоритарного элемента соединен с входом второго элемента НЕ и через зар дный конденсатор - с входом первого элемента НЕ. Выход второго элемента НЕ, вл ющийс выходом канала , соединен через масштабирующий резистор с входом первого элемента НЕ.
Представлена схема резервированного генератора импульсов при его трехканальной реализации (генератор допускает использование любого необходимого числа каналов более трех).
Резервированный генератор импульсов содержит в каждом канале пеовый 1 и второй 2 элементы НЕ, мажоритарный элемент 3, масштабирующий резистор 4, зар дный конденсатор 5, выходную шину 6.
Резервированный генератор импульсов работает следующим образом. При включении питани вследствие перемены логических уровней в замкнутой цепи нечетного количества элементов (два элемента НЕ 1 и 2 и мажоритарный элемент г еализующий функцию Y XiX2 + ХаХз + ХтХз), возникает режим автоколебаний, частота которых определ етс типом примен емых элементов 1, 2, 3 и величинами зар дной емкости 5 и масштабирующего резистора 4. Пусть в качестве элементов НЕ и мажоритарного элемента применены микросхемы с положительной логикой (сери К533), тогда за исходное положение примем состо ние,
сл
с
VI
4 ГО
S
00
когда на входе первого элемента НЕ каждого канала уровень О, тогда на выходе мажоритарного элемента О, на выходе второго элемента НЕ - 1. Начинаетс зар д емкости 5 через масштабирующий резистор 4. При достижении на входе элемента НЕ 1 уровн 1 элемент НЕ переключаетс и на вход мажоритарного элемента 3 подаетс с выхода элемента НЕ 1 уровень О. Так как врем зар да емкости в каждом канале разное, то переключение мажоритарного элемента не происходит до тех пор, пока и 9 одном из других каналов не происходит переключений элемента НЕ 1. При наличии на входах мажоритарных элементов уровней О происходит одновременное переключение их выходов в уровень 1 и переключение элементов НЕ 2 в уровень О, Начинаетс период перезар да емкости 5. В течение каждого периода перезар да емкости на выходные шины 6 выдаетс одновременно (синфазно) по всем каналам выходной уровень элементов НЕ 2, т.е. на
выходные шины всех каналов выдаютс синфазные импульсы.
Claims (1)
- Формула изобретени Резервированный генератор импульсов , содержащий не менее трех идентичных каналов, в каждом из которых имеетс мажоритарный элемент с числом входов, равным числу каналов, причем одноименные входы мажоритарных элементов каналов соединены между собой, отличающий с- тем, что, с целью упрощени и повышени надежности, в каждый канал введены первый и второй элементы НЕ, масштабирующий резистор и зар дный конденсатор,выход первого элемента НЕ канала соединен с соответствующим входом мажоритарного элемента, инвертирующий выход которого соединен с входом второго элемента НЕ и через зар дный конденсатор - свходом первого элемента НЕ, выход второго элемента НЕ, вл ющийс выходом канала, соединен через масштабирующий резистор с входом первого элемента НЕ.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904889853A RU1772898C (ru) | 1990-12-10 | 1990-12-10 | Резервированный генератор импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU904889853A RU1772898C (ru) | 1990-12-10 | 1990-12-10 | Резервированный генератор импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1772898C true RU1772898C (ru) | 1992-10-30 |
Family
ID=21549420
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU904889853A RU1772898C (ru) | 1990-12-10 | 1990-12-10 | Резервированный генератор импульсов |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1772898C (ru) |
-
1990
- 1990-12-10 RU SU904889853A patent/RU1772898C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР N° 1175345, кл. Н 05 К 10/00. 1983. Авторское свидетельство СССР N 1188920, кл. Н 05 К 10/00, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4037089A (en) | Integrated programmable logic array | |
US4994695A (en) | Synchronous delay line with quadrature clock phases | |
RU1772898C (ru) | Резервированный генератор импульсов | |
US3818243A (en) | Error correction by redundant pulse powered circuits | |
SU1376185A1 (ru) | Преобразователь однофазного напр жени в трехфазное | |
RU2036555C1 (ru) | Делитель частоты | |
SU1153390A1 (ru) | Резервированный генератор импульсов | |
SU591956A1 (ru) | Элемент пам ти | |
SU945856A1 (ru) | Резервированный генератор импульсов | |
SU1288722A1 (ru) | Устройство дл определени приращений аналогового сигнала | |
SU1577026A1 (ru) | Устройство дл управлени трехфазным инвертором | |
SU1608669A1 (ru) | Резервированное устройство | |
JPS5828608B2 (ja) | 演算処理装置 | |
SU1642456A2 (ru) | Стабилизированный источник посто нного напр жени | |
SU1376108A1 (ru) | Функциональный преобразователь напр жени | |
SU370731A1 (ru) | СЧЕТЧИК ИМПУЛЬСОВ в КОДЕ ГРЕЯ | |
SU752312A1 (ru) | Генератор тактовых импульсов | |
SU1690182A1 (ru) | Адаптивный умножитель частоты следовани импульсов | |
SU1481749A1 (ru) | Устройство дл умножени | |
SU974554A1 (ru) | Резервированный генератор импульсов | |
SU718918A1 (ru) | След ща цифрова декада | |
SU1497743A1 (ru) | Пересчетное устройство в @ -кодах Фибоначчи | |
JPH0119299B2 (ru) | ||
SU1191923A1 (ru) | Генератор линейно измен ющегос напр жени | |
SU1140248A1 (ru) | Делитель частоты с переменным коэффициентом делени |