RU162906U1 - Триггерное устройство - Google Patents
Триггерное устройство Download PDFInfo
- Publication number
- RU162906U1 RU162906U1 RU2016105222/08U RU2016105222U RU162906U1 RU 162906 U1 RU162906 U1 RU 162906U1 RU 2016105222/08 U RU2016105222/08 U RU 2016105222/08U RU 2016105222 U RU2016105222 U RU 2016105222U RU 162906 U1 RU162906 U1 RU 162906U1
- Authority
- RU
- Russia
- Prior art keywords
- input
- trigger
- output
- logic circuit
- bus
- Prior art date
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Триггерное устройство, содержащее D-триггер, S-вход которого подключен к шине установки, а R-вход - к шине сброса, D-вход подключен к шине данных, при этом прямой и инверсный выходы его являются выходами устройства, отличающееся тем, что введены вспомогательный D-триггер и логическая схема ИСКЛЮЧАЮЩЕЕ ИЛИ, причем инверсный выход вспомогательного D-триггера подключен к его D-входу, а его прямой выход соединен с первым входом логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которой подключен к шине тактовой частоты, а выход подключен к С-входам основного и вспомогательных триггеров.
Description
Предлагаемая полезная модель относится к электронной технике и может быть использована в цифровых системах для построения сдвиговых регистров, управляемым по обоим фронтам тактовой частоты.
Известны триггерные устройства (См.: Угрюмов Е.П. Цифровая схемотехника: учеб. Пособие для вузов. - 3-е изд., перераб. и доп. - СПб.: БХВ-Петербург, 2010., рис. 3.9 г, стр. 159.), содержащие R-S триггер, прямой и инверсный выходы которого являются выходами устройства, S-вход которого подключен к выходу первой логической схемы И-НЕ, а R-вход - к выходу второй логической схемы И-НЕ, первые входы логических схем И-НЕ подключены к шине тактового импульса, второй вход первой логической схемы И-НЕ подключен к шине данных, при этом ее выход соединен со вторым входом второй логической схемы И-НЕ.
Недостатком устройства является отсутствие возможности записывать данные в триггер по фронту тактового импульса.
Наиболее близким техническим решением к предлагаемому является триггерное устройство (См.: Шило В.Л. Популярные цифровые микросхемы: Справочник. - 2-e изд. Исправленное. - М.: Радио и связь, 1989, рис. 1.54б, стр. 76.), содержащий D-тригтер, S-вход которого подключен к шине установки, R-вход подключен к шине сброса, D-вход подключен к шине данных, С-вход подключен к шине тактового входа, а прямой и инверсный выходы которого являются выходами устройства.
Недостатком устройства является низкая частота записи данных в триггерное устройство.
Задачей предлагаемой полезной модели является увеличение частоты записи данных в триггерное устройство.
Техническим результатом предлагаемой полезной модели является достижение возможности записывать данные в триггер по переднему и заднему фронтам тактового импульса.
Сущность полезной модели состоит в том, что триггерное устройство содержит D-триггер, S-вход которого подключен к шине установки, а R-вход - к шине сброса, D-вход подключен к шине данных, при этом прямой и инверсный выходы его являются выходами устройства.
Новым в предлагаемой полезной модели является введение вспомогательного D-триггера и логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, причем инверсный выход вспомогательного D-триггера подключен к его D-входу, а его прямой выход соединен с первым входом логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которой подключен к шине тактовой частоты, а выход подключен к С-входам основного и вспомогательных триггеров.
Введение вспомогательного D-триггера, обеспечивающего совместно с логической схемой ИСКЛЮЧАЮЩЕЕ ИЛИ формирование импульсов на положительном и отрицательном фронтах тактовой частоты, позволило записывать данные в триггерное устройство по переднему и заднему фронтам тактового импульса, тем самым увеличивая частоту записи.
На Фиг. 1 представлена схема триггерного устройства.
На Фиг. 2 представлена временная диаграмма работы триггерного устройства.
Триггерное устройство содержит основной D-триггер 1, вспомогательный D-триггер 2 и логическую схему ИСКЛЮЧАЮЩЕЕ ИЛИ 3. При этом S-вход основного D-триггера 1 подключен к шине установки SET, а R-вход - к шине сброса RES, D-вход подключен к шине данных D, при этом прямой и инверсный выходы его являются выходами устройства Q и QN. Инверсный выход вспомогательного D-триггера 2 подключен к его D-входу, а его прямой выход соединен с первым входом логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которой подключен к шине тактовой частоты CLK, а выход подключен к С-входам основного и вспомогательного триггеров 1 и 2 соответственно.
Триггерное устройство функционирует следующим образом.
Положим, что в исходном состоянии основной и вспомогательный D-триггеры 1 и 2 находятся в нулевом состоянии, т.е. на их прямых выходах Q1 и Q2 присутствуют нулевые логические уровни. На входах логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 присутствуют нулевые уровни выхода Q2 вспомогательного D-триггера 2 и тактовой частоты, поэтому на выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 будет нулевой уровень. Сигнал на входе установки SET взведет основной триггер 1 и на выходе Q устройства появится единичный уровень (момент Т1 на фиг. 2). Сигнал на входе сброса RES сбросит основной триггер 1 и на выходе Q устройства появится нулевой уровень (момент Т2 на фиг. 2).
В момент Т3 появится единичный уровень тактовой частоты CLK, который поступает на второй вход логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3, на первом входе которой имеет место нулевой уровень с выхода Q2 вспомогательного D-триггера 2. На выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 появится положительный перепад напряжения, который перебросит вспомогательный D-тригтер 2 с определенной задержкой в единичное состояние. На входах логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 установятся единичные уровни и ее выход с определенной задержкой перейдет в нулевое состояние, т.е. на выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 сформируется короткий положительный импульс по положительному фронту тактовой частоты. Этот импульс перепишет значение шины данных D единичного уровня в основной D-триггер 1 и на выходе Q устройства появится единичный логический уровень (Т3 на фиг. 2)
В момент Т4 на шине данных D появляется нулевой уровень, но на состояние устройства это не влияет.
В момент Т5 появится нулевой уровень тактовой частоты CLK, который поступает на второй вход логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3, на первом входе которой имеет место единичный уровень с выхода Q2 вспомогательного D-триггера 2. На выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 появится положительный перепад напряжения, который перебросит вспомогательный D-триггер 2 с определенной задержкой в нулевое состояние. На входах логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 установятся нулевые уровни и ее выход с определенной задержкой перейдет в нулевое состояние, т.е. на выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 сформируется короткий положительный импульс по отрицательному фронту тактовой частоты. Этот импульс перепишет значение шины данных D нулевого уровня в основной D-триггер 1 и на выходе Q устройства появится нулевой логический уровень (Т5 на фиг. 2).
В момент Т6 на шине данных D появляется единичный уровень, но на состояние устройства это не влияет. В момент Т7 процесс аналогичен описанному в момент Т3.
Если бы в исходном состоянии вспомогательный D-триггер 2 находился в единичном состоянии, на входах логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 присутствовали противоположные уровни выхода Q2 вспомогательного D-триггера 2 и тактовой частоты.
На выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 был бы единичный уровень, который при положительном перепаде тактовой частоты перешел бы в нулевой уровень, не вызывая срабатывания вспомогательного D-триггера, т.к. он срабатывает от положительного фронта. Поэтому при следующем отрицательном перепаде тактовой частоты, на выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 сформировался бы положительный импульс и устройство бы начало функционировать, как было описано ранее.
Ширины импульса с выхода логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 достаточно для срабатывания основного триггера 1, т.к. ширина импульса включает в себя задержку срабатывания вспомогательного D-триггера 2 (аналогичного основному D-триггеру 1) плюс задержку срабатывания логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3.
Таким образом, введение вспомогательного D-триггера 2, аналогичного основному D-триггеру 1, логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 3 и соответствующих связей, обеспечили формирование импульсов по каждому фронту тактовой частоты, достаточных для управления основным триггером 1, что позволило записывать данные в триггер по переднему и заднему фронтам тактового импульса, увеличивая таким образом частоту записи.
Это делает очень удобным применение триггера для построения сдвиговых регистров, управляемым по обоим фронтам тактовой частоты.
Claims (1)
- Триггерное устройство, содержащее D-триггер, S-вход которого подключен к шине установки, а R-вход - к шине сброса, D-вход подключен к шине данных, при этом прямой и инверсный выходы его являются выходами устройства, отличающееся тем, что введены вспомогательный D-триггер и логическая схема ИСКЛЮЧАЮЩЕЕ ИЛИ, причем инверсный выход вспомогательного D-триггера подключен к его D-входу, а его прямой выход соединен с первым входом логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которой подключен к шине тактовой частоты, а выход подключен к С-входам основного и вспомогательных триггеров.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2016105222/08U RU162906U1 (ru) | 2016-02-16 | 2016-02-16 | Триггерное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2016105222/08U RU162906U1 (ru) | 2016-02-16 | 2016-02-16 | Триггерное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
RU162906U1 true RU162906U1 (ru) | 2016-06-27 |
Family
ID=56195718
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2016105222/08U RU162906U1 (ru) | 2016-02-16 | 2016-02-16 | Триггерное устройство |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU162906U1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU169672U1 (ru) * | 2016-11-28 | 2017-03-28 | Акционерное общество "Научно-исследовательский институт Приборостроения имени В.В. Тихомирова" | Триггерное устройство |
-
2016
- 2016-02-16 RU RU2016105222/08U patent/RU162906U1/ru active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU169672U1 (ru) * | 2016-11-28 | 2017-03-28 | Акционерное общество "Научно-исследовательский институт Приборостроения имени В.В. Тихомирова" | Триггерное устройство |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5355401B2 (ja) | クロックエッジ復元を有するパルスカウンタ | |
US6906562B1 (en) | Counter-based clock multiplier circuits and methods | |
US3943379A (en) | Symmetrical odd modulus frequency divider | |
RU162906U1 (ru) | Триггерное устройство | |
JP4977717B2 (ja) | 分周器回路 | |
TWI618360B (zh) | 增強之數値控制振盪器 | |
RU169672U1 (ru) | Триггерное устройство | |
JP2019220763A5 (ru) | ||
RU143840U1 (ru) | Селектор импульсов | |
CN107592099B (zh) | D触发器 | |
RU199570U1 (ru) | Блок задержки импульсов | |
RU161479U1 (ru) | Генератор последовательностей импульсов | |
RU166359U1 (ru) | Триггерное устройство | |
JP2014002456A (ja) | 入力信号処理装置 | |
RU163222U1 (ru) | Делитель частоты с переменным коэффициентом деления | |
RU145577U1 (ru) | Селектор импульсов | |
RU2422984C2 (ru) | Формирователь импульсов | |
RU169671U1 (ru) | Делитель частоты с переменным коэффициентом деления | |
RU143656U1 (ru) | Селектор импульсов | |
RU165603U1 (ru) | Генератор последовательностей импульсов | |
RU98655U1 (ru) | Триггер | |
RU207711U1 (ru) | Блок задержки импульсов | |
RU2738963C1 (ru) | Асинхронное входное устройство | |
RU207517U1 (ru) | Устройство задержанного пуска | |
KR0184153B1 (ko) | 주파수 분주 회로 |