RU166359U1 - Триггерное устройство - Google Patents
Триггерное устройство Download PDFInfo
- Publication number
- RU166359U1 RU166359U1 RU2016114019/08U RU2016114019U RU166359U1 RU 166359 U1 RU166359 U1 RU 166359U1 RU 2016114019/08 U RU2016114019/08 U RU 2016114019/08U RU 2016114019 U RU2016114019 U RU 2016114019U RU 166359 U1 RU166359 U1 RU 166359U1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- trigger
- auxiliary
- bus
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/04—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback
- H03K3/05—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback
- H03K3/06—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback using at least two tubes so coupled that the input of one is derived from the output of another, e.g. multivibrator
- H03K3/12—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback using at least two tubes so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Transmission And Conversion Of Sensor Element Output (AREA)
Abstract
Предлагаемая полезная модель относится к электронной технике и может быть использована в цифровых системах для подсчета количества импульсов между фронтами событий. Триггерное устройство содержит D-триггер, S-вход которого подключен к шине установки SET, R-вход подключен к шине сброса RES, С-вход подключен к шине тактового входа. Для достижения возможности формирования строба между фронтами событий за счет обеспечения взведения и сброса триггерного устройства фронтами импульсов по двум входам введены вспомогательный D-триггер и логических схем И и ИСКЛЮЧАЮЩЕЕ ИЛИ. Прямой выход PQ основного D-триггера подключен к D-входу вспомогательного D-триггера и первому входу логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которой является выходом устройства. Инверсный выход NQ вспомогательного D-триггера подключен к D-входу основного D-триггера, а прямой выход PQ - ко второму входу логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, при этом шины установки и сброса подключены к первому и второму входам логической схемы И соответственно, выход которой подключен к R-входу вспомогательного D-триггера, С-вход которого соединен с шиной второго тактового входа.
Description
Предлагаемая полезная модель относится к электронной технике и может быть использована в цифровых системах для подсчета количества импульсов между фронтами событий.
Известны триггерные устройства (См.: Шило В.Л. Популярные цифровые микросхемы: Справочник. - 2-e изд. Исправленное. - М.: Радио и связь, 1989, рис. 1.42в, стр. 64.), содержащие R-S триггер, S-вход которого подключен к шине установки, R-вход подключен к шине сброса, а прямой PQ и инверсный NQ выходы которого являются выходами устройства.
Недостатком устройства является отсутствие возможности устанавливать и сбрасывать триггер по фронтам импульсов.
Наиболее близким техническим решением к предлагаемому является триггерное устройство (См.: Шило В.Л. Популярные цифровые микросхемы: Справочник. - 2-e изд. Исправленное. - М.: Радио и связь, 1989, рис. 1.54б, стр. 76.), содержащий D-триггер, S-вход которого подключен к шине установки, R-вход подключен к шине сброса, D-вход подключен к шине данных, С-вход подключен к шине тактового входа, а прямой PQ и инверсный NQ выходы которого являются выходами устройства.
Недостатком устройства является отсутствие возможности взводить и сбрасывать триггер фронтами импульсов по двум входам.
Задачей предлагаемой полезной модели является обеспечение возможности формирования строба между фронтами событий.
Техническим результатом предлагаемой полезной модели является достижение возможности формирования строба между фронтами событий за счет обеспечения взведения и сброса триггггерного устройства фронтами импульсов по двум входам.
Сущность полезной модели состоит в том, что триггерное устройство содержит D-триггер, S-вход которого подключен к шине установки SET, R-вход подключен к шине сброса RES, С-вход подключен к шине тактового входа.
Новым в предлагаемой полезной модели является введение вспомогательного D-триггера и логических схем И и ИСКЛЮЧАЮЩЕЕ ИЛИ, причем прямой выход PQ основного D-триггера подключен к D-входу вспомогательного D-триггера и первому входу логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которой является выходом устройства. Инверсный выход NQ вспомогательного D-триггера подключен к D-входу основного D-триггера, а прямой выход PQ - ко второму входу логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, при этом шины установки и сброса подключены к первому и второму входам логической схемы И соответственно, выход которой подключен к R-входу вспомогательного D-триггера, С-вход которого соединен с шиной второго тактового входа.
Введение вспомогательного D-триггера и логических схем И и ИСКЛЮЧАЮЩЕЕ ИЛИ и новых связей обеспечило возможность взведения и сброса устройства фронтами импульсов по двум входам при сохранении возможности взводить и сбрасывать его по входам установки и сброса.
На Фиг. представлена схема триггерного устройства.
Триггерное устройство содержит основной 1 и вспомогательный 2 D-триггеры и логические схемы И 3 и ИСКЛЮЧАЮЩЕЕ ИЛИ 4.
S-вход основного D-триггера 1 подключен к шине установки SET, R-вход подключен к шине сброса RES, С-вход подключен к шине первого тактового входа С1, прямой выход PQ - к D-входу вспомогательного D-триггера 2 и первому входу логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4, выход которой является выходом устройства Q, инверсный выход NQ вспомогательного D-триггера 2 подключен к D-входу основного D-триггера 1, а прямой выход PQ - ко второму входу логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4, при этом шины установки SET и сброса RES подключены к первому и второму входам логической схемы И 3 соответственно, выход которой подключен к R-входу вспомогательного D-триггера 2, С-вход которого соединен с шиной второго тактового входа С2.
Устройство функционирует следующим образом.
При поступлении импульса сброса RES нулевого логического уровня основной D-триггер 1 сбрасывается по R-входу, при этом вспомогательный D-триггер 2 этим же сигналом через первый вход логической схемы И 3 также сбрасывается в нулевое состояние по R-входу. На первом и втором входах логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 появляются сигналы нулевого уровня с прямых выходов PQ основного и вспомогательного D-триггеров 1 и 2 соответственно, поэтому на выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 (на выходе устройства Q) устанавливается сигнал нулевого уровня, т.е. устройство сброшено.
При поступлении импульса установки SET нулевого логического уровня основной D-триггер 1 установится в единичное значение по S-входу, при этом вспомогательный D-триггер 2 этим же сигналом через второй вход логической схемы И 3 переводится в нулевое состояние по R-входу. На первом входе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 появляется сигнал единичного уровня с прямого выхода PQ основного D-триггера 1, а на втором входе - сигнал нулевого уровня с прямого выхода PQ вспомогательного D-тригггера 2, поэтому на выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 (на выходе устройства Q) устанавливается сигнал единичного уровня, т.е. устройство установлено в единицу.
При появлении на первом тактовом входе C1 положительного фронта сигнала в основной D-триггер 1 с инверсного выхода NQ вспомогательного D-триггера 2 перепишется значение, обратное его состоянию. На первом и втором входах логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 будут иметь место сигналы противоположных уровней, поэтому на выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 (на выходе устройства Q) устанавливается сигнал единичного уровня, т.е. устройство установлено в единицу.
При появлении на втором тактовом входе С2 положительного фронта сигнала в вспомогательный D-триггер 2 с прямого выхода PQ основного D-триггера 1 перепишется его значение. На первом и втором входах логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 будут иметь место сигналы одинаковых уровней, поэтому на выходе логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ 4 (на выходе устройства Q) устанавливается сигнал нулевого уровня, т.е. устройство сброшено в ноль. Таким образом, введение вспомогательного D-триггера 2 и логических схем И 3 и ИСКЛЮЧАЮЩЕЕ ИЛИ 4 обеспечило возможность взведения и сброса устройства фронтами импульсов по двум входам при сохранении возможности взводить и сбрасывать его по уровневым входам установки и сброса.
Это делает очень удобным применение триггерного устройства в схемах подсчета количества импульсов между фронтами событий в цифровых системах.
Claims (1)
- Триггерное устройство, содержащее D-триггер, S-вход которого подключен к шине установки SET, R-вход подключен к шине сброса RES, С-вход подключен к шине тактового входа, отличающееся тем, что введены вспомогательный D-триггер и логические схемы И и ИСКЛЮЧАЮЩЕЕ ИЛИ, причем прямой выход PQ основного D-триггера подключен к D-входу вспомогательного D-триггера и первому входу логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которой является выходом устройства, инверсный выход NQ вспомогательного D-триггера подключен к D-входу основного D-триггера, а прямой выход PQ - ко второму входу логической схемы ИСКЛЮЧАЮЩЕЕ ИЛИ, при этом шины установки и сброса подключены к первому и второму входам логической схемы И соответственно, выход которой подключен к R-входу вспомогательного D-триггера, С-вход которого соединен с шиной второго тактового входа.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2016114019/08U RU166359U1 (ru) | 2016-04-11 | 2016-04-11 | Триггерное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2016114019/08U RU166359U1 (ru) | 2016-04-11 | 2016-04-11 | Триггерное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
RU166359U1 true RU166359U1 (ru) | 2016-11-20 |
Family
ID=57792897
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2016114019/08U RU166359U1 (ru) | 2016-04-11 | 2016-04-11 | Триггерное устройство |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU166359U1 (ru) |
-
2016
- 2016-04-11 RU RU2016114019/08U patent/RU166359U1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU166359U1 (ru) | Триггерное устройство | |
RU174047U1 (ru) | Устройство для селекции признаков структурированных объектов | |
CN117554703A (zh) | 短脉冲检测装置以及信号传输系统 | |
RU162906U1 (ru) | Триггерное устройство | |
RU143840U1 (ru) | Селектор импульсов | |
US7420398B1 (en) | Pulse extension circuits for extending pulse signals | |
RU2513683C1 (ru) | Цифровой функциональный преобразователь | |
CN205263743U (zh) | 异步复位同步释放带宽可控的复位电路 | |
RU169672U1 (ru) | Триггерное устройство | |
RU2566333C1 (ru) | Дифференциальный измерительный преобразователь | |
US9438247B2 (en) | Apparatus for simplification of input signal | |
RU98655U1 (ru) | Триггер | |
RU145577U1 (ru) | Селектор импульсов | |
RU143656U1 (ru) | Селектор импульсов | |
RU82968U1 (ru) | Счетчик джонсона | |
US3208008A (en) | Random width and spaced pulsed generator | |
RU2598975C1 (ru) | Нониусный рециркуляционный преобразователь время-код повышенного быстродействия | |
RU173870U1 (ru) | Селектор импульсов | |
RU165603U1 (ru) | Генератор последовательностей импульсов | |
RU169671U1 (ru) | Делитель частоты с переменным коэффициентом деления | |
RU85705U1 (ru) | Делитель частоты | |
RU110573U1 (ru) | Делитель частоты | |
SU754662A1 (ru) | Устройство задержки импульсов 1 | |
RU2625530C1 (ru) | Устройство для вычисления функции вида z=√x2 + y2 | |
RU125796U1 (ru) | Двунаправленный ретранслятор |