RU1082285C - Делитель частоты - Google Patents

Делитель частоты

Info

Publication number
RU1082285C
RU1082285C SU3404625A RU1082285C RU 1082285 C RU1082285 C RU 1082285C SU 3404625 A SU3404625 A SU 3404625A RU 1082285 C RU1082285 C RU 1082285C
Authority
RU
Russia
Prior art keywords
input
frequency divider
output
pulse counter
counter
Prior art date
Application number
Other languages
English (en)
Inventor
Г.И. Шишкин
Original Assignee
Shishkin G I
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shishkin G I filed Critical Shishkin G I
Priority to SU3404625 priority Critical patent/RU1082285C/ru
Application granted granted Critical
Publication of RU1082285C publication Critical patent/RU1082285C/ru

Links

Images

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления.
Известен делитель частоты, содержащий два пересчетных блока, каждый из которых состоит из дешифратора с подключенным к нему счетчиком импульсов с одним счетным входом и входом установки нулевого состояния, двух вентилей с двумя входами и одним выходом, который подключен к одному из входов элемента ИЛИ, и триггер со счетным входом, вход установки нулевого состояния первого из счетчиков импульсов подключен к счетному входу второго счетчика импульсов, вход установки нулевого состояния которого подключен к счетному входу триггера, при этом первые входы вентилей соединены с выходами триггера, а вторые входы вентилей подключены к выходам дешифраторов своих пересчетных блоков.
Основным недостатком указанного делителя частоты является его сложность.
Наиболее близким по технической сущности является делитель частоты, содержащий счетчик импульсов на Т-триггерах с дополнительными R-входами, RS-триггер, инвертор и дешифратор, входы которого соединены с соответствующими выходами счетчика импульсов, а выход - с S-входом RS-триггера, инверсный выход которого соединен с R-входом счетчика импульсов, шина входной частоты соединена со счетным входом счетчика импульсов и через инвертор с R-входом - RS-триггера.
Указанный делитель частоты отличается простотой, но имеет следующие недостатки. Во-первых, наличие помех на выходах во время сброса в исходное состояние счетчика импульсов после переключения RS-триггера, которые могут формироваться на любом из выходов счетчика импульсов в зависимости от величины коэффициента деления и вызвать нарушение функционирования устройства, подключенного к выходу делителя частоты; во-вторых, малое количество реализуемых коэффициентов деления при заданном числе разрядов счетчика и неравномерность их распределения по диапазону; в-третьих, невозможность получения коэффициента деления меньше 2; в-четвертых, необходимость использования в делителе частоты R-входа счетчика импульсов.
Целью изобретения является расширение функциональных возможностей.
Поставленная цель достигается тем, что в делитель частоты, содержащий шину входной частоты, счетчик импульсов и дешифратор, входы которого соединены с соответствующими выходами счетчика импульсов, введен сумматор по модулю два, первый вход которого соединен с шиной входной частоты, второй - с выходом дешифратора, а выход подключен к счетному входу счетчика импульсов.
На фиг.1 представлена функциональная схема делителя частоты на примере делителя частоты на 10 с дешифратором на основе элементов И-НЕ; на фиг.2 - функциональная схема делителя частоты на примере делителя частоты на 10 с дешифратором на основе сумматора по модулю два.
Делитель частоты содержит счетчик 1 импульсов (4-х разрядный для делителя частоты на 10), дешифратор 2, входы которого соединены с соответствующими выходами счетчика 1 и сумматор 3 по модулю два, первый вход которого соединен с шиной 4 входной частоты, второй - с выходом дешифратора 2, а выход - со счетным входом счетчика 1.
Для исключения влияния задержек переключения триггеров счетчика 1 на функционирование делителя частоты в дешифраторе 2 при необходимости может быть включен фильтр 5, выполненный, например, в виде резистивно-емкостной цепи.
На фиг. 3 и 4 приведены диаграммы напряжений в различных точках делителей фиг.1 и 2 соответственно:
на шине входной частоты 4 - точка а;
на выходе сумматора 3 - точка б;
на выходе дешифратора 2 - точка в;
на выходах первого, второго, третьего и четвертого разрядов счетчика - точки г,д,е,ж соответственно.
Делитель частоты (фиг.1) работает следующим образом.
В исходном состоянии на выходах счетчика 1 и дешифратора 2 присутствует уровень "0", на шине 4 и на выходе сумматора 3 - уровень "1". При поступлении переднего фронта входного импульса в виде отрицательного перепада напряжения на шину 4 на выходе сумматора 3 появляется отрицательный перепад напряжения, поступающий на счетный вход счетчика 1 и вызывающий переключение триггера первого разряда. При этом на соответствующем входе дешифратора 2 и с некоторой задержкой на его выходе и на выходе сумматора 3 появляется положительный перепад напряжения.
При поступлении заднего фронта входного импульса в виде положительного перепада напряжения на шину 4 на выходе сумматора 3 появляется отрицательный перепад напряжения, вызывающий переключение триггеров первого и второго разрядов счетчика 1.
При этом происходит изменение потенциалов на соответствующих входах дешифратора 2 и с некоторой задержкой на его выходе и на входе сумматора 3.
Далее работа делителя частоты происходит аналогичным образом. При этом триггер первого разряда переключается от обоих фронтов первого, второго и третьего импульсов и от передних фронтов четвертого и пятого импульсов, всего 8 раз, что обеспечивает коэффициент деления делителя, равный 10 - по выходу четвертого разряда, равный 5 - по выходу третьего разряда, равный 2,5 - по выходу второго разряда и равный 1,25 - по выходу первого разряда счетчика 1.
Делитель частоты (фиг.2) работает аналогичным образом. При этом триггер первого разряда счетчика 1 переключается 8 раз при поступлении пяти входных импульсов: от обоих фронтов первого, второго и четвертого импульсов, от заднего фронта третьего импульса и от переднего фронта пятого импульса.
Таким образом, устройство, реализованное по обеим схемам дешифратора, нормально функционирует, обеспечивая указанные выше коэффициенты деления.
По сравнению с базовым образцом, в качестве которого взят прототип, заявленный делитель частоты имеет следующие преимущества:
а) отсутствие необходимости использования R-входа счетчика импульсов;
б) отсутствие помех на выходах устройства;
в) увеличение количества реализуемых коэффициентов деления;
г) повышение равномерности распределения коэффициентов деления по диапазону;
д) возможность получения коэффициентов деления менее 2.
Три последних преимущества поясняются таблицей, в которой приведены коэффициенты К1, К2, К3, К4 деления частоты входных импульсов соответственно по выходу первого, второго, третьего и четвертого разрядов четырехразрядного двоичного счетчика импульсов для прототипа Кп и данного устройства Кд; при этом в каждой строке приведены коэффициенты деления для одного из семи возможных вариантов схемы с недвоичным коэффициентом деления.
Из таблицы видно, что количество реализуемых недвоичных коэффициентов деления составляет для прототипа 20, а для данного устройства - 28, а также видно более равномерное распределение коэффициентов деления по диапазону и наличие четырех значений коэффициентов деления меньше 2.
Перечисленные преимущества существенно расширяют функциональные возможности делителей частоты в составе разрабатываемой аппаратуры.
Таким образом, новая совокупность признаков позволяет производить коммутацию фазы импульсов на счетном входе счетчика импульсов во время его работы, за счет чего увеличить количество переключений триггеров счетчика импульсов при одинаковом с прототипом числе входных импульсов, и таким образом, уменьшить коэффициент деления, при этом сохраняется последовательность переключения триггеров счетчиков импульсов во время его работы, устраняется необходимость принудительного его сброса в исходное состояние, а следовательно, устраняется причина возникновения помех на выходах устройства и устраняется необходимость использования R-входа счетчика импульсов. Одновременно достигается увеличение числа реализуемых коэффициентов деления, повышается равномерность распределения их по диапазону и появляется возможность получения коэффициентов деления менее 2.
Кроме того, необходимо отметить существенное упрощение синтеза схемы делителя частоты по заданному коэффициенту деления, поскольку коэффициенты деления по выходам всех разрядов счетчика импульсов связаны двоичной зависимостью.

Claims (1)

1. ДЕЛИТЕЛЬ ЧАСТОТЫ, содержащий шину входной частоты, счетчик импульсов и дешифратор, входы которого соединены с соответствующими выходами счетчика импульсов, отличающийся тем, что, с целью расширения функциональных возможностей, в него введен сумматор по модулю два, первый вход которого соединен с шиной входной частоты, второй - с выходом дешифратора, а выход подключен к счетному входу счетчика импульсов.
SU3404625 1982-03-05 1982-03-05 Делитель частоты RU1082285C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU3404625 RU1082285C (ru) 1982-03-05 1982-03-05 Делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU3404625 RU1082285C (ru) 1982-03-05 1982-03-05 Делитель частоты

Publications (1)

Publication Number Publication Date
RU1082285C true RU1082285C (ru) 1994-11-30

Family

ID=21000171

Family Applications (1)

Application Number Title Priority Date Filing Date
SU3404625 RU1082285C (ru) 1982-03-05 1982-03-05 Делитель частоты

Country Status (1)

Country Link
RU (1) RU1082285C (ru)

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 437229, кл. H 03K 23/00, 1972. *
Филлипов А.Г., Белкин О.С. Проектирование логических узлов ЭВМ. М., Сов.радио, 1974, рис. 2.85. *

Similar Documents

Publication Publication Date Title
US3096483A (en) Frequency divider system with preset means to select countdown cycle
US4041403A (en) Divide-by-N/2 frequency division arrangement
WO2001024008A1 (en) Clock generation and distribution in an emulation system
KR910008965A (ko) 가변 분주기
JPS6243568B2 (ru)
EP0057062B1 (en) Programmable clock rate generator
US3832639A (en) Tone generator for generating selected frequencies
RU1082285C (ru) Делитель частоты
Lehmer et al. On runs of residues
JPH0411051B2 (ru)
US3297952A (en) Circuit arrangement for producing a pulse train in which the edges of the pulses have an exactly defined time position
McColl et al. The depth of all Boolean functions
SU374747A1 (ru) УСТРОЙСТВО дл ДЕЛЕНИЯ ЧАСТОТЫ СЛЕДОВАНИЯ
US3601709A (en) A pulse train regeneration system
SU641658A1 (ru) Многопрограмный делитель частоты
SU1226662A1 (ru) Делитель частоты с дискретной регулировкой длительности импульсов
SU762204A1 (ru) Управляемый делитель частоты импульсов1 2
SU864581A1 (ru) Устройство дл делени частоты импульсов
SU534023A1 (ru) Генератор сетки частот
RU2134485C1 (ru) Делитель частоты с изменяемым коэффициентом деления
SU1304016A1 (ru) Устройство дл определени наименьшего общего кратного чисел
JP2024155720A (ja) 遅延チェーン回路及び電子デバイス
SU1100730A1 (ru) Управл емый делитель частоты с коэффициентом делени @
SU766018A1 (ru) Делитель частоты следовани импульсов
SU866748A1 (ru) Делитель частоты следовани импульсов