PT78978B - Signal transition enhancement circuit - Google Patents
Signal transition enhancement circuit Download PDFInfo
- Publication number
- PT78978B PT78978B PT78978A PT7897884A PT78978B PT 78978 B PT78978 B PT 78978B PT 78978 A PT78978 A PT 78978A PT 7897884 A PT7897884 A PT 7897884A PT 78978 B PT78978 B PT 78978B
- Authority
- PT
- Portugal
- Prior art keywords
- indication
- samples
- signal
- input
- signal samples
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/646—Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
- Picture Signal Circuits (AREA)
- Analogue/Digital Conversion (AREA)
- Television Systems (AREA)
- Measurement Of Current Or Voltage (AREA)
Description
DESCRIÇÃO DO INVENTO
Q presente invento diz respeito a circuitos para processamento de sinais e, em particular, a circuitos para realçar os tempos de subida e de descida das transições de sinais.
Quando os sinais sâo processados atravás de sistemas te_n do larguras de banda limitadas ou cadências às quais a saída pode ser comandada entre os seus limites (sleiu rate), a subida e descida dos tempos de transição entre os níveis do sinal sâo cor, respondentemente limitados. Isto é, as larguras de banda mais baixas produzem transições mais graduais. Num sistema de televi. sâo (TV), por exemplo, a largura de banda dos sinais de crominân cia é limitada pelo tipo do sistema de transmissão. No sistema NTSC, a componente I do sinal de crominância tem uma largura de banda de 1,5 Megahertz (MHz) e a componente Q do sinal de crominância tem uma largura de banda de 0,5 MHz. Não raramente, os circuitos receptores de TV processam ambos os componentes I e Q da crominância com uma largura de banda 0,5 MHz.
Para a maioria das condições de imagem, o processamento dos sinais de crominância atrás descrito ê satisfatório, ainda que seja preferível que os tempos de subida e de descida sejam melhorados. No entanto, os tempos de subida e de descida dos si. nais de crominância tendera a tornar os limites dos objectos menos bem definidos e sujeitos a uma deficiente fidelidade de cor. Estes efeitos indesejáveis na imagem são especialraente evidentes quando o objecto tem limites bem definidos com uma largura de banda elevada (4,2 MHz) para o sinal de luminância mas para os quais uraa largura de banda mais baixa não pode reproduzir sinais de crominância e, ainda, quando a cor do objecto é nitidamente diferente da do fundo.
Deste modo, há necessidade de circuitos que possam realçar (p. exemplo reduzir) os tempos de subida e de descida quando ocorrem certas transições e que possam detectar essas transições. Note-se que os circuitos convencionais de picos que realçam os componentes de frequência roais elevada de um sinal em relação aos seus componentes de frequência mais baixa são de efeito limi
62 811
RCA 79 338
-4tado quando os componentes de frequência mais elevada tenham sido fortemente atenuados devido à pequena largura de banda dos si nais.
Por conseguinte, os circuitos de processamento de sinais, deste invento compreendem: diversos meios de retardamento, liga dos em cascata, retardando sucessivamente os sinais de entrada; meios para detectar a amplitude das transições dos sinais de entrada; e meios para fazer a ligação selectiva entre as entradas dos meios que introduzem os retardamentos aos meios que fazem a detecção.
Nos desenhos:
FIGURA 1 é ura esquema de blocos, simplificado, dc equipa mento que reune a configuração deste invento;
FIGURAS 2a e 2b são diagramas que mostram sinais no equi pamento da FIGURA 1; e
FIGURAS 3 a 7 são esquemas de modificações para, e confi gurações alternativas de, partes do equipamento da FIGURA 1.
Ainda que os sinais, na descrição que se segue, se refiram a sinais digitais, compreende-se que este invento seja utili. zado satisfatoriamente com muitos tipos diferentes de sinais, por exemplo, sinais de dados amostrados de ambos os tipos, digitais e analógicos, e sinais analógicos. Nos desenhos as setas largas mostram os percursos dos sinais multi-bits, sinais digitais em paralelo, ao passo que as linhas finas indicam percursos de sinais para bits isolados ou sinais digitais em série ou, ainda, sinais analógicos.
FIGURA 1 mostra um circuito de realce de transição de s_i nal que inclui um detector de transição. 0 circuito está adapta do para processar sinais digitais de crominância num receptor de televisão que tem circuitos de processamento de sinais digitais.
0 receptor produz sinais digitais de crominância CS que são seguidamente processados pelo equipamento que utiliza este invento para produzir sinais digitais realçados, de crominância, CS'.
Na descrição que se segue, é descrito em primeiro lugar
62 811
RCA 79 338
-5- Η^ΗΒΓ
o funcionamento dos andares de retardamento 10, 12, 14, 16 e 18 e dos andares MUX 20 e 22 para efectuarem o efeito de realce dos tempos de subida e de descida. Depois, ê descrito o funcionamen to do detector de transiçBes 100.
Supondo inicialmente que os multiplexadores (MUX) 20 e 22 ligam os sinais nos locais D e C às suas saídas respectivas, os sinais de entrada CS sâo sucessivamente atrasados pelos andares de retardamento ligados em cascata, 10, 12, 14, 16 e 18 de modo que os sinais de saída CS* s3o praticamente os sinais de eri trada CS retardados no tempo. Cada um dos andares de retardamen to 10, 12, 14, 16 e 18 é, por exemplo, um circuito de memória simples (latch) com oito bits em paralelo, que responde a um sinal periódico de relógio f . 0 sinal periódico f tem uma cadência de repetição que estâ relacionada com a frequência da sub portadora de cor, isto ó, com cerca dB 3,98 MHz no sistema NTSC de TV. Deste modo CS1 estâ atrasado no tempo, em relação a CS,
em cinco ciclos do sinal periódico f.
r sc
Quando aparecem transiçBes nos sinais CS que satisfazem certos critérios pródeterminados de amplitude e de tempos de subida e de descida, o detector de transiçBes 100 produz e aplica um sinal de controle MC aos multiplex (MUX) 20 e 22 de modo que os MUX 20 e 22 liguem selectivamente as entradas de alguns dos andares de retardamento às entradas de outros andares de retardamento. Especificamente, MUX 20 liga a entrada do andar de retardamento 12 à entrada do andar de retardamento 14 e desliga a saída do andar de retarmento 12. De modo idêntico o MUX 22 liga a entrada do andar de retardamento 18 à entrada do andar de retardamento 16 e desliga a saída do andar de retardamento 14.
Consideremos, por exemplo, a sequência de tempos das amostras A, B, C, D, E, F do sinal CS indicada na Figura 2a como formando a transição de um valor mais baixo para um valor mais alto (transição de passagem positiva). (Note-se que no ca so de sistemas de dados amostrados ou analógicos ou digitais, o sinal mantém o valor que tinha durante todo o período. A linha recta traçada entre amostras tem apenas objectivos explicativos neste tipo de sistema). 0 intervalo de tempo representado na
62 811
RCA 79 328
-6FIGURA 2a é aquele em que a sequência das amostras de CS foi registada através dos andares de retardamento 10, 12, 14, 16 e 18. Deste modo, as amostras designadas pelas letras designativas de amostras na FIGURA 2a correspondem aos valores de amostras nos percursos de sinal designados pelas letras dos percursos de sinal na FIGURA 1. Isto é, o sinal CS tei/num instante dado o valor indicado pela amostra F e tinha anteriormente o valor indicado pela amostra A com cinco ciclos de frequência f de desfasa mento. As linhas a cheio 50 ligam as amostras A-F para mostrar o tempo de subida da transição representada pelas amostras A-F,
Considere-se ainda que, neste instante, esta sequência de amostras tem amplitudes tais que o detector 100 produz um sinal de controle MC que vai activar os circuitos multiplex MUX 20 e 22 como foi descrito atrás. Nessa altura o MUX 20 substitui o valor da amostra E pelo da amostra D à entrada para o andar 14 e o MUX 22 substitui o valor da amostra B pelo valor da amostra C à entrada para o andar de retardamento 16. Estas substituições estão indicadas, respectivamente, pelas setas 54 e 52 e os valores das amostras que substituem as amostras E e B são designadas respectivamente por D' e C* na FIGURA 2a. No ciclo de ocorrências do sinal periódico f que se segue, as amostras B, C', D', E, F são respectivamente ligadas aos circuitos de retardamento 18, 16, 14, 12 e 10 e o detector 100 retira o sinal de controle porque não foram satisfeitos os critérios de detecção. Em resposta aos ciclos seguintes de f , o sinal CS· incluirá a sequs c
ência modificada de amostras A, B, C', D·, E, F (isto é, as amplitudes A, Β, Β, Ε, E, F em sequência) a qual tem uma transição com um tempo de subida realçado (reduzido). A linha a tracejado 56 liga as amostras na sequência modificada para ilustrar o realce no tempo de subida da transição nela representada.
Utilizando outro exemplo, consideremos a sequência de amostras do sinal CS indicado na FIGURA 2b como formando a transição de um valor mais alto para um valor mais baixo (transição de passagem negativa) indicada pela linha 60. De acordo com o funcionamento descrito acima em relação com a FIGURA 2a as substituições 62 e 64 são feitas pelos MUX 20 e 22, respectivamente em resposta a um sinal de controle MC de modo que seja produzida
<2 811
RCA 79 33β
•7
• ooqulnoio eedifleade A, Β, 8, Γ do einal CS· qua rapraaaji
ta ua einal eo» tempo d· queda realçado» indioado pala linha a
Serio agora descritos o detector da traneiçlee 100 e oa oritiriee pridateralnqdoe aagundo ea quaie I deteotade a ocorria ala de uaa tranaiçlo· A tranaiçlo da forma da onda < uoa mudança da amplitude Instantânea da ua nivel da aaplltuda para outro nivel da aaplltuda» a poda oar deacrlta oa toraoa do diferenço entro oa nivela a o toopo necessário para a mudança da nível· Pç ta dadoo eaostrados» doa quala ea sinale digitais alo uo axamplo» um tranelçto poda aar deacrlta ao toraoa da amplitudes daa amqç tras ou grupoa da amostras β o número do amostras sobra o qual eterna ao variogloa do amplitude.
0 detector 100 detecta um tranelçto quando ao eoplltudoa dos aluais de dados anostrados aatlo relatlveeente parto oo çrondoso poro eada ua da dolo grupoa do oaeotroo eonsocutlvoa o sucessivas» o quando o diferença entra eaplltudee da amostras nio oonoacutlvae i aprectivei. Capeei fieamnte» no ooquftncio do tolo oaeotroo eueeasives o consecutivas i detecteda uoa tronai· çla quando»!)Da primeira a segunda amostras (primeiro grupo do ooootras eonseoutlves) estio relativamente porto oo grandaxm uno da outro» 2} a quinto o sexta amostras (segundo grupo do maestros oeneeeutivae) aatlo relativamente prixims» oo grande· sa» uoa da outra» 3) quando ao grandosm da segunda a quinta oaootrao (duae emoetrae nio consecutivas) diferirão nitidamente uaa da outra» Catas critirioe estabelecem que a primeira, segunde» quinta o sexta aaoetrae rito fasea parta da tranaiçlo a quo o tranaiçlo nítida oo fos entro oo dolo grupoa do amostroo» toi oooo ooti indioado noa FIGURAS 2a a 20«
0 detector do tranaiçlo 100 da FIGURA 1 inclui um eubtrootor 90 qua di o vaiar absoluto da diferença entra aa aaplltji doo doa amostras oonaoeutlvaa C a F qua i aplicada ao comparador >2« 0 eoaparador >2 produz uma soída para aplicar uo nível do
peralsslo o um ontrodo do eircuito«porta "C* (aro) ti quando o
valor absoluto da diferença /E*F/ i menor do quo ua valor rela·
tivamente pequeno RCF 1. Oo modo idântioo» o eubtreetor 34 api>
62 811
RCA 79 JJ8
••fita β valer absoluto da diferença entra aa amostras A e 8 a o comparador X aplica u« nível da paraiealo a um aagunda entrada do circuito-porta *E* 46 quando a diferença /a-B/ 6 menor do quo o valor ralativamonte pequeno da REF 2» Alie dieta» o aubtraetor 40 apresenta» a partir dae amoatraa ηβο oonaecutivaa 8 o E» o valor obooluto da diferença /8-C/> a qual» aa for multo maior do qua uo valor MIM» for com qua o comparador 42 opliquo um nivol do poroleete a uma terceira entrada do circuito-porte "E" 46· Supondo quo oatd preeente o alnal do parolaste ER» a colneidinola doataa ainaia naa entrada· do circui4o»porta "E* 46 produz o ei· nal da eontrole MC para fazer oom qua oa elreuitoa mux 20 a 22 apliquem reapectivamente o valor da amoatre E 4 entrada do andar do retardamento 14 a o valor da amoatre 8 4 entrada do andar da retardamento 16 oomo daaerito atrás· Eataa orltirloe para datpft çto do trameiçtee eetSo resumidos na Tabela X·
BÃEM,......1
| NQ* | Elementos | Critlrioa da ensaio no circuito *E* 46 |
| 1« | 30, >2 | /C-F/ 4 REF 1 |
| 2· | 34, 36 | /A-8/ 4 REF 2 |
| >· | 40» 42 | /B-E/ > mH |
| 4« | 48 | EM » 1 |
0 diapositivo de controle 48 produz um alnal da permieeto Ed qua liberta a bloqueia a detoator 100« 8 diapositivo do
controla 48 6» por exemplo» um detector do trsnelçfe produzindo um alnal da petmlsete CN am resposta 4a trenaiçBea noa sinala da lufltlnSnela TS· Qa ainaia CS a YS aatlo relacionados no tampo porque ainola componente» representando a mesma ÍMgom« 8 disp& altivo da controla 48 poda eer eliminado·
0 elemento 47 6 um gerador de um impulso ou de diepare do um digito» que responde ao circuito-porta *E» 46 a a um sinal da roldglo fM paro gerar um impulso MC» por exemplo uma amostra oom um período do largura a qua rtlo permite a saida da Impulses poateriaroa para» por exemplo» dois períodos da amostras· 0 cirouito 47 do um ad impulso impede a reclrculaçto continua da amostres dentro do circuito feehsdo qua inclui o mui tipi ex 22 e o an»
«2 βη
RCA Tf 338
dar de ratardaeento 16 e que pede ocorrer coe a detecçlo de trqo eiçlo ee eeeeo teepo que o realça da traneiçlo. Alternetivaeen» te» ee o detector de traneiçlo e e circuito de raaiee utiliraree andaree de reterdaeente eeparadoa era paraleloa, o elreuito de u» ed iapulee» 67» r&o d neeeeedrio*
0 detector de traneiçlo 200 indicado na FIGURA 3 d ume eodificaçlo do circuito 100» no qual devo oor eatiefalto ue critdrlo adicional do detecçlo pare produiir o ainal de controle MC. 0 eritdrie adicionei de detecçlo raeegura que a traneiçlo apensa eetd realçada ee ele For uea tranaiçlo ralativaeanta suava o eonetdniea, evitando-ea portanto a perda de validade dra aeoetrae de inf erceçfo pare ee fraqudncim ralativaeanta eeie alavadra*
Ieto coneegue-ee ooe ue eritdrlo adicionei de detecçlo ee que 6 fteeraadrlo que e eeplitude de treneiçto entre a eegundo e e quinta aeoetrae nio excede ue valor mdxieo e que ra eeplitudee de terceire e quarta aeoetrae eejee intereddira dae eeplitudee eddiee de eegundo e quinta eeoetrae s dra eeplitudee da eegundo • quinta eeoetrae» reepectivaeente.
0 detrator 200 inclui ce eubtraoteree 30, 34 a 40 e oa ooaparadoroa 32, 36 o 42 quo correapondea ara aiaeentoa nueeredaa do detector iúO atrde descrito. Referindo aetora ra FIGURAS 2 c 3» e ooaparador 44 aplica u« nivel da pareiaÇle a uea entrado do circuito-porta "E· 46 * quandc o valor abaoluto da diferente /B-C/ produxida pele subtractor 40 6 eener dc que ue valor MAX que 6» per ci eeeee» neier do que ue valor MlM. 0 subtractor 40 teebde produx ue blt dc sinal 58 o qual indico cc o traneiçlo 6 dc peeeecee pceltiva cu negativa c que 6 eepregade pare aimpllfX Cat e estruture do coepareder pero encalar o eritdrie adicionai dc deteeçte.
0a erltdrloe Indicando e suavidade e a acnetonicidade de uee traneiçlo ele eneeladoe pelos conparadoree 70» 74, 84 a 88, eeeo ee indica. 0 eonparadcr 76 Fei e coraparaçlo du aeoatree ICC» tendo o reeultedo eeleetlveeonte invertido pelo bloco inverter 72» controidvel, ee resposta eo bit de elnai SB. Oeete eode, uee dra entradra do circuito-porta ·Ε" 46* 6 liberta quandc e eritdrie 8 < C d satisfeito para treneiglra de paasagee peei tive e quando o eritdrie B > C I satisfeito para tranoiçtra de
-1062 811 RCA 79 338
passagem negativas. Da modo idêntico, o comparador 74 e o bloco inversor controlável 76 liberta uma entrada do circuito-porta "E" 46’ quando o critério D 4 E é satisfeito para transições de passa gem positiva e quando o critério D > E é satisfeito para transições de passagem negativa. Isto assegura que as amplitudes das amostras C e D são intermediárias das amplitudes das amostras B e E, fornecendo uma primeira indicação de monotonicidade.
0 circuito somador BO e o circuito divisor por dois, 82, produzem uma média das amplitudes das amostras Β e E, valor médio que está indicado pelas linhas a tracejado ao nível l/2(B+E) nas FIGURAS 2a e 2b. Para sinais analógicos amostrados, os circuitos Θ0 e 82 são malhas resistivasj para sinais digitais o circuito 80 é um somador e o circuito 82 é um comutador de bits melhorado.
0 comparador 84 e o bloco inversor controlável 86 libertam uma er> trada do circuito-porta "E" 46' quando é satisfeito o critério C 4 l/2(B+E) para transições de passagem positiva e quando C > l/2 (B+E) é satisfeito para transições negativas. De modo idêntico o comparador 88 e o bloco inversor controlável 90 libertam uma entrada do circuito-porta "E" 46' quando o critério D >l/2(B+E) é satisfeito para transições de passagem positiva e quando D < l/2 (B+E) é satisfeito para transições de passagem negativa. Isto ajB segura que a amplitude da amostra G tem um nível médio intermediá rio de B e E e a amplitude da amostra B, e que a amplitude da amos, tra D é intermediária do nível médio e da amplitude da amostra E, dando portanto uma indicação adicional de monotonicidade.
0 circuito-porta "E" 46' produz um sinal de controle MC em resposta à coincidência de sinais, em todas as suas entradas. Estes critérios de detecção estão resumidos na Tabela II.
RCA 79 338
62 811
| -ii- «Pi | |||||
| TABELA II | |||||
| NQ. | Elementos | Critérios de ensaio no | circuito-porta "E" 46 | ||
| Passaqem positiva | Passaqem neqativa | ||||
| Transição | Transição | ||||
| 1. | 30, | 32 | /E-F/ 4 REF 1 | /E-F/ 4 REF 1 | |
| 2, | 34, | 36 | /A-B/ 4 REF 2 | /A-B/ 4 REF 2 | |
| 3. | 40, | 42 | /B-E/ > MIN | /B-E/ > MIN | |
| 4. | 40, | 44 | /B-E/ 4 MAX | /B-E/ 4 MAX | |
| 5. | 70, | 72 | B < C | B > C | |
| 6. | 74, | 76 | D < E | D > E | |
| 7. | 80, | 82, | 84, 86 | C / l/2(E+B) | C > 1/2(B+E) |
| 8. | 80, | 82, | 88, 90 | D > l/2(E+B) | D 4 1/2(B+E) |
| 9. | 48 | EN = 1 | EN = 1 | ||
| Para | um sinal | digital de crominância | com oito bits, tendo |
valores correspondentes aos valores em décimal de 0 a 255 os seguintes níveis nominais de comparação são satisfatórios:
REF-1 = 8, REF-2 - 8, MIN - 48, MAX - 255.
A parte restante da FIGURA 3 mostra o circuito de controle 48 que compreende um sistema de detecção de transição de um si. nal de luminância. Os sinais de luminância YS são sucessivamente retardados pelos andares de retardamento 310, 312, 314, 316 e 318 e são aplicados ao detector de transição 300. 0 detector 300 é, por exemplo, de estrutura idSntica à dos outros detectores 100 ou 200 como foi descrito anteriormente, excepto em que □ sinal de controle deste é aplicado a um circuito-porta "E" 46' como sinal de libertação EN. Os andares de retardamento 310-318, podem ser linhas de atraso existentes como parte de filtros era pente (comb) ou de resposta finita de impulsos (FIR), dentro dos circuitos de luminância.
As FIGURAS 4 e 5 mostram configuraçães utilizadas, por exemplo, como substitutas para os comparadores 32, 36, 42 ou 44 das FIGURAS 1 e 2. Estas configurações podem ser utilizadas onde as amostras digitais são representadas na forma sinal-amplitu de. 0 circuito-porta "E" 32’ de entradas invertidas, da FIGURA 4, responde a um número seleccionado de bits mais significativos (MSB) (mas não o sinal do bit) da diferença produzida pelo sub62 811
RCA 79 338
-12tractor 30 sendo todos “0” para aplicar um sinal de permissão a um circuito-porta "E" 46 ou 46·. 0 circuito "NQR" da FIGURA 5,
32”, responde a um número seleccionado de digitos mais significativos (MSB) do valor absoluto da diferença produzida pelo subtractor 30 sendo todos os ”0” para aplicar um nível de permissão ao circuito-porta "E" 46 ou 46*.
0 valor do nível de referência REF 1, fornecido pelo cir. cuito-porta 32’ ou 32” é dado por /~2N-1_7 em que N é o número dos bits menos significativos (LSB) não ligados e que estão ind.i cados na Tabela III.
TABELA III
Circuito-porta "E” 32' e Circuito-porta "NQR" 32”:
MSBs Aplicados LSBs não aplicados
8
7
6
5
4
3
2
1
0
1
2
3
4
5
6 7
Valor da
REF-1
0
1
3
7
15
31
63
127
Ih· Ih·
A FIGURA 6 mostra uma configuração utilizada, por exemplo, como substituta do comparador 42 da FIGURA 2 quando as amostras digitais são representadas na forma de sinal-amplitude. 0 circu to-porta "OU" (OR) 42' responde a qualquer um dos digitos mais s gnificativos (MSBs) do valor absoluto da diferença obtida no subtractor 40 sendo o "1" o nível de permissão a aplicar ao circuito-porta "E" (AND) 46 ou 46'. 0 nível de referência MIN é d.a
do por /~2N-1_7 em que N é o número de digitos menos significati vos (LSBs) ligados ao circuito-porta "0U" (0R) 42'.
SSo consideradas modificações dentro do âmbito do presejn
te invento expostas nas reivindicações. Por exemplo o subtractor
80, o circuito divisor 82, o comparador 88 e o bloco inversor 90
da FIGURA 2 podem ser eliminados e as amostras C e D aplicadas
directamente ao comparador 84. Isto fornece uma indicaçSo de mo62 811
RCA 79 338
-13-
notonicidade em que o critério C <D é satisfeito para transiçães no sentido de passagem positiva e quando C > D ê satisfeito para transiçães no sentido de passagem negativa. Além disso, os arranjos de comparadores das FIGURAS 4, 5 e 6 mostram que o valor absoluto da amplitude da diferença é obtida para números digitos na forma sinal-amplitude pela exclusão do bit de sinal SB de com paração.
0 número de andares de retardamento 10, 12, 14 ... empre gados, a cadência de repetição da frequência do relógio f , os uns das amostras sucessivamente retardadas dos sinais CS aplicados aos detactores 100 e 200, e a localização dos MUX 20 e 22 na cascata de andares de retardamento tudo influência os limites dos tempos de subida e descida e o grau para o qual se faz o realce dos tempos de subida e de descida. Por exemplo, para realçar as transiçães das amostras do sinal de luminância produzidas para quatro vezes a frequência da subportadora de cor (isto é,
4f £: 14,32 MHz para o sistema NTSC), são necessários mais anda s c
res de retardamento. Além disso, o número de amostras nos grupos daqueles podem ser maiores ou menores do que as duas amostras (A, B e E, F) aqui descritas, e o número de amostras entre estes grupos pode ser maior ou menor do que as duas amostras (C, D) descritas aqui.
Transiçães mais rápidas do que as indicadas nas FIGURAS 2a e 2b podem ser realçadas quando tenham pelo menos uma amostra de sinal dentro da transição. Isto ê, quando duas amostras comparadas para detectar a transição não sejam duas amostras consecutivas. Por exemplo, o circuito da FIGURA 1 pode ser modificado de modo que as amostras de sinal E e C da FIGURA 2 sejam comparadas pelo subtractor 40 e comparador 42 para detectar uma transição no caso dos andares de retardamento 12 e 14 e o multiplex 20 serem os elementos principais e apenas sejam efectuadas as substituições 54 e 64 das FIGURAS 2a e 2b. Deste modo o MUX 22 pode ser eliminado e o andar de retardamento 14 ser ligado directamente ao andar de retardamento 16.
Enquanto que o realce da transição aqui descrito se refira à redução dos tempos de subida e de descida das transiçães,
62 811
RCA 79 338
o presente invento ê também aplicável no aumento dos tempos de subida e de descida das transições. Nesta modificação, o MUX 20 6 intercalado antes do andar de retardamento 12 e recebe as amos; tras de sinal E e D nas suas entradas; MUX 22 é intercalado antes do andar de retardamento 18 e recebe as amostras de sinal C e B nas suas entradas; o andar 12 de retardamento é ligado ao andar de retardamento 14 e o andar 14 é ligado ao andar de retajç damento 16. Deste modo, o detector 100 produz um sinal de controle MC que faz com que a amostra C seja substituída pela amostra B e a amostra D seja substituída pela amostra E*
Utilizando outro exemplo, os blocos inversores controláveis 72, 76, 86 e 90 podem ser eliminados e podem-se adicionar multiplexadores para inverter as entradas para cada um dos compa radores 70, 74, 84 e 88. Além disso, outros sistemas de números digitais podem ser processados pelos circuitos do presente invejn to pela inserção de conversores, tais como o conversor de comple mento de dois para binário da FIGURA 7, nos locais apropriados, dentro dos detectores de transição 100 e 200.
Claims (32)
- REIVINDICAÇÕES1 - Circuito de processamento de sinais compreendendo:- uma entrada para receber os sinais de entrada e uma saída na qual são produzidos sinais de saída que respondem aos referidos sinais de entrada;- diversos meios de retardamento ligados em cascata entre a referida entrada e a referida saída para retardar sucessivamente os referidos sinais de entrada; caracterizado por:- meios de detecção (lOO) ligados aos referidos diversos meios de retardamento e que respondem a alguns dos referidos sinais de entrada sucessivamente retardados para detectar uma transição da amplitude dos referidos sinais de entrada; e pormeios (20; 22) ligados aos referidos diversos meiosde retardamento e aos referidos meios de detecção para ligar selectivamente uma entrada de um (12; 18) dos referidos meios deretardamento à entrada do outro (14; 16) dos referidos meios deretardamento em resposta à referida detecção da referida amplitu62 811RCA 79 338-15de de transição.
- 2 - Circuitos de acordo com rizado por um dos referidos meios mais próximo da referida entrada do dos meios de retardamento·a Reivindicaç3o 1, caractede retardamento (12) estar que o outro (14) dos referi.
- 3 - Circuitos de acordo com a Reivindicação 1 caracterizados por um dos referidos meios de retardamento (l8) estar mais próximo da referida saída do que o outro dos referidos meios de retardamento (ló).
- 4 - Circuitos de acordo com a Reivindicação 1 caracterizados adicionalmente por segundos meios (22) ligados aos referidos meios de retardamento e aos referidos meios de detecção para ligar selectivamente uma entrada do segundo (18) dos referidos meios de retardamento a uma entrada do outro (ló) dos referidos meios de retardamento em resposta à referida detecção da referida transição de amplitude.
- 5 - Circuitos de acordo com a Reivindicação 4 caracterizados por o referido primeiro dos referidos meios de retardamento (12) estar mais próximo da referida entrada do que o referido outro (14) dos referidos meios de retardamento e o segundo (18) dos referidos meios de retardamento estar mais próximo da referida saída do que o referido segundo outro (ló) dos referidos meios de retardamento.
- 6 - Circuitos de acordo com a Reivindicação 1 caracterizados por os referidos meios de detecção (100) incluírem meios de comparação (42) para detectar uma diferença de amplitudes entre dois sinais não consecutivos (Β, E) dos referidos sinais de entrada sucessivamente retardados que excedam um valor prédeterminado (MIN).
- 7 - Circuitos de acordo com a Reivindicação 6 caracterizados por os referidos meios de detecção (100) incluírem aindasegundos meios de comparação (32; 36) para detectar diferençasde amplitude entre os (Ε, F; A, B) referidos sinais de entrada,sucessivamente retardados, que sejam menores do que um segundovalor prôdeterminado (REF-1; REF-2).62 811RCA 79 338
- 8 - Circuitos de acordo com a ReivindicaçSo 1 adicionalmente caracterizados por meios de controle (48) para produzir um sinal de permissão (EN) e meios (46) para aplicar o referido sinal de permissão aos referidos meios de detecção (lQO) para permitir a referida detecção de uma transição de amplitude.
- 9 - Circuitos de acordo com a Reivindicação 8, caracteri zados por os referidos meios de controle (48) produzirem o referido sinal de permissão em resposta à transição de um segundo si. nal de entrada (45) que está relacionado no tempo com os referidos sinais de entrada recebidos na referida entrada.
- 10 - Circuitos de acordo com a Reivindicação 9, caracterizados por os referidos meios de entrada (CS) serem representativos de componentes ds crominância de sinais de televisão e em que os segundos sinais de entrada (YS) são representativos dos componentes de lumináncia daqueles sinais.
- 11 - Circuitos de acordo com a Reivindicação 1, caracterizados por:os referidos meios de ligação selectivos (20; 22) incluirem meios de multiplexagem (20) tendo uma primeira entrada à qual estã ligada a saída dos referidos primeiros meios de retardamento (12), tendo uma segunda entrada e uma saída ligada à entrada dos referidos segundos meios de retardamento (14), destinando-se os referidos meios de multiplexagem à ligação selectiva das suas primeira e segunda entradas à sua saída em resposta a um sinal de controle (MC);- meios (lO) para aplicação dos referidos sinais de entrada à entrada dos referidos primeiros meios de retardamento e à segunda entrada dos referidos meios de multiplexagem; eproduzindo os referidos meios de detecção (100) 0 referido sinal de controle em resposta a uma condição prêdetermina da de amplitude dos referidos sinais de entrada e para aplicação do referido sinal de controle aos referidos meios de multiplexagem.
- 12 - Circuitos de acordo com a Reivindicação 11, caracte rizados adicionalmente por:62 811RCA 79 338- terceiros meios de retardamento (ló) tendo uma entradae uma saída para retardamento dos sinais aplicados na sua entrada;- segundos meios de multiplexagem (22) tendo uma primeira entrada à qual estão ligados às saídas dos segundos meios de retardamento (14), tendo uma segunda entrada à qual está ligada a saída dos referidos terceiros meios, e tendo uma saída ligada à entrada dos referidos terceiros meios de retardamento, destinando-se os referidos meios de multiplexagem para a ligação selecti va das suas primeira e segunda entradas à sua saída, em resposta a um sinal de controle (MC).
- 13 - Circuitos de acordo com a Reivindicação 12 caracterizados por os referidos meios de detecção (lOO) incluirem meios de comparação (40) tendo uma primeira entrada à qual está ligada a entrada de um dos referidos primeiro (l2), segundo (l4) e terceiro (ló) meios de retardamento, tendo uma segunda entrada à qual está ligada a saída de um dos referidos primeiro, segundo e terceiro meios de retardamento e tendo uma saída, para produzir o referido sinal de controle (MC) na sua saída em resposta às am plitudes dos sinais nas suas primeira e segunda entradas que sejam diferentes do referido prédeterminado valor (MIN),
- 14 - Circuitos de acordo com a Reivindicação 1, caracterizado por:- a referida diversidade de meios de retardamento (10, 12, 14, 16, 18) fornecer uma diversidade de amostras de sinais (A, B, C, D. E, F) sucessivamente retardadas no tempo; e- os referidos meios de detecção (100) compreenderem primeiros meios de detecção (30, 32) que respondem a um primeiro grupo (E, F) das referidas amostras de sinal para produzir uma primeira indicação quando a amplitude das amostras no referido primeiro grupo diferem menos do que um primeiro prédeterminado valor (REF-l) θ segundos meios de detecção (40, 42) que respondem a duas das referidas amostras de sinal (θ, E) para produzir uma segunda indicação quando as amplitudes das referidas duas amostras de sinal diferem, para mais, do que um segundo valor prédeterminado (MIN) e meios de produzir uma indicação (46) para produzir uma indicação de detecção em resposta à primeira eà segunda indicaçães.62 811RCA 79 338-1815 - Circuitos de acordo com a Reivindicação 1, caracterizados por:- a referida diversidade de meios de retardamento (10,12, 14, 16, 18) fornecer uma diversidade (A, B, C, D, E, F) de amostras de sinal sucessivamente retardadas no tempo; e- os referidos meios de detecção (200) compreenderem pri. meiros meios de detecção (30, 32) que respondem a um primeiro grupo (E, F) das referidas amostras de sinal para produzir uma primeira indicação quando a amplitude das amostras no referido primeiro grupo difere, para menos, do que um primeiro prádetermi nado valor (REF-l) e segundos meios de detecção (34, 36) que res. pondem a um segundo grupo (A, B) das referidas amostras de sinal, para produzir uma segunda indicação quando a amplitude das amostras no referido segundo grupo diferir menos do que um segundo valor prêdeterminado (REF-2) e terceiros meios (40, 42) que respondem a duas (Β, E) das referidas amostras de sinal para produzir uma terceira indicação quando as amplitudes das referidas duas amostras de sinal diferirem mais do que um terceiro valor prêdeterminado (MIN) θ meios de produção de indicações (46') para produzir uma indicação de detecção (MC) em resposta às referi das primeira, segunda e terceira indicações.
- 16 - Circuitos de acordo com a Reivindicação 15, caracte rizados por os referidos meios de combinação (30, 32) compreenda rem:- meios de combinação (30) para produzir uma indicação da diferença entre a amplitude de duas amostras de sinais (E, F) do referido primeiro grupo; e- meios de comparação (32) para produzir a referida primeira indicação quando a amplitude da referida indicação de dife rença ê menor do que o referido valor prêdeterminado (REF-l).
- 17 - Circuitos de acordo com a Reivindicação 16, caracte rizados por as referidas amostras de sinal (E, F) serem sinais digitais e por os referidos meios de combinação (30) serem forma dos por um subtractor digital.62 811RCA 79 338-1918 - Circuitos de acordo com a Reivindicação 17 caracterizados por os referidos meios de comparação (32) incluirem um circuito-porta "E" (AND) (32') para detectar a coincidência de inversos de um número prédeterminado de bits mais significativos da referida indicação de diferença produzida pelo referido subtractor digital.
- 19 - Circuitos de acordo com a Reivindicação 17, caracte rizados por os referidos meios de comparação (32) incluirem um circuito-porta "NOR" (32") que responde a um número prêdetermina do de bits mais significativos da referida indicação de diferença produzida pelo referido subtractor digital.
- 20 - Circuitos de acordo com a Reivindicação 15, caracte. rizados por os referidos terceiros meios de detecção (40, 42) inc. luirem:- meios de combinação (40) para produzir uma indicação da diferença entre a amplitude das referidas duas amostras de si nal (8, E)j e- meios de comparação (42) para produzir a terceira indi cação quando a amplitude da referida indicação de diferença exce. der o referido terceiro valor prédeterminado (MIN).
- 21 - Circuitos de acordo com a Reivindicação 20, caracte, rizado por as referidas amostras de sinal serem sinais digitaise por os referidos meios de combinação (40) serem formados por um subtractor digital.
- 22 - Circuitos de acordo com a Reivindicação 21, caracte rizados por os referidos meios de comparação (42) incluirem um circuito-porta "OU" (OR) (42’) que responde a um número prêdetejr minado de bits mais significativos da referida indicação de dife. rença produzida pelo referido subtractor digital.
- 23 - Circuitos de acordo com a Reivindicação 15, caracte rizados por os referidos meios que fornecem indicaçães (46') inc luirem um circuito-porta "E" (AND) (46') que responde à coincidência das referidas primeira, segunda e terceira indicaçães, para produzir a referida indicação de detecção (MC).62 811RCA 79 338-2024 - Circuitos de acordo com a Reivindicação 15 caracteri zados por o referido primeiro grupo (E, F) incluir pelo menos dju as amostras consecutivas de sinal e o referido segundo grupo (A, 8) incluir pelo menos duas amostras de sinal consecutivas diferentes daquelas incluídas no referido primeiro grupo.
- 25 - Circuitos de acordo com a Reivindicação 15, caracterizados por as referidas duas amostras de sinal incluirem primeira (B) e segunda (E) amostras de sinal não consecutivas.
- 26 - Circuitos de acordo com a Reivindicação 25 adicional, mente caracterizados por quintos meios de detecção (70, 72, 74, 76) para produzir uma quinta indicação quando as amplitudes das amostras de sinal (C, D) intermédias da primeira (θ) e da segunda (E) amostras de sinal não consecutivas, forem amplitudes intermédias das referidas primeira e segunda amostras não consecutivas, e por os referidas meios de produção de indicação (46·) responderem adicionalmente à referida quinta indicação para produzir a referida indicação de detecção.
- 27 - Circuitos de acordo com a Reivindicação 25 caracterizados por pelo menos duas amostras de sinal (C, D) estarem colocadas entre as referidas primeira (B) e segunda (E) amostras de sinal não consecutivas, e por um quinto meio de detecção para produzir uma quinta indicação de que a sequência de amplitudes das referidas primeira (B) intermédias (C, D) e segunda (E) amos^ tras de sinal é monotónica.
- 28 - Circuitos de acordo com a Reivindicação 27 caracterizados por os referidos quintos meios de detecção (80, 82, 84, 86, 88, 90) compreenderem:- meios (BO, 82) para produzir uma amplitude intermédia das referidas primeira (B) e segunda (E) amostras não consecutivas de sinais;- primeiros meios (84, 86) para comparar a amplitude de uma (C) das referidas amostras de sinal intermédio com a referida amplitude média;- segundos meios (88, 90) para comparar uma outra (D) das referidas amostras de sinal intermédio com o referido valor62 811RCA 79 338-21da amplitude média; em que a referida quinta indicação inclui indicaçães produzidas pelos referidos primeiros meios e pelos referidos segundos meios.
- 29 - Circuitos de acordo com a Reivindicação 1 caracteri zados por:- a referida diversidade de meios de retardamento (10,12, 14, 16, 18) fornecer uma diversidade de amostras (A, B, C,D, E, F) sucessivamente retardadas no tempo» e- os referidos meios de detecção (20) compreenderem primeiros meios de detecção (30, 32) que respondem a um primeiro grupo (E, F) que inclui, pelo menos, duas das referidas amostras consecutivas de sinal para produzir uma primeira indicação quando a amplitude das amostras no referido primeiro grupo difere, para menos, do que um valor prêdeterminado (REF-l) ; segundos meios de detecção (34, 36) que respondem a um segundo grupo (A,Β) das referidas amostras de sinal para produzir uma segunda indicação quando a amplitude das amostras no referido segundo grupo diferir, para menos, do que um valor prêdeterminado incluindo o referido segundo grupo pelo menos duas das referidas amostras consecutivas do sinal, diferentes das que foram incluídas no refje rido primeiro grupo; terceiros meios de detecção (40, 42) que respondem a uma primeira (B) e a uma segunda (E) das referidas amostras não consecutivas de sinal para produzir uma terceira in dicação quando as amplitudes da referida primeira e segunda amos, tras de sinal diferem, para mais, do que um terceiro valor préd.e terminado (MIN), em que pelo menos uma amostra de sinal (C£>) é intermédia entre as referidas primeira e segunda amostras de sinal; quartos meios de detecção (80, 82, 84, 86, 88, 90) para produzir uma quarta indicação de que a sequência de amplitudes das referidas primeira e segunda amostras de sinal é monotónica;e meios de produção de indicação (46') para produzir uma indicação de detecção em resposta às referidas, primeira, segunda, ter, ceira e quarta indicaçães.
- 30 - Circuitos de acordo com a Reivindicação 29, caracte rizados por os referidos quartos meios de detecção (80, 82, 84, 86, 88, 90) produzirem a referida quarta indicação quando as am62 811RCA 79 338plitudes das referidas amostras de sinal (C, D) intercaladas entre as referidas primeira e segunda amostras de sinal não consecutivas serem de amplitudes intermédias às da primeira (B) e segunda (E) amostras de sinal não consecutivas.
- 31 - Circuitos de acorda com a Reivindicação 29 caracterizados por, pelo menos, duas amostras de sinal (C, D) intermédias entre as referidas primeira (B) e segunda (E) amostras de sinal não consecutivas e por os referidos quartos meios de deteç, ção compreenderem:- meios (80, 82) para produzir um valor de amplitude intermédia da referida primeira (θ) e da segunda (E) amostras de sinal não consecutivas;- primeiros meios (84, 86) para comparar as amplitudes de uma das referidas amostras de sinal intermédia com o referido valor de amplitude intermediária;- segundos meios (88, 90) para comparar a amplitude de outra das referidas amostras de sinal intercaladas com o referido valor de amplitude intermediária; em que a referida quarta indicação inclui indicaçães produzidas pelos referidos primeiros e segundos meios.
- 32 - Circuitos de acordo com a Reivindicação 31 caracterizados por os refsridos quartos meios de detecção produzirem a quarta indicação quando as amplitudes das referidas amostras de sinal (C, D) intercaladas entre a referida primeira (B) e a segunda (E) amostras não consecutivas de sinal são amplitudes intermédias das amplitudes da referida primeira e segunda amostras de sinal não consecutivas.
- 33 - Circuitos de acordo com a Reivindicação 1 caracteri. zados por:- a referida diversidade de meios de retardamento (lO, 12, 14, 16, 18) fornecer as respectivas diversidades de amostras do primeiro (CS) e segundo (YS) sinais, cada um sucessivamente retardado no tempo; e- os referidos meios ds detecção compreenderem meios de detecção (30, 32) que respondem a um primeiro grupo (E, F) das62 811RCA 79 338-23referidas amostras de sinal para produzir uma primeira indicação quando a amplitude das amostras no referido primeiro grupo diferir, para menos, do que um valor prédeterminado (REF-l); segundos meios de detecção (34, 36) que respondem a um segundo grupo (A, B) das referidas primeiras amostras de sinal para produzir uma segunda indicação quando a amplitude das amostras no referido segundo grupo diferir menos do que um segundo valor prêdeterminado (REF-2); terceiros meios de detecção (40, 42) que respon dem a duas (Β, E) das referidas amostras para produzir uma terceira indicação quando as amplitudes das referidas duas amostras de sinal diferirem, para mais, do que um terceiro valor prêdetej? minado (MIN); quartos meios de detecção que respondem ao primei ro grupo das referidas segundas amostras de sinal (YS) para produzir uma quarta indicação quando a amplitude das amostras no re ferido primeiro grupo diferir, para menos, do que um quarto valor prédeterminado? quintos meios de detecção que respondem a um segundo grupo das referidas segundas amostras de sinal para produzir uma quinta indicação quando as amplitudes das amostras no referido segundo grupo diferir, para menos, do que um quinto valor prédeterminado; sextos meios de detecção que respondem a duas das referidas amostras de sinal para produzir uma sexta indicação quando as amplitudes das referidas duas amostras de sinal diferirem, para mais, do que um sexto valor prédeterminado; e meios de produção de indicação (46’) para produzir uma indicação de detecção em resposta às referidas primeira, segunda, terceira, quarta, quinta e sexta indicaçães.
- 34 - Circuitos de acordo com a Reivindicação 1, caracterizados por:- a referida diversidade (10, 12, 14, 16, 18) de meios de retardamento compreender N meios de retardamento, em que N ê um número inteiro;- compreenderem os referidos meios de ligação (20, 22) primeiros meios de multiplexagem (20), interpostos na ligação em cascata dos referidos meios de retardamento, tendo uma saída ligada à entrada dos referidos meios de retardamento de ordem 0(14) e tendo uma segunda entrada respectivamente ligada às saídas62 811RCA 79 338-24de ordem (J-l), (12) e (ΰ-2), (10) dos referidos meios de retardamento, em que 3 á ura inteiro menor do que N; estes referidos meios de multiplexagem servem para ligar selectivamente as suas primeira e segunda entradas à sua saída em resposta a um sinal de controle (MC); e segundos meios de multiplexagem (22) intercalados na referida ligação em cascata dos referidos meios de re tardamento tendo uma saída ligada à entrada dos referidos meios de retardamento (16) de ordem (K-l) e tendo uma primeira e segun das entradas respectivamente ligadas às saídas de ordem K^(l4) e (K-l), (16), dos respectivos meios de retardamento, em que K é um inteiro menor do que N; estes referidos segundos meios servem para ligar selectivamente as suas primeira e segunda entradas à sua saída de resposta do referido sinal de controle; e- compreenderem os referidos meios de detecção (100) pri. meiros meios de detecção (30, 32) ligados aos referidos meios de retardamento e que respondem a um primeiro grupo (E, F) de, pelo menos, duas amostras consecutivas do sinal de entrada, para dete£ tar se as amplitudes deste referido primeiro grupo de amostras consecutivas do sinal de entrada estão dentro de uma determinada faixa (REF-l) de amplitudes relativas; segundos meios (34, 36) ligados aos referidos meios de retardamento e que respondem a um segundo grupo (A, B) de, pelo menos, duas outras amostras consecutivas do sinal de entrada para detectar que as amplitudes do referido segundo grupo de amostras consecutivas de entrada estão dentro de uma faixa prêdeterminada (REF-2) de amplitudes relativas; terceiros meios de detecção (40, 42) ligados aos referidos meios de retardamento e que respondem a duas amostras de sinal de entrada não consecutivas (Β, E) se a amplitude das referidas duas amostras não consecutivas de sinal diferem, pelo menos, de um prêdeterminado valor (MIN); θ meios (46) para produzir o referido sinal de controle (MC) em resposta à referida detecção feita pelos primeiro, segundo e terceiro meios de detecção e para aplicar o referido sinal de controle aos referidos primeiro e s_e gundo meios de multiplexagem.
- 35 - Circuitos de acordo com a Reivindicação 34, caracterizados por as referidas duas amostras não consecutivas (Β, E)62 811 RCA 79 338incluirem e segundo
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US51783383A | 1983-07-27 | 1983-07-27 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PT78978A PT78978A (en) | 1984-08-01 |
| PT78978B true PT78978B (en) | 1986-06-09 |
Family
ID=24061412
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PT78978A PT78978B (en) | 1983-07-27 | 1984-07-25 | Signal transition enhancement circuit |
Country Status (14)
| Country | Link |
|---|---|
| JP (1) | JPH0693780B2 (pt) |
| KR (1) | KR920005219B1 (pt) |
| AT (1) | AT404200B (pt) |
| AU (1) | AU573236B2 (pt) |
| CA (1) | CA1219338A (pt) |
| CS (1) | CS269961B2 (pt) |
| DE (1) | DE3427669C2 (pt) |
| ES (1) | ES534491A0 (pt) |
| FI (1) | FI76901C (pt) |
| FR (1) | FR2557410B1 (pt) |
| GB (1) | GB2144302B (pt) |
| HK (1) | HK22793A (pt) |
| IT (1) | IT1176474B (pt) |
| PT (1) | PT78978B (pt) |
Families Citing this family (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4706113A (en) * | 1985-02-18 | 1987-11-10 | Mitsubishi Denki Kabushiki Kaisha | Contour detecting filter device using PAL samples of composite video signals without separation of luminance signals therefrom |
| JPS62187773A (ja) * | 1986-02-14 | 1987-08-17 | Fuji Xerox Co Ltd | インクジエツト記録用水性インク |
| AU608525B2 (en) * | 1986-08-14 | 1991-04-11 | Sony Corporation | Television signal processing system |
| JP2680629B2 (ja) * | 1988-09-30 | 1997-11-19 | 三洋電機株式会社 | カラー画像の輪郭補正回路 |
| JP2746692B2 (ja) * | 1989-10-09 | 1998-05-06 | 富士通株式会社 | 色画像データ処理装置 |
| KR930002906B1 (ko) * | 1989-12-23 | 1993-04-15 | 삼성전자 주식회사 | 윤곽 보정회로 |
| US5237625A (en) * | 1990-04-24 | 1993-08-17 | Matsushita Electric Industrial Co., Ltd. | Image contour enhancing device |
| ATE128309T1 (de) * | 1990-05-21 | 1995-10-15 | Siemens Ag | Verfahren zur farbkantenverbesserung bei der darstellung von farbfernsehbildern und fernsehgerät zur durchführung des verfahrens. |
| FI913869A7 (fi) * | 1990-09-27 | 1992-03-28 | Philips Electronics Nv | Laite signaalitilanvaihtojen parantamiseksi |
| DE4105284A1 (de) * | 1991-02-20 | 1992-11-05 | Bacher Gmbh B | Verfahren und vorrichtung zur videounterstuetzten montage |
| EP0514196B1 (en) * | 1991-05-16 | 1997-12-29 | Victor Company Of Japan, Ltd. | Picture quality improving apparatus for compensating contour of images |
| US5304854A (en) * | 1992-02-03 | 1994-04-19 | Rca Thomson Licensing Corporation | Signal transient improvement circuit |
| US5369446A (en) * | 1992-04-30 | 1994-11-29 | Thomson Consumer Electronics, Inc. | Video signal processor employing edge replacement, preshoots and overshoots for transient enhancement |
| DE4214949A1 (de) * | 1992-05-06 | 1993-11-11 | Nokia Deutschland Gmbh | Anordnung zur zeitlichen Detektion einer Signalflanke eines auf einer Übertragungsleitung übertragenen elektrischen Signals |
| GB2273843B (en) * | 1992-11-30 | 1996-11-27 | Gold Star Co | Apparatus and method for enhancing transient edge of video signal |
| DE4309351A1 (de) * | 1993-03-23 | 1994-09-29 | Nokia Deutschland Gmbh | Eine Übertragungsanordnung einer bestimmten Übertragungsbandbreite mit einer nachgeschalteten Entzerreranordnung |
| EP2569931A1 (en) * | 2010-05-10 | 2013-03-20 | OCE-Technologies B.V. | Method to restore edges in rasterized images |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3778543A (en) * | 1972-09-05 | 1973-12-11 | Ellanin Investments | Predictive-retrospective method for bandwidth improvement |
| US4041531A (en) * | 1974-07-05 | 1977-08-09 | Rca Corporation | Television signal processing apparatus including a transversal equalizer |
| US4241310A (en) * | 1978-03-23 | 1980-12-23 | The Bendix Corporation | Delay line digital code detector |
| JPS5566183A (en) * | 1978-11-14 | 1980-05-19 | Sony Corp | Video signal processor |
| US4307413A (en) * | 1979-01-18 | 1981-12-22 | Matsushita Electric Industrial Co., Ltd. | Comb filter device |
| CH642211A5 (de) * | 1979-03-08 | 1984-03-30 | Siemens Ag Albis | Korrekturschaltung zur verbesserung der konturenschaerfe von fernsehbildern. |
| IT1118625B (it) * | 1979-05-11 | 1986-03-03 | Cselt Centro Studi Lab Telecom | Perfezionamenti agli equializzatori per trasmissione di segnali numeri ci |
| DE2939578A1 (de) * | 1979-09-29 | 1981-04-09 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Vorrichtung zur trennung zweier frequenzbaender aus einem bandbegrenzten analogen signalgemisch |
| US4334237A (en) * | 1980-02-07 | 1982-06-08 | Rca Corporation | Adaptive amplitude averaging for weighting quantizing noise |
| US4334244A (en) * | 1980-07-28 | 1982-06-08 | Magnavox Government And Industrial Electronics Company | Adaptive image enhancement system |
| GB2087191B (en) * | 1980-11-10 | 1984-10-31 | Ampex | A filter and system incorporating the filter for processing discrete of composite signals |
| US4419686A (en) * | 1981-02-04 | 1983-12-06 | Ampex Corporation | Digital chrominance filter for digital component television system |
| US4355326A (en) * | 1981-02-11 | 1982-10-19 | Zenith Radio Corporation | Bandwidth enhancement network for color television signals |
| JPS58136176A (ja) * | 1982-02-05 | 1983-08-13 | Pioneer Electronic Corp | 輪郭補正回路 |
-
1984
- 1984-07-09 CA CA000458470A patent/CA1219338A/en not_active Expired
- 1984-07-18 CS CS845530A patent/CS269961B2/cs unknown
- 1984-07-20 FI FI842926A patent/FI76901C/fi not_active IP Right Cessation
- 1984-07-20 ES ES534491A patent/ES534491A0/es active Granted
- 1984-07-25 PT PT78978A patent/PT78978B/pt not_active IP Right Cessation
- 1984-07-25 IT IT22043/84A patent/IT1176474B/it active
- 1984-07-26 AU AU31196/84A patent/AU573236B2/en not_active Ceased
- 1984-07-26 KR KR1019840004436A patent/KR920005219B1/ko not_active Expired
- 1984-07-26 DE DE3427669A patent/DE3427669C2/de not_active Expired - Fee Related
- 1984-07-26 GB GB08419101A patent/GB2144302B/en not_active Expired
- 1984-07-26 JP JP59157079A patent/JPH0693780B2/ja not_active Expired - Lifetime
- 1984-07-26 FR FR848411900A patent/FR2557410B1/fr not_active Expired
- 1984-07-27 AT AT0245184A patent/AT404200B/de not_active IP Right Cessation
-
1993
- 1993-03-18 HK HK227/93A patent/HK22793A/xx not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| GB2144302A (en) | 1985-02-27 |
| IT1176474B (it) | 1987-08-18 |
| FI76901B (fi) | 1988-08-31 |
| JPS6052186A (ja) | 1985-03-25 |
| ATA245184A (de) | 1998-01-15 |
| CS269961B2 (en) | 1990-05-14 |
| AU573236B2 (en) | 1988-06-02 |
| PT78978A (en) | 1984-08-01 |
| KR850000864A (ko) | 1985-03-09 |
| GB8419101D0 (en) | 1984-08-30 |
| AT404200B (de) | 1998-09-25 |
| IT8422043A1 (it) | 1986-01-25 |
| CS553084A2 (en) | 1989-08-14 |
| JPH0693780B2 (ja) | 1994-11-16 |
| FI76901C (fi) | 1988-12-12 |
| ES8602332A1 (es) | 1985-11-01 |
| FR2557410A1 (fr) | 1985-06-28 |
| IT8422043A0 (it) | 1984-07-25 |
| FR2557410B1 (fr) | 1989-02-03 |
| DE3427669C2 (de) | 1994-11-17 |
| HK22793A (en) | 1993-03-26 |
| DE3427669A1 (de) | 1985-02-07 |
| KR920005219B1 (ko) | 1992-06-29 |
| CA1219338A (en) | 1987-03-17 |
| ES534491A0 (es) | 1985-11-01 |
| GB2144302B (en) | 1987-01-14 |
| FI842926A0 (fi) | 1984-07-20 |
| FI842926L (fi) | 1985-01-28 |
| AU3119684A (en) | 1985-01-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| PT78978B (en) | Signal transition enhancement circuit | |
| CA1269459A (en) | Subranging analog-to-digital converter | |
| US4054754A (en) | Arrangement for transmitting digital data and synchronizing information | |
| DE2903998A1 (de) | Anordnung zur digitalen nf-signalaufzeichnung | |
| CN100422756C (zh) | 半导体试验装置 | |
| EP0294162B1 (en) | Digital video probe | |
| DE69214834T2 (de) | Verfahren und einrichtung zum dekodieren manchesterkodierter daten | |
| JPS6340080B2 (pt) | ||
| JPS60176324A (ja) | 波形整形回路 | |
| CN86108211A (zh) | 数字相位表电路 | |
| WO1992017029A1 (en) | Circuit for slicing data | |
| US4456904A (en) | Analog-to-digital converter circuit | |
| JPS6262103B2 (pt) | ||
| US4553042A (en) | Signal transition enhancement circuit | |
| US4713692A (en) | Method and apparatus for deriving frame interval signals | |
| US20070296868A1 (en) | Method and apparatus for automatic compensation of skew in video transmitted over multiple conductors | |
| EP0052433B1 (en) | Signal error detecting | |
| CA1120622A (en) | Single frequency tone receiver | |
| PT91591B (pt) | Dispositivo para gerar adaptativamente um sinal com formatos alternativos | |
| CA1214266A (en) | System for detecting a marker signal inserted in an information signal | |
| US4587448A (en) | Signal transition detection circuit | |
| CA1230674A (en) | Chrominance overload control system | |
| SU790293A1 (ru) | Устройство сигнатурной проверки аналого-цифровых преобразователей | |
| SU1583753A1 (ru) | Устройство дл калибровки многоканальной аппаратуры | |
| SU1062898A1 (ru) | Устройство контрол аналого-цифрового преобразовател сигналов изображени |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM3A | Annulment or lapse |
Free format text: LAPSE DUE TO NON-PAYMENT OF FEES Effective date: 20001231 |