PT2324364E - Monitor de descarga parcial - Google Patents
Monitor de descarga parcial Download PDFInfo
- Publication number
- PT2324364E PT2324364E PT09786667T PT09786667T PT2324364E PT 2324364 E PT2324364 E PT 2324364E PT 09786667 T PT09786667 T PT 09786667T PT 09786667 T PT09786667 T PT 09786667T PT 2324364 E PT2324364 E PT 2324364E
- Authority
- PT
- Portugal
- Prior art keywords
- pulses
- pulse
- time
- level
- trigger level
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/12—Testing dielectric strength or breakdown voltage ; Testing or monitoring effectiveness or level of insulation, e.g. of a cable or of an apparatus, for example using partial discharge measurements; Electrostatic testing
- G01R31/1227—Testing dielectric strength or breakdown voltage ; Testing or monitoring effectiveness or level of insulation, e.g. of a cable or of an apparatus, for example using partial discharge measurements; Electrostatic testing of components, parts or materials
- G01R31/1263—Testing dielectric strength or breakdown voltage ; Testing or monitoring effectiveness or level of insulation, e.g. of a cable or of an apparatus, for example using partial discharge measurements; Electrostatic testing of components, parts or materials of solid or fluid materials, e.g. insulation films, bulk material; of semiconductors or LV electronic components or parts; of cable, line or wire insulation
- G01R31/1272—Testing dielectric strength or breakdown voltage ; Testing or monitoring effectiveness or level of insulation, e.g. of a cable or of an apparatus, for example using partial discharge measurements; Electrostatic testing of components, parts or materials of solid or fluid materials, e.g. insulation films, bulk material; of semiconductors or LV electronic components or parts; of cable, line or wire insulation of cable, line or wire insulation, e.g. using partial discharge measurements
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Testing Relating To Insulation (AREA)
- Measurement Of Current Or Voltage (AREA)
Description
1
DESCRIÇÃO "MONITOR DE DESCARGA PARCIAL"
ANTECEDENTES DA INVENÇÃO A presente invenção refere-se a sistemas elétricos ou a sistemas de energia de alta tensão e em particular a um processo e a um dispositivo para monitorizar descargas parciais em sistemas elétricos ou em sistemas de energia de alta tensão. 0 isolamento de sistemas elétricos ou de sistemas de energia de alta tensão, tipicamente trifásica, frequentemente são sensíveis aos impulsos que ocorrem no mesmo. Estes impulsos tipicamente são devidos a descargas através das fronteiras inomogéneas no sistema elétrico ou no sistema de energia de alta tensão, tais como lacunas no isolamento de cabos ou semelhantes. É considerado que estas descargas frequentemente são descargas parciais no isolamento elétrico de alta tensão.
Divulgações particulares, uma das quais a Patente dos Estados Unidos da América n.° US 3,813,667, divulga um monitor que utiliza componentes discretos para detetar e contar distúrbios de energia e criar um alarme relativo à existência de distúrbios da referida natureza detetados durante um período de tempo. Diferentes valores limite superiores e inferiores para cada condição podem ser selecionados para ativar o dispositivo para comparar com sinais de entrada com estas e registar as respetivas ocorrências correspondentemente. Em particular, o monitor da US n.° 3,813,667 está configurado para detetar e contar as ocorrências de distúrbios de tensão e de frequência e 2 ondas errantes de impulsos de polaridade positiva ou negativa. À parte de não monitorizar ocorrências de descargas parciais, a US n.° 3,813,667 simplesmente utiliza componentes discretos para comparar um sinal recebido ou de entrada com valores limite e subsequentemente incrementar contadores associados correspondentemente em função do fato de o distúrbio de energia medido exceder ou se situar abaixo dos valores limite respetivamente. Esta forma simplista de contar distúrbios de energia não contempla uma forma relativamente mais discriminativa de capturar impulsos, o que é desejado.
Uma outra divulgação, o Pedido de Patente Japonês n.° JP 02 261004, divulga um detetor de descarga parcial. As descargas parciais de acordo com esta divulgação são detetadas através de uma lacuna de descarga num sensor de temperatura. Os sinais do sensor de temperatura subsequentemente são processados considerando os dois limites, o elevado e o baixo. Neste documento não é divulgada e contemplada qualquer forma discriminativa de capturar impulsos na forma especifica que é desejada.
Ainda uma outra divulgação, a JP 2008 051708, divulga um dispositivo de monitorização de descarga parcial e um processo para determinar a causa da descarga parcial. O dispositivo conta sinais que excedem um limite de força de sinal predeterminado num intervalo regular. Subsequentemente o dispositivo processa o número de impulsos contado para criar um padrão de distribuição e compara-o com padrões anteriormente armazenados para determinar a causa da descarga parcial. 3 A Patente Europeia n.° EP 510785 não monitoriza especificamente descargas parciais mas disponibiliza um processo de deteção de arcos e um dispositivo para detetar um arqueamento num circuito elétrico através da deteção de um campo eletromagnético estabelecido no circuito através da ocorrência de um arco elétrico no mesmo.
As últimas duas divulgações, à semelhança das divulgações anteriormente referidas, não divulgam uma forma discriminativa de capturar impulsos na forma especifica desejada e contemplada no presente documento.
Por conseguinte a presente invenção tem por objetivo pelo menos disponibilizar um processo e um sistema para monitorizar ou detetar descargas parciais em sistemas elétricos ou em sistemas de energia trifásicos de alta tensão de pelo menos um modo diferente, pelo menos das divulgações referidas no presente documento.
SUMÁRIO DA INVENÇÃO
De acordo com um primeiro aspeto da presente invenção é disponibilizado um processo para monitorizar descargas parciais que ocorrem num sistema elétrico, sendo que o processo compreende: definir um nivel de disparo baixo e um nivel de disparo elevado, sendo que os niveis de disparo baixo e elevado são niveis de amplitude de impulsos elétricos, em que o nivel de disparo elevado é uma amplitude mais elevada do que o nivel de disparo baixo; definir um período de tempo menor; 4 monitorizar pelo menos uma fase do sistema elétrico para uma ocorrência de um impulso no periodo de tempo menor; detetar uma amplitude de pico de um impulso que ocorre no sistema elétrico no periodo de tempo menor; determinar se a amplitude de pico detetada do impulso excede o nivel de disparo baixo mas não o nivel de disparo elevado e determinar se a amplitude de pico detetada excede tanto o nivel de disparo baixo como o nivel de disparo elevado; sendo o processo caracterizado por: se a amplitude de pico detetada do impulso exceder tanto o nivel de disparo baixo como o nivel de disparo elevado, o processo compreende: atribuir um número de impulsos ao impulso; capturar o impulso, ou a informação associada ao mesmo, se o número de impulsos associado ao impulso for inferior a um limite de número de impulsos predeterminado no periodo de tempo menor, e; se a amplitude de pico detetada do impulso exceder o nivel de disparo baixo e não o nivel de disparo elevado, o processo compreende: atribuir um número de impulsos ao impulso; 5 capturar o impulso, ou a informação associada ao mesmo, se o número de impulsos associado ao impulso for inferior a um limite de número de impulsos predeterminado no período de tempo menor; sendo que se o número de impulsos for igual ao número de impulsos predeterminado, o processo compreende aplicar uma compensação de disparo de tempo móvel do seguinte modo: registar o valor de tempo no período de tempo menor no qual o número de impulsos é igual ao número de impulsos predeterminado; cessar a captura de impulsos que apresentam amplitudes que excedem o nível de disparo baixo mas não o nível de disparo elevado até depois da gravação do valor de tempo num período de tempo menor; repetir os passos de aplicação da compensação de disparo de tempo móvel até o valor de tempo gravado da compensação de disparo de tempo móvel ser igual ao comprimento do período de tempo menor, e; armazenar os impulsos capturados num dispositivo de memória.
Adicionalmente o processo pode compreender selecionar o limite de número de impulsos e o número de impulsos predeterminado, sendo que o limite de número de impulsos e o número de impulsos predeterminado são um número máximo de 6 impulsos a serem capturados no período de tempo menor respetivamente. 0 limite de número de impulsos e o número de impulsos predeterminado serem qualquer número igual ou superior a um.
Atribuir um número de impulsos ao impulso compreender incrementar um contador do número de impulsos de nível elevado e um contador do número de impulsos de nível baixo para deste modo acompanhar o número de impulsos que excedem o nível de disparo baixo e o nível de disparo elevado e que excedem o nível de disparo baixo mas não o nível de disparo elevado no tempo menor, respetivamente. 0 processo pode compreender capturar impulsos, ou informação associada aos mesmos, como eventos de nível baixo ou como eventos de nível elevado, sendo que os eventos de nível baixo são suscetíveis de ocorrer se a amplitude de pico do impulso exceder o nível de disparo baixo mas não o nível de disparo elevado e sendo que o evento de nível elevado é suscetível de ocorrer se a amplitude de pico exceder tanto o nível de disparo baixo como o nível de disparo elevado respetivamente. 0 pode compreender: iniciar um temporizador e armazenar uma amplitude de pico e um sinal de um impulso anterior se a amplitude de pico de um impulso atual num ponto de amostra cair abaixo daquele de uma amostra anterior, e; 7 reiniciar o temporizador e iniciar um novo periodo de separação, se durante um periodo de tempo de espera, a amplitude de pico de um impulso atual for mais elevada do que a amplitude de pico armazenada do impulso anterior. 0 processo pode compreender monitorizar pelo menos uma fase do sistema elétrico através de um sensor.
Para impulsos que excedem o nivel de disparo baixo e não excedem o nivel de disparo elevado, quando o valor do periodo de tempo atual é excedido, o processo pode compreender reiniciar o valor de tempo registado para zero e iniciar a captura de impulsos para o periodo de tempo menor seguinte.
De acordo com um segundo aspeto da presente invenção é disponibilizado um dispositivo para monitorizar descargas parciais que ocorrem num sistema elétrico trifásico, sendo que o dispositivo compreende: um detetor de picos para detetar amplitudes de pico de impulsos que ocorrem no sistema elétrico; uma base de dado na qual é armazenada uma pluralidade de impulsos, ou informação associada aos mesmos; um processador que compreende um módulo de disparo conectado com o detetor de picos e com a base de dados, sendo que o módulo de disparo está configurado para determinar se a amplitude de pico detetada do impulso excede um nivel de disparo baixo e um nivel de disparo elevado e se a amplitude de pico detetada do impulso excede o nível de disparo baixo mas não o nível de disparo elevado, sendo que os níveis de disparo baixo e elevado são níveis de amplitude para impulsos elétricos e sendo que o nível de disparo elevado é uma amplitude mais elevada do que o nível de disparo baixo; sendo o dispositivo caracterizado por se o módulo de disparo detetar que a amplitude de pico do impulso excede tanto o nível de disparo baixo como o nível de disparo elevado, o processo do módulo de disparo está configurado para atribuir um número de impulsos a um impulso, e; capturar o impulso, ou a informação associada ao mesmo, se o número de impulsos associado ao impulso for inferior a um limite de número de impulsos predeterminado num período de tempo menor definido, e; sendo o dispositivo adicionalmente caracterizado por se o módulo de disparo determinar que a amplitude de pico detetada do impulso excede o nível de disparo baixo e não o nível de disparo elevado, o módulo de disparo está configurado para atribuir um número de impulsos ao impulso; capturar o impulso, ou a informação associada ao mesmo, se o número de impulsos associado ao impulso for inferior a um determinado número de impulsos no período de tempo menor; sendo que se o número de impulsos for igual a um número de impulsos predeterminado, o processador está configurado para aplicar uma compensação de tempo de disparo móvel através da gravação de um valor de tempo no período de tempo menor no qual o número de impulsos é igual ao número de impulsos 9 predeterminado; sendo que o módulo de disparo está configurado para cessar de capturar impulsos que apresentam amplitudes que excedem o nivel de disparo baixo mas não o nivel de disparo elevado até depois de o valor de tempo gravado no periodo de tempo menor, e; sendo que o processador adicionalmente está configurado para repetir os passos de aplicar uma compensação de tempo de disparo móvel até que o valor de tempo gravado ser substancialmente igual a um comprimento do periodo de tempo menor definido. 0 dispositivo pode estar configurado para armazenar impulsos capturados, ou informações associadas aos mesmos, na base de dados. 0 pode compreender o detetor de picos. 0 dispositivo pode compreender um módulo de conversão de coordenadas preparado para converter um vetor de coordenadas Cartesianas em coordenadas polares. 0 dispositivo pode estar em interface com pelo menos uma fase do sistema elétrico através de um sensor. 0 dispositivo pode estar em interface com três fases do sistema elétrico através de seis sensores individuais, dois para cada fase do sistema elétrico respetivamente.
Um contador de eventos de nivel elevado e um contador de eventos de nivel baixo podem ser mantidos na base de dados sendo que o contador de eventos de nível elevado é para impulsos que excedem tanto o nível de disparo baixo como o nível de disparo elevado e o contador de eventos de nível 10 baixo é para impulsos que excedem o nivel de disparo baixo mas não o nivel de disparo no período de tempo menor respetivamente.
BREVE DESCRIÇÃO DAS FIGURAS
Figura 1 apresenta um diagrama de interface esquemático de um dispositivo de monitorização de descargas parciais (PDM), de acordo com uma forma de realização exemplificativa, interconectada com um sistema elétrico ou com um sistema de energia trifásico de alta tensão; Figura 2 apresenta uma representação gráfica de um impulso de descarga típico; Figura 3 apresenta um diagrama de blocos funcional de um dispositivo PDM que pode ser interconectado com um sensor do sistema apresentado na Figura 1; Figura 4 apresenta um diagrama de blocos esquemático de um dispositivo PDM da Figura 3 com maior detalhe; Figura 5 apresenta um diagrama de interface esquemático de uma parte do dispositivo PDM da Figura 4 com maior detalhe, e; Figura 6 apresenta um diagrama de fluxos de nível elevado de um processo de acordo com uma forma de realização exemplificativa.
DESCRIÇÃO DAS FORMAS DE REALIZAÇÃO PREFERIDAS
Na seguinte descrição, por motivos de explicação, numerosos detalhes específicos são apresentados para proporcionar uma 11 compreensão rigorosa de uma forma de realização da presente divulgação. É evidente, contudo, para um perito na técnica que a presente divulgação pode ser posta em prática sem estes detalhes específicos.
Relativamente à Figura 1 das figuras, um dispositivo de monitorização de descarga parcial (PDM) 10 está acoplado a um sistema de distribuição elétrica ou a um sistema de distribuição de energia de alta tensão 12, por exemplo um sistema de distribuição de energia trifásico, através de um multiplexador de entrada 14 para monitorizar o sistema 12 para impulsos de descarga parciais de um tipo similar àquele ilustrado na Figura 2. O multiplexador por sua vez está conectado ao sistema 12 através de uma pluralidade de sensores 16. Cada sensor 16 tipicamente se apresenta sob a forma de um condensador e de uma resistência ligados a terra, ou, por outras palavras um filtro de passagem elevado monopolar. De acordo com uma forma de realização exemplificativa, é disponibilizado um par de sensores 16 para cada fase 1, 2 e 3 do sistema de energia trifásico 12 de modo que existem seis entradas para o multiplexador 14. Uma distância conhecida separa os dois sensores 16 por fase o que permite uma indicação da posição da fonte através da monitorização da direção de movimentação de um impulso.
De acordo com uma forma de realização exemplificativa de um dispositivo de monitorização de descarga parcial (PDM) 10 para utilização com uma fase individual é apresentada na Figura 3. É de notar que o dispositivo PDM 10 não captura todos os eventos num ciclo principal, mas constrói progressivamente uma imagem de todos os eventos num ciclo conforme será mais detalhadamente descrito abaixo. 12
Por facilitar a explicação, estão definidos dois periodos de tempo nesta especificação, primeiro uma unidade de tempo, e, segundo, um periodo de tempo menor. Uma unidade de tempo é um periodo de tempo de 80 ys que é a resolução de tempo para apresentar dados num gráfico de dispersão gerado por um computador associado. Um periodo de tempo menor por outro lado é um periodo de tempo de 20 ms, que é equivalente a um ciclo de 50Hz. Por conseguinte um periodo de tempo menor tipicamente é constituído por 250 unidades de tempo.
De acordo com a forma de realização exemplificativa, as caracteristicas de impulso do dispositivo PDM 10 incluem uma frequência máxima de 250 MHz, uma duarção de impulso máximo de 4 ys e um tempo de subida minimo de 10 ns.
Relativamente à Figura 3 das figuras, o dispositivo PDM 10 inclui uma pluralidade de componentes ou de módulos que correspondem às tarefas funcionais a serem realizadas pelo dispositivo 10. Relativamente a este aspeto, o termo "componente" ou o termo "módulo" no contexto da especificação deverão ser entendidos como incluindo uma parte de código identificável, instruções computacionais ou exequíveis, dados, ou objeto computacional para alcançar uma determinada função, operação, processamento, ou procedimento particulares. Por conseguinte um componente ou um módulo não tem de ser implementado em software·, um componente ou um módulo pode ser implementado em software, em hardware ou numa combinação de software e de hardware. Além disso, os componentes ou os módulos não têm de estar necessariamente consolidados num dispositivo mas podem estar espalhados por uma pluralidade de dispositivos. 13
Em particular, o dispositivo PDM 10 inclui um detetor de picos 20 para detetar amplitudes de pico de impulsos que ocorrem no sistema elétrico 12. O detetor de picos 20 determina a amplitude máxima no impulso e passa esta informação conjuntamente com uma bandeira válida a um módulo de disparo 22 do dispositivo PDM 10 (mais detalhadamente descrito abaixo). O detetor de picos 20 com efeito é uma arquitetura para detetar picos. Se a magnitude num ponto de amostra cair abaixo daquela da amostra anterior, então é iniciado um temporizador e a magnitude e o signo da amostra anterior são armazenados. Se durante um periodo de tempo de espera a magnitude atual é maior do que o valor armazenado, então a magnitude e o signo são armazenados, o temporizador é reiniciado e é iniciado um novo periodo de espera. Quando o temporizador finaliza, é declarado um pico válido através da invocação de uma bandeira válida de pico. O detetor de picos 20 deste modo deteta os picos de impulsos e passa esta informação ao módulo de disparo 22 do dispositivo PDM 10 ao qual está comunicativamente conectado. O módulo de disparo 22 está preparado para comparar amplitudes de pico de impulsos que ocorrem no sistema elétrico com um nivel de disparo elevado e com um nivel de disparo baixo. Estes niveis de disparo estão ajustados no dispositivo e podem ser reiniciados de vez em quando acedendo ao módulo de disparo 22. De acordo com uma forma de realização exemplificativa, o nivel de disparo baixo pode ser de 20 mV e o nivel de disparo elevado pode ser de 100 mV. 14 0 dispositivo 10 está preparado para capturar todos os impulsos que apresentam amplitudes de pico acima do nivel de disparo elevado e está igualmente preparado para capturar um número predeterminado de impulsos que apresentam amplitudes de pico acima do nivel de disparo baixo mas abaixo do nivel de disparo elevado.
Pode observar-se que a captura de um impulso inclui a captura de informação indicativa do ou associada ao impulso. O dispositivo PDM 10 inclui igualmente a memória sob a forma de uma base de dados ou de um armazenamento de dados 24 no qual está armazenada uma pluralidade de impulsos capturados. 0 dispositivo 10 está preparado para aplicar uma compensação de disparo de tempo ao nivel de disparo baixo. Para este efeito o módulo de disparo 22 está preparado para capturar impulsos num ciclo subsequente no ponto em que a compensação de disparo de tempo parou no ciclo anterior.
Passando para as Figuras 4 e 5 das figuras, o dispositivo PDM 10 tipicamente inclui um processador 30 tipicamente sob a forma de um arranjo de portas programáveis em campo (FPGA). É de notar que de acordo com uma forma de realização exemplificativa o detetor de picos 20 e o módulo de disparo 22 são componentes ou módulos disponibilizados no processador 30. O dispositivo PDM 10 é tipicamente alimentado pela rede, assim está incluido um detetor de passagem por zero 32 no dispositivo 10. O módulo de passagem por zero 32 15 disponibiliza um tempo de referência para o período de tempo menor. Tipicamente, apenas são detetadas as transições de negativo para positivo.
De acordo com uma forma de realização exemplificativa, o dispositivo PDM 10 é implementado como um circuito impresso individual (PCB) que contém todos os componentes conforme apresentado na Figura 4. Em vez disso, o dispositivo PDM 10 pode estar dividido entre dois ou mais circuitos impressos, por exemplo um circuito impresso que contém a proteção de entrada 34, amplificadores separadores 36, relés 38 e controlador de relé 40 (todos descritos abaixo). O segundo circuito impresso consiste então de todo o hardware de processamento de sinais.
Conforme referido, o dispositivo PDM 10 inclui módulos de proteção de entrada 34. Os módulos de proteção de entrada 34 disponibilizam à eletrónica do dispositivo PDM 10 proteção contra sobretensão e contra sobrecarga de picos de energia elevada nas entradas dos sensores 16. Os módulos de proteção de entrada tipicamente podem resistir a um transiente rápido de 200 V. O dispositivo PDM 10 inclui igualmente um separador analógico ou amplificadores separadores 36 para disponibilizar uma impedância de entrada elevada na interface para a eletrónica.
Devido ao hardware de processamento de sinais com apenas um canal, é necessário selecionar uma das seis entradas como entrada para o hardware de processamento de sinais. Isto é realizado através dos relés 38 e do controlador de relés 16 40. De acordo com uma forma de realização exemplificativa os relés VHF são utilizados como comutadores.
Entende-se que o controlador de relés 40 converte sinais de controlo do processador 30 num nivel adequado para comutar os relés 38. O dispositivo PDM 10 tipicamente inclui um filtro anti-aliasing 42 com os seguintes parâmetros por exemplo:
Banda de passagem: 250 MHz Ondulação da banda de passagem: ± 0.5 dB Banda de atenuação: á 375 MHz Atenuação da banda de atenuação: 60 dB O dispositivo PDM 10 inclui um conversor anlógico-para-digital (ADC) 44. O ADC 44 permite uma amostragem a 800 Msps. Na prática isto significa que o dispositivo PDM é um dispositivo 1 Gsps 8 bits. É de referir que a taxa de amostragem tem de ser comensurada com a entrada de frequência máxima e o tempo de subida mínimo. Em geral o conteúdo de frequência máxima de um sinal não é superior a 0.4*FS sendo que Fs é a frequência de amostragem. Assim para o dispositivo PDM 10, a frequência de amostragem mínima tem de ser de625 MHz tornando a frequência de amostragem acima referida de 800 MHz muito adequada.
Uma memória serial flash 46 é uma memória não volátil necessária para armazenar os dados de fírmware do processador 30. 17
De acordo com a forma de realização ilustrada, o dispositivo PDM 10 inclui uma sarda 48 de rede de área local (LAN) de 10/100.
Um módulo de atualização de campo 50 pode igualmente ser disponibilizado no dispositivo PDM 10. O módulo 50 disponibiliza a funcionalidade para ativar uma atualização do firmware do processador 30 em campo. O novo programa tipicamente é transferido para a unidade através da LAN 48. Os novos dados são armazenados temporariamente em SRAM 52 e uma vez que todos os dados tenham sido transferidos o dispositivo lógico programável complexo (CPLD) 54 realiza a reprogramação do serial FLASH 46.
Entende-se que é necessário um relógio 56, sendo que o relógio 56 compreende dois relógios, ou seja, um relógio de 800 MHz para ADC 44 e um relógio de sistema de 200 MHz para o processador 30.
Uma unidade de alimentação de energia (PSU) 58 disponibiliza um acondicionamento de tensão para alimentar todas as tensões DC necessárias no dispositivo PDM 10. A entrada no PSU 58 encontra-se numa alimentação de rede estandardizada a 110 V ou 230 V. De acordo com uma forma de realização exemplificativa o PSU 58 disponibiliza ao dispositivo PDM 10 um sinal de reiniciação largo.
Analisando o processador 30 com maior detalhe com referência à Figura 5, nota-se que o processador 30 inclui igualmente uma pluralidade de componentes ou de módulos conforma acima descritos. Além disso além do detetor de picos 20, do módulo de disparo 24 e da base de dados 24, o 18 processador 34 compreende igualmente uma interface de ADC 60 para a conexão com o ADC 44. O ADC 44 disponibiliza um determinado nivel de desmultiplexação para reduzir a taxa de transferência de dados no processador 30. Tipicamente esta é uma desmultiplexação 2:1, o que significa duas amostras são recolhidas e transferidas para o processador 30 em paralelo, de modo que a taxa de transferência de dados pelo processador 30 é metade da taxa de amostragem do ADC. Relativamente à taxa de transferência de dados acima referida de 800 MHz, isto significa que o processador 30 recebe os dados a 400 MHz. Contudo, de acordo com a presente forma de realização exemplificativa a frequência do relógio de sistema do processador 30 dificilmente é de 400 MHz e tipicamente é de 200 MHz. Assim, a interface ADC 60 disponibiliza um nível adicional de desmultiplexação no processador 30 de modo que a entrada para o restante dispositivo PDM 10 se encontra na frequência do relógio de sistema. O processador 30 inclui igualmente um filtro 62 para remover elementos DC. Assim, para determinar a magnitude e a fase do sinal de entrada numa base de amostra-por-amostra, os dados de entrada tipicamente são convertidos num sinal analítico (complexo). É de notar que a saída do filtro 62 são os componentes I e Q de um sinal complexo. O processador 30 inclui um módulo de conversão de coordenadas 64. O módulo de conversão de coordenadas 64 está preparado para converter um vetor de coordenadas 19
Cartesianas para uma forma de coordenadas polares (magnitude e fase). 0 módulo de deteção de picos 20 conforme disponibilizado no processador 30 foi detalhadamente descrito acima. O módulo de disparo 22 por outro lado necessita de mais explicações. É de notar que os niveis de disparo podem ser ajustados por um utilizador através de um computador, contudo, tipicamente são disponibilizados valores de omissão. E acordo com uma forma de realização exemplificativa, o disparo de nivel baixo pode ser utilizado para ativar a captura de todos os eventos no período de tempo menor. È de notar que no contexto da especificação "evento" deve ser entendido como incluindo a ocorrência de um impulso. Relativamente a este aspeto, um evento de nível baixo é suscetível de ocorrer se a magnitude do impulso exceder o nível de disparo mais baixo mas não o nível de disparo mais elevado enquanto um evento de nível elevado é suscetível de ocorrer se a magnitude do impulso exceder ambos os níveis de disparo.
Conforme acima referido, não todos os eventos mas apenas um número predeterminado destes é capturado num período de tempo menor individual. Em particular, é capturado um valor máximo. Este pode ser qualquer número igual ou superior a um. Neste caso, são capturados dez eventos de nível baixo e dez eventos de nível elevado por ciclo. Para eventos de nível elevado, uma vez excedido o valor máximo (limite de número de impulsos) durante um período de tempo menor, a captura é cessada até ao início do período de tempo menor subsequente. A captura subsequente começa no início do período de tempo menor subsequente. 20
No caso dos eventos de nível baixo, tipicamente é disponibilizado um bloqueio de disparo para assegurar que a captura num ciclo se resume onde a captura no ciclo anterior terminou, tendo-se capturado dez eventos.
Assume-se que a captura final tanto para eventos de nível elevado como para eventos de nível baixo num período de tempo menor termina no fim do período de tempo menor independentemente do facto de terem sido ou não capturados dez impulsos.
Um exemplo do que foi acima referido é o seguinte. No início de um período de tempo menor (20 ms) é iniciado um temporizador. Quaisquer impulsos de nível baixo, detetados após o início do temporizador que excedam o disparo de nível baixo e não excedam o disparo de nível elevado e que ocorrem durante este período de tempo menor são capturados, até um número de impulsos máximo predeterminado (por exemplo 10 impulsos).
Se o número de impulso máximo for rapidamente capturado, digamos em menos de 20 ms, então a captura é cessada antes do fim do período de tempo menor e registado o tempo relativo no ciclo que é representado pelo valor de temporizador no qual a captura é cessada. A captura apenas é reiniciada para impulsos de nível baixo durante o período de tempo menor subsequente, no tempo relativo, a partir do período de tempo menor anterior, no qual a captura foi cessada, quer dizer o tempo registado a partir do temporizador. Subsequentemente é registado o impulso subsequente que ocorre após esta compensação de 21 tempo relativa, que excede o nível de disparo mais baixo e não o nível de disparo mais elevado.
Este processo é repetido, para a captura de grupos de 10 impulsos, até que o valor de temporizador é igual ao valor da duração de um período de tempo menor. Isto é designado por compensação de disparo de tempo móvel.
Por vezes apenas poucos impulsos, digamos menos de 10, são capturados quando o valor de temporizador está muito próximo do valor do período de tempo menor. Isto deve-se ao facto de no fim do período de tempo menor a captura ser cessada, o temporizador ser reiniciado e novamente iniciado e de a captura de impulsos apenas recomeçar quando o nível de disparo baixo é novamente excedido.
Para os impulsos que excedem tanto o disparo de nível baixo como o disparo de nível elevado, durante um determinado período de tempo menor, o impulso que excede tanto o disparo de nível baixo como o disparo de nível elevado é capturado e armazenado repetidamente a não ser que exista mais de um número máximo de impulsos capturados da referida natureza no período de tempo menor predeterminado (por exemplo 20 ms). De acordo com a forma de realização ilustrada o número de impulsos máximo a ser capturado que excede o nível de disparo elevado é de 10 por período de tempo menor. A diferença entre este cenário e o cenário acima referido é que uma vez capturados 10 impulsos não são capturados mais impulsos até ao período de tempo menor subsequente. Não é aplicada qualquer compensação de disparo de tempo à captura de impulsos que excedem tanto o nível de disparo baixo como o nível de disparo elevado. 22
De acordo com uma forma de realização exemplificativa, o nível de disparo baixo por omissão pode ser aproximadamente 20 mV como nível de entrada enquanto o nível de disparo elevado por omissão pode ser aproximadamente de 100 mV como nível de entrada. O módulo de disparo 22 está preparado para comparar a saída válida do detetor de picos 20 com os dois níveis de disparo acima referidos. A comparação com o nível de disparo baixo apenas ocorre se o sinal de ativação de disparo baixo for ativado.
Se ocorrer um evento acima dos níveis de disparo então o número de registo, uma indicação relativa ao facto de os dados serem de disparo baixo ou de disparo elevado e um selo de tempo são transferidos para uma base de dados ou para um armazenamento de dados 24 do dispositivo PDM 10. Além disso, um sinal de armazenamento de dados é ativado para iniciar o armazenamento dos dados brutos numa ranhura de memória adequada na base de dados 24. De acordo com uma forma de realização exemplificativa, tipicamente são capturados 4 ps de dados brutos que compreendem o evento na base de dados 24. Preferencialmente os dados capturados incluem igualmente dados de pré-disparo para capturar o tempo de subida do evento. Por exemplo com um tempo de subida máxima de 100 ns - são capturados 150 ns de dados de pré-disparo.
No fim de um período de tempo menor os dados capturados e os dados armazenados opcionalmente são transferidos para o computador anfitrião 18. Subsequentemente os dados transferidos incluem o selo de tempo, que é a unidade de tempo na qual o evento de disparo ocorreu, para cada evento 23 capturado. É de notar neste ponto que a quantidade de dados transferidos no final de cada período de tempo menor tipicamente é de 64020 bytes o que equivale a uma taxa de transferência de dados de 25.608 Mbites/s. Este cálculo é baseado nos seguintes parâmetros:
Duração do impulso: 4 ys; . Taxa de amostragem: 800 Msps;
Largura de dados: 1 byte por amostra; Número de eventos: 20;
Largura do selo de tempo: 1 byte.
Esta taxa de dados de transferência por conseguinte cai na gama da LAN 4 8.
De acordo com formas de realização preferidas, são mantidos dois contadores de registo na base de dados 24, um para eventos de nível elevado e outro para eventos de nível baixo. Quando um contador para um tipo de evento alcança o valor máximo (neste caso dez, mas pode ser qualquer valor igual ou superior a um) então não são processados mais quaisquer eventos desse tipo. Além disso quando o contador de registo para os eventos de nível baixo alcança o número predeterminado ou valor máximo então o tempo de bloqueio de disparo mantido numa lógica de controlo e num módulo de registo 26 (Figura 5) é atualizado, de modo que no período de tempo menor subsequente o processamento do evento de nível baixo pode ser reiniciado a partir do tempo em que o processamento terminou no período de tempo menor anterior. No início de cada período de tempo menor os contadores de registo opcionalmente são reiniciados para zero. Observa-se que se um evento exceder tanto o disparo de nível baixo como o disparo de nível elevado o evento apenas é registado como evento de nível elevado. Neste caso, é disponibilizada memória suficiente na base de dados 24 para armazenar os dados brutos de vinte eventos, ou seja, dez de nível baixo e dez de nível elevado. Igualmente para cada registo é disponibilizado um único byte de memória para armazenar o selo de tempo de cada registo. De acordo com as explicações acima referidas, a memória disponível na base de dados 24 para armazenar os dados brutos tipicamente pode ser de 3200 bytes. A base de dados 24 pode apresentar dois bancos de modo que um banco pode ser atualizado durante o período de tempo menor, enquanto os dados no outro banco são transferidos para o computador anfitrião 18. Isto significa que para um número total de eventos de vinte, estão disponíveis 128040 bytes de memória. É de notar que os dados de entrada para o dispositivo PDM 10 necessitam de ser suficientemente atrasados para permitir a latência no detetor de picos 20. De facto o atraso tipicamente é ligeiramente mais curto do que a latência para permitir que a informação de pré-disparo seja armazenada na base de dados 24. O início do armazenamento de dados é um bordo ascendente de um sinal de dados de armazenamento do módulo de disparo 22.
Está disponível uma pluralidade de registos 66, sendo que os registos 66 estão preparados para serem ajustados pela lógica de controlo 66. A tabela 1 em termos gerais apresenta um conjunto de registo a ser disponibilizado. 25
Tabela 1: Conjunto de registo
Numero de registo Ncme de registo Tamanho (bits) Numero de localizações Conentário 0 lo trigger [disparo baixo] 7 1 Nível de disparo baixo 1 hi trigger [disparo elevado] 7 1 Nível de disparo elevado 2 timeSlice [unidade de terrpo] 8 1 Número de unidades de tempo de 80 pS 3 timer [temporizador] 14 1 Tempo numa unidade de tempo a uma resolução de 5 ns 4 inputSelect [seleção de entrada] 3 1 Seleção de entrada 5 offset [compensação] 8 1 Compensação de fase 6 Gpr Tbd 1 Registo para propósitos gerais
De acordo com uma forma de realização exemplificativa, o computador anfitrião 18 opera para modificar o loTrigger [disparo baixo], hiTrigger [disparo elevado], inputSelect [seleção de entrada] e registos de compensação. Os outros registos tipicamente são ajustados pela lógica de controlo 66 conforme acima referido. São utilizados dois registos de disparo loTrigger [disparo baixo] e hiTrigger [disparo elevado] para ajustar os niveis de disparo para os eventos de nivel baixo e para os eventos de nivel elevado. São ajustados aos valores por omissão durante o arranque do dispositivo PDM 10.
Os dois registos de temporizador timeSlice [unidade de tempo] e temporizador mantém o tempo no qual o décimo 26 evento de nivel baixo ocorreu no periodo de tempo menor atual e são utilizados para implementar o bloqueio de disparo necessário para os eventos de nivel baixo. 0 registo inputSelect [seleção de entrada] contém o número da entrada a ser monitorizada. 0 registo de compensação contém uma compensação entre a passagem por zero da fase (ou 1, 2 ou 3 ver Figura 1) que alimenta o dispositivo PDM 10 sendo que a fase é monitorizada. 0 valor armazenado neste registo tipicamente é um número de ciclos de relógio. 0 registo Gpr disponibiliza um número de bites para controlar o firmware. Por exemplo:
Bite 0: Activação do disparo baixo - quando ativado ativa o disparo de nivel baixo;
Bite 1: Escrever SRAM - ativado quando os dados de configuração devem ser escritos em SRAM 52; Bite 2: Escrever Flash - ativado quando os dados de configuração devem ser transferidos de SRAM 52 para serial flash 46.
Observa-se que a lógica de controlo 66 inclui ou é operada para controlar dois temporizadores que disponibilizam a unidade de tempo e o periodo de tempo menor. Ambos os temporizadores apresentam-se sob a forma de contadores que tipicamente são reiniciados à passagem por zero da fase a ser monitorizada, ou seja, a reiniciação ocorre num tempo determinado pelo valor no registo de compensação a partir da ativação da entrada de passagem por zero. 27
Relativamente ao temporizador para a unidade de tempo, para uma frequência de relógio de sistema de 200 MHz é disponibilizado um contador módulo 16000. Por conseguinte para o temporizador para o periodo de tempo menor é disponibilizado um contador de 8 bites para contar o número de unidades de tempo que ocorreram desde a passagem por zero anterior. Cada vez que o contador para a unidade de tempo excede o contador de periodo de tempo menor é correspondentemente incrementado. A saida deste contador tipicamente é transferida para o módulo de disparo 22 para disponibilizar uma informação de selo de tempo para dados capturados.
Para eventos de nivel baixo é necessário um bloqueio de disparo para que em períodos de tempo menores consecutivos o registo de eventos de nível baixo possa prosseguir a partir de onde terminou o processamento no período de tempo menor anterior. Quando é ativado uma paragem de entrada na lógica de controlo 66 então os valores presentes no contador de unidades e no contador de períodos de tempo menores são armazenados no registo timeSlice [unidade de tempo] e no registo de temporizador respetivamente (estes registos foram acima descritos). Além disso, o bit de ativação do disparo de nível baixo no Gpr é desativado.
Durante um período de tempo menor quando o valor no contador de unidades de tempo e o valor no contador de período de tempo menor são iguais àqueles mantidos nos registos de timeSlice [unidade de tempo] e de temporizador então o bite de disparo de nível baixo no Gpr é ativado. 28
De acordo com uma forma de realização exemplificativa, os conteúdos do registo inputSelect [seleção de entrada] são descodificados para ativar uma de seis linhas de uma sarda muxControl a partir do processador 30.
Conforme acima referido, no final de um período de tempo menor os dados armazenados na base de dados ou no armazenamento de dados 24 são transferidos para o computador anfitrião 18 através do interface LAN 48. O processador 30 preferencialmente inclui igualmente um interface de controlo 68. Por conseguinte o interface de controlo 68 disponibiliza o LAN MAC. A transferência de dados para o computador 18 tipicamente é realizada sob a forma de pacotes de informação. O interface de controlo 68 para este efeito está preparado para descodificar um pacote de dados para disponibilizar o endereço adequado do registo que está a ser acedido e do tipo de acesso a ser realizado.
Conforme acima referido com referência à Figura 4, o dispositivo PDM 10 inclui igualmente um dispositivo de lógica programável complexo (CPLD) 54 que está comunicativamente conectado ao processador 30. É de notar que o CPLD 54 é tratado como um registo só de escrita com um número de localizações. O CPLD 54 apresenta igualmente componentes como módulos conforme ilustrado na Figura 5. Em particular, o CPLD 54 inclui um interface de processador 70 para disponibilizar um interface entre o CPLD 54 e o processador 30. Os dados novos para o programa de processador 30 tipicamente são recebidos através do interface 70. Além disso, quaisquer sinais de controlo necessários gerados no processador 30 são recebidos através do interface 70. 29 0 CPLD 54 adicionalmente inclui um interface SRAM 72, conforme acima referido a SRAM 52 (Figura 4) disponibiliza um armazenamento temporário para os dados de programa. 0 interface SRAM 72 disponibiliza armazenamento temporário para os dados a serem escritos ou a serem lidos da SRAM 52. Além disso o interface 72 disponibiliza o endereço SRAM e o controlo leitura-escritura.
Um interface flash 74 é disponibilizado no CPLD 54 para disponibilizar um interface para a memória serial FLASH 46 (Figura 4) que é utilizado para armazenar os dados de configuração do processador 30.
Finalmente, o CPLD 54 inclui uma máquina de estado 76 para controlar o fluxo de dados tanto para armazenar dados na SRAM 52 como para transferir dados da SRAM 52 para a memória serial FLASH 46. Tipicamente, a máquina de estado 76 está num estado inativo quando não são necessárias quaisquer ações. Quando novos dados estão para ser transferidos o processador 30 emite um comando para iniciar a transferência de dados do processador 30. Estes dados tipicamente são armazenados na SRAM 52 durante o tempo no qual os dados são transferidos a partir do processador 30.
Observa-se que quando todos os dados tiverem sido transferidos o processador 30 emite um comando para iniciar a programação da memória flash 46. Durante a fase de programação, os dados são sequencialmente lidos a partir da SRAM 52 e transferidos para a memória flash 46 utilizando um protocolo necessário.
Em seguida serão mais detalhadamente descritas formas de realização exemplificativas com referência à Figura 6. O 30 processo exemplificativo apresentado na Figura 6 é descrito com referência às Figuras 1 a 5, embora se observe que os processos exemplificativos podem ser aplicados a outros dispositivos (não ilustrados).
Relativamente à Figura 6 das figuras, um diagrama de fluxo de um processo de acordo com uma forma de realização exemplificativa geralmente é indicado pela referência numeral 80. O processo 80 inclui a monitorização, no bloco 82, de pelo menos uma fase das três fases do sistema elétrico 12 para a ocorrência de um impulso ou de um evento de impulso. O dispositivo PDM 10 tipicamente está preparado para monitorizar o sistema 12 através de sensores 16 conforme acima descritos. O processo 80 inclui a deteção, no bloco 84, de amplitudes de pico de impulsos que ocorrem no sistema elétrico 12 tipicamente através de um detetor de picos 20 conforme acima descrito.
Por conseguinte o processo 80 inclui a captura, no bloco 86, de todos os impulsos que apresentam amplitudes de pico acima do nível de disparo elevado. Observa-se que o módulo de disparo 22 está preparado para capturar os impulsos de um modo conforme previamente descrito.
De modo semelhante, o processo 80 inclui a captura, no bloco 88, de um número predeterminado de impulsos que apresentam amplitudes de pico acima do nivel de disparo baixo através do módulo de disparo 22. 31 0 processo 80 tipicamente inclui um passo de comparação, através do módulo de disparo 22, as amplitudes de pico detetadas com os niveis de disparo elevado e baixo para capturar os impulsos correspondentemente.
Finalmente, o processo 80 inclui o armazenamento de impulsos capturados na base de dados ou no armazenamento de dados 24 de modo semelhante àquele acima descrito. É de notar que em formas de realização exemplificativas, os impulsos capturados tipicamente podem ser identificados como impulsos de descarga parcial segundo o caso. A este respeito, a captura dos impulsos baseada nas respetivas amplitudes de pico disponibiliza um modo adequado para identificar impulsos de descarga parcial que ocorrem no sistema elétrico 12.
De acordo com uma forma de realização exemplificativa, o processo 80 adicionalmente inclui (não apresentado) a aplicação de uma compensação de disparo de tempo ao nivel de disparo baixo. Além disso o processo 80 adicionalmente pode incluir a captura de impulsos num ciclo subsequente no ponto no qual a compensação de disparo de tempo foi parada no ciclo anterior conforme mais detalhadamente descrito acima.
Em vez ou em adição, o processo 80 compreende a aplicação de uma compensação de disparo de tempo móvel. Isto pode incluir o registo de um valor de tempo no período de tempo menor no qual um impulso excede o nível de disparo baixo mas não o nível de disparo elevado e o número de impulsos é igual ao número de impulsos predeterminado; cessar a captura de impulsos que excedem o nível de disparo baixo 32 mas não o nível de disparo elevado até depois deste valor de tempo num período de tempo menor subsequente, e; a reiniciação do valor de tempo da compensação de disparo de tempo móvel para zero e a iniciação da captura de impulsos para o período de tempo menor subsequente para impulsos que excedem apenas o nível de disparo baixo depois do valor de compensação de disparo de tempo móvel ser igual ao valor do período de tempo menor. A invenção conforme acima descrita disponibiliza um modo conveniente para monitorizar descargas parciais que ocorrem em sistemas de energia trifásicos. Utilizando a análise espetral para identificar descargas parciais os resultados indesejados associados com descargas parciais podem ser pelo menos atenuados ou até suprimidos.
Lisboa, 30 de Julho de 2012
Claims (7)
1 REIVINDICAÇÕES 1. Um processo para monitorizar descargas parciais que ocorrem num sistema elétrico (12), sendo que o processo compreende: definir um nivel de disparo baixo e um nivel de disparo elevado, sendo que os niveis de disparo baixo e elevado são niveis de amplitude de impulsos elétricos, em que o nivel de disparo elevado é uma amplitude mais elevada do que o nivel de disparo baixo; definir um periodo de tempo menor; monitorizar (82) pelo menos uma fase do sistema elétrico (12) para uma ocorrência de um impulso no periodo de tempo menor; detetar (84) uma amplitude de pico de um impulso que ocorre no sistema elétrico (12) no periodo de tempo menor; determinar se a amplitude de pico detetada do impulso excede o nível de disparo baixo mas não o nível de disparo elevado e determinar se a amplitude de pico detetada excede tanto o nível de disparo baixo como o nível de disparo elevado; sendo o processo caracterizado por: se a amplitude de pico detetada do impulso exceder tanto o nível de disparo baixo como o nível de disparo elevado, o processo compreende: atribuir um número de impulsos ao impulso; capturar (86) o impulso, ou a informação associada ao mesmo, se o número de impulsos associado ao impulso 2 for inferior a um limite de número de impulsos predeterminado no periodo de tempo menor, e; se a amplitude de pico detetada do impulso exceder o nivel de disparo baixo e não o nivel de disparo elevado, o processo compreende: atribuir um número de impulsos ao impulso; capturar (88) o impulso, ou a informação associada ao mesmo, se o número de impulsos associado ao impulso for inferior a um limite de número de impulsos predeterminado no periodo de tempo menor; sendo que se o número de impulsos for igual ao número de impulsos predeterminado, o processo compreende aplicar uma compensação de disparo de tempo móvel do seguinte modo: registar o valor de tempo no periodo de tempo menor no qual o número de impulsos é igual ao número de impulsos predeterminado; cessar a captura de impulsos que apresentam amplitudes que excedem o nivel de disparo baixo mas não o nivel de disparo elevado até depois do registo do valor de tempo num periodo de tempo menor; repetir os passos de aplicação da compensação de disparo de tempo móvel até o valor de tempo registado da compensação de disparo de tempo móvel ser igual ao comprimento do periodo de tempo menor, e; armazenar (92) os impulsos capturados num dispositivo de memória. 2. 0 processo de acordo com a reivindicação 1, caracterizado por o processo compreender selecionar o 3 limite de número de impulsos e o número de impulsos predeterminado, sendo que o limite de número de impulsos e o número de impulsos predeterminado são um número máximo de impulsos a serem capturados no periodo de tempo menor respetivamente. 3. 0 processo de acordo com qualquer uma das reivindicações 1 ou 2, caracterizado por o limite de número de impulsos e o número de impulsos predeterminado serem qualquer número igual ou superior a um. 4. 0 processo de acordo com qualquer uma das reivindicações precedentes, caracterizado por atribuir um número de impulsos ao impulso compreender incrementar um contador do número de impulsos de nível elevado e um contador do número de impulsos de nível baixo para deste modo acompanhar o número de impulsos que excedem o nível de disparo baixo e o nível de disparo elevado e que excedem o nível de disparo baixo mas não o nível de disparo elevado no tempo menor, respetivamente. 5. 0 processo de acordo com qualquer uma das reivindicações precedentes, caracterizado por o processo compreender capturar impulsos, ou informação associada aos mesmos, como eventos de nível baixo ou como eventos de nível elevado, sendo que os eventos de nível baixo são suscetíveis de ocorrer se a amplitude de pico do impulso exceder o nível de disparo baixo mas não o nível de disparo elevado e sendo que o evento de nível elevado é suscetível de ocorrer se a amplitude de pico exceder tanto o nível de disparo baixo como o nível de disparo elevado respetivamente. 4 6. 0 processo de acordo com qualquer uma das reivindicações precedentes, caracterizado por o processo compreender: iniciar um temporizador e armazenar uma amplitude de pico e um sinal de um impulso anterior se a amplitude de pico de um impulso atual num ponto de amostra cair abaixo daquele de uma amostra anterior, e; reiniciar o temporizador e iniciar um novo período de separação, se durante um período de tempo de espera, a amplitude de pico de um impulso atual for mais elevada do que a amplitude de pico armazenada do impulso anterior. 7. 0 processo de acordo com qualquer uma das reivindicações precedentes, caracterizado por o processo compreender monitorizar pelo menos uma fase do sistema elétrico (12) através de um sensor (16). 8. 0 processo de acordo com qualquer uma das reivindicações precedentes, caracterizado por, para impulsos que excedem o nível de disparo baixo e não excedem o nível de disparo elevado, quando o valor do período de tempo atual é excedido, o processo compreender reiniciar o valor de tempo registado para zero e iniciar a captura de impulsos para o período de tempo menor subsequente.
9. Um dispositivo (10) para monitorizar descargas parciais que ocorrem num sistema elétrico trifásico (12), sendo que o dispositivo (10) compreende: um detetor de picos (20) para detetar amplitudes de pico de impulsos que ocorrem no sistema elétrico (12); uma base de dados (24) na qual é armazenada uma 5 pluralidade de impulsos, ou informação associada aos mesmos; um processador (30) que compreende um módulo de disparo (22) conectado com o detetor de picos (20) e com a base de dados (24), sendo que o módulo de disparo (22) está configurado para determinar se a amplitude de pico detetada do impulso excede um nivel de disparo baixo e um nivel de disparo elevado e se a amplitude de pico detetada do impulso excede o nivel de disparo baixo mas não o nivel de disparo elevado, sendo que os niveis de disparo baixo e elevado são niveis de amplitude para impulsos elétricos e sendo que o nivel de disparo elevado é uma amplitude mais elevada do que o nivel de disparo baixo; sendo o dispositivo caracterizado por o módulo de disparo (22) detetar que a amplitude de pico do impulso excede tanto o nivel de disparo baixo como o nivel de disparo elevado, sendo que o processo do módulo de disparo (22) está configurado para atribuir um número de impulsos a um impulso, e; capturar o impulso, ou a informação associada ao mesmo, se o número de impulsos associado ao impulso for inferior a um limite de número de impulsos predeterminado num período de tempo menor definido, e; sendo o dispositivo adicionalmente caracterizado por se o módulo de disparo (22) determinar que a amplitude de pico detetada do impulso excede o nível de disparo baixo e não o nível de disparo elevado, o módulo de disparo (22) está configurado para atribuir um número de impulsos ao impulso; capturar o impulso, ou a informação associada ao mesmo, se o número de impulsos associado ao impulso for inferior a um 6 determinado número de impulsos no período de tempo menor; sendo que se o número de impulsos for igual a um número de impulsos predeterminado, o processador (30) está configurado para aplicar uma compensação de tempo de disparo móvel através do registo de um valor de tempo no período de tempo menor no qual o número de impulsos é igual ao número de impulsos predeterminado; sendo que o módulo de disparo (22) está configurado para cessar de capturar impulsos que apresentam amplitudes que excedem o nível de disparo baixo mas não o nível de disparo elevado até depois de o valor de tempo registado no período de tempo menor, e; sendo que o processador (30) adicionalmente está configurado para repetir os passos de aplicar uma compensação de tempo de disparo móvel até que o valor de tempo registado ser substancialmente igual a um comprimento do período de tempo menor definido.
10. O dispositivo (10) de acordo com a reivindicação 9, caracterizado por o módulo de disparo (22) estar configurado para armazenar impulsos capturados, ou informações associadas aos mesmos, na base de dados (24).
11. O dispositivo (10) de acordo com qualquer uma das reivindicações 9 ou 10, caracterizado por o processador compreender o detetor de picos (20).
12. O dispositivo (10) de acordo com qualquer uma das reivindicações de 9 a 11, caracterizado por o dispositivo (10) compreender um módulo de conversão de coordenadas (64) preparado para converter um vetor de coordenadas Cartesianas em coordenadas polares. 7 13. 0 dispositivo (10) de acordo com qualquer uma das reivindicações de 9 a 12, caracterizado por o dispositivo (10) estar em interface com pelo menos uma fase do sistema elétrico (12) através de um sensor (16).
14. O dispositivo (10) de acordo com a reivindicação 13, caracterizado por o dispositivo (10) estar em interface com três fases do sistema elétrico (12) através de seis sensores individuais (16), dois para cada fase do sistema elétrico (12) respetivamente.
15. O dispositivo (10) de acordo com qualquer uma das reivindicações de 9 a 14, caracterizado por um contador de eventos de nível elevado e um contador de eventos de nível baixo serem mantidos na base de dados (24) sendo que o contador de eventos de nível elevado é para impulsos que excedem tanto o nível de disparo baixo como o nível de disparo elevado e o contador de eventos de nível baixo é para impulsos que excedem o nível de disparo baixo mas não o nível de disparo no período de tempo menor respetivamente. Lisboa, 30 de Julho de 2012
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
ZA200807351 | 2008-08-25 |
Publications (1)
Publication Number | Publication Date |
---|---|
PT2324364E true PT2324364E (pt) | 2012-08-06 |
Family
ID=47078102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PT09786667T PT2324364E (pt) | 2008-08-25 | 2009-07-22 | Monitor de descarga parcial |
Country Status (13)
Country | Link |
---|---|
US (1) | US8729906B2 (pt) |
EP (1) | EP2324364B1 (pt) |
JP (1) | JP5597635B2 (pt) |
AU (1) | AU2009286445B2 (pt) |
CA (1) | CA2734435C (pt) |
DK (1) | DK2324364T3 (pt) |
ES (1) | ES2389001T3 (pt) |
MX (1) | MX2011002023A (pt) |
PT (1) | PT2324364E (pt) |
RU (1) | RU2505828C2 (pt) |
UA (1) | UA106210C2 (pt) |
WO (1) | WO2010023570A1 (pt) |
ZA (1) | ZA200905124B (pt) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102834725B (zh) * | 2010-03-05 | 2015-01-21 | 环境股份(有限)公司 | 评估电力线上的噪声和过流的方法及系统 |
WO2012089229A1 (en) * | 2010-12-30 | 2012-07-05 | Prysmian S.P.A. | Locating of partial-discharge-generating faults |
CN102759689A (zh) * | 2012-06-18 | 2012-10-31 | 广东电网公司电力科学研究院 | 一种突发性/大动态范围局放超声信号的测量装置及方法 |
CN103308828A (zh) * | 2013-05-22 | 2013-09-18 | 广西大学 | 基于cpld的变压器局部放电电-声信号同步监测装置 |
WO2015087284A1 (en) * | 2013-12-11 | 2015-06-18 | Telefonaktiebolaget L M Ericsson (Publ) | Analyzing partial discharge in an electric power distribution system |
US9753080B2 (en) | 2014-12-09 | 2017-09-05 | Rosemount Inc. | Partial discharge detection system |
US10254330B2 (en) * | 2015-08-26 | 2019-04-09 | Avo Multi-Amp Corporation | Partial discharge detection bandwidth expansion through input signal aliasing |
KR101787901B1 (ko) * | 2016-06-14 | 2017-11-15 | 엘에스산전 주식회사 | 전력설비 진단장치 |
CN106771910B (zh) * | 2016-12-09 | 2020-08-11 | 国网北京市电力公司 | 检测组合电器的缺陷的方法和装置 |
KR101925338B1 (ko) | 2016-12-22 | 2018-12-05 | 엘에스산전 주식회사 | 전력기기 진단 장치 |
EP3577475A1 (en) | 2017-03-02 | 2019-12-11 | Rosemount Inc. | Trending functions for partial discharge |
DE102017116613B3 (de) * | 2017-07-24 | 2018-08-09 | Maschinenfabrik Reinhausen Gmbh | Verfahren und Prüfvorrichtung zur Messung von Teilentladungsimpulsen eines geschirmten Kabels |
US11067639B2 (en) | 2017-11-03 | 2021-07-20 | Rosemount Inc. | Trending functions for predicting the health of electric power assets |
RU181880U1 (ru) * | 2017-12-29 | 2018-07-26 | Федеральное государственное бюджетное образовательное учреждение высшего образования "Рязанский государственный радиотехнический университет" | Устройство для оценки параметров распределения времени запаздывания возникновения разряда |
US10794736B2 (en) | 2018-03-15 | 2020-10-06 | Rosemount Inc. | Elimination of floating potential when mounting wireless sensors to insulated conductors |
US11181570B2 (en) | 2018-06-15 | 2021-11-23 | Rosemount Inc. | Partial discharge synthesizer |
US10833531B2 (en) | 2018-10-02 | 2020-11-10 | Rosemount Inc. | Electric power generation or distribution asset monitoring |
RU2700368C1 (ru) * | 2018-12-26 | 2019-09-16 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ивановский государственный энергетический университет имени В.И. Ленина" (ИГЭУ) | Способ определения технического состояния цифрового трансформатора по параметрам частичных разрядов в изоляции |
RU2700369C1 (ru) * | 2018-12-26 | 2019-09-16 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ивановский государственный энергетический университет имени В.И. Ленина" (ИГЭУ) | Устройство контроля технического состояния цифрового трансформатора по параметрам частичных разрядов в изоляции |
US11313895B2 (en) | 2019-09-24 | 2022-04-26 | Rosemount Inc. | Antenna connectivity with shielded twisted pair cable |
JP7532276B2 (ja) | 2021-02-05 | 2024-08-13 | 東芝インフラシステムズ株式会社 | 部分放電検出方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3813667A (en) * | 1973-05-29 | 1974-05-28 | Us Navy | Three-phase power disturbance monitor |
JPS54115176A (en) * | 1978-02-27 | 1979-09-07 | Shii Emu Shii Shii Kk | Electric insulator diagnoser |
JPH02261004A (ja) * | 1989-03-30 | 1990-10-23 | Nissin Electric Co Ltd | 配電盤の異常検知方式 |
US5208542A (en) * | 1991-03-28 | 1993-05-04 | Eaton Corporation | Timing window arc detection |
DE4113408A1 (de) | 1991-04-22 | 1992-10-29 | Donald Herbst | Verfahren zum verschweissen zweier hohlkoerper |
US6243652B1 (en) * | 1998-06-10 | 2001-06-05 | Hubbell Incorporated | System for concurrent digital measurement of peak voltage and RMS voltage in high voltage system |
US7532012B2 (en) * | 2006-07-07 | 2009-05-12 | Ambient Corporation | Detection and monitoring of partial discharge of a power line |
JP4735470B2 (ja) * | 2006-08-14 | 2011-07-27 | 日新電機株式会社 | 絶縁診断装置および絶縁診断方法 |
JP2008051708A (ja) | 2006-08-25 | 2008-03-06 | Mitsubishi Electric Corp | ガス絶縁電気装置の部分放電監視装置および部分放電監視方法 |
DK2321661T3 (da) * | 2008-08-06 | 2014-05-26 | Eskom Holdings Ltd | Fremgangsmåde og system til deludladningsovervågning |
-
2009
- 2009-07-22 PT PT09786667T patent/PT2324364E/pt unknown
- 2009-07-22 AU AU2009286445A patent/AU2009286445B2/en active Active
- 2009-07-22 DK DK09786667.7T patent/DK2324364T3/da active
- 2009-07-22 UA UAA201103423A patent/UA106210C2/ru unknown
- 2009-07-22 EP EP09786667A patent/EP2324364B1/en active Active
- 2009-07-22 ZA ZA2009/05124A patent/ZA200905124B/en unknown
- 2009-07-22 CA CA2734435A patent/CA2734435C/en active Active
- 2009-07-22 WO PCT/IB2009/053176 patent/WO2010023570A1/en active Application Filing
- 2009-07-22 JP JP2011524478A patent/JP5597635B2/ja active Active
- 2009-07-22 MX MX2011002023A patent/MX2011002023A/es active IP Right Grant
- 2009-07-22 US US13/060,044 patent/US8729906B2/en active Active
- 2009-07-22 RU RU2011110909/28A patent/RU2505828C2/ru active
- 2009-07-22 ES ES09786667T patent/ES2389001T3/es active Active
Also Published As
Publication number | Publication date |
---|---|
EP2324364A1 (en) | 2011-05-25 |
MX2011002023A (es) | 2011-06-09 |
RU2505828C2 (ru) | 2014-01-27 |
US20110193563A1 (en) | 2011-08-11 |
RU2011110909A (ru) | 2012-09-27 |
AU2009286445B2 (en) | 2014-06-19 |
CA2734435C (en) | 2017-03-21 |
CA2734435A1 (en) | 2010-03-04 |
UA106210C2 (ru) | 2014-08-11 |
AU2009286445A1 (en) | 2010-03-04 |
US8729906B2 (en) | 2014-05-20 |
EP2324364B1 (en) | 2012-05-30 |
DK2324364T3 (da) | 2012-08-13 |
ZA200905124B (en) | 2010-09-29 |
ES2389001T3 (es) | 2012-10-22 |
JP2012500990A (ja) | 2012-01-12 |
WO2010023570A1 (en) | 2010-03-04 |
JP5597635B2 (ja) | 2014-10-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
PT2324364E (pt) | Monitor de descarga parcial | |
ES2680585T3 (es) | Interruptor de circuito de fallo de arco y método de detección de fallos de arco en serie y en paralelo | |
RU2650091C2 (ru) | Прерыватель дугового короткого замыкания и короткого замыкания на землю, использующий единственный датчик короткого замыкания на землю и единственный adc | |
US9229042B2 (en) | Partial discharge monitoring method and system | |
CN104548354B (zh) | 除颤监护仪的除颤充电过流保护装置及除颤监护仪 | |
WO2017053710A1 (en) | Electrical system with arc fault detection | |
EP0515028B1 (en) | Automatic anomalous event detection | |
CN107634504A (zh) | 功率因数校正pfc电路的保护控制装置、保护控制器 | |
WO1981001759A1 (en) | Device for monitoring abnormality in sampled signals | |
KR0163350B1 (ko) | 실제고장상태 검출방법 및 장치 | |
FI125428B (fi) | Menetelmä sähkönjakeluverkon suojaukseen transienttityyppisien maasulkujen eliminoimiseksi | |
JP7067104B2 (ja) | ディジタル型保護継電装置 | |
CN109118481A (zh) | 计算机熵值提取方法 | |
US8975902B2 (en) | Power circuit | |
JP3045330B2 (ja) | 地絡事故検出装置 | |
SU1522190A1 (ru) | Устройство дл ввода информации | |
JPH028911A (ja) | プログラマブルコントローラ | |
JPS63161811A (ja) | 保護継電器 | |
SU1061209A1 (ru) | Устройство дл защиты т говой сети посто нного тока | |
JPH0258134A (ja) | ノイズ検出回路 | |
JPH05241907A (ja) | 故障検出回路 | |
JPS6070374A (ja) | 故障点標定装置のサ−ジ受信計測制御回路 | |
JPH0454249B2 (pt) | ||
JPS5482141A (en) | Data detection system | |
JPH04145827A (ja) | 再点弧検出装置 |