PL99703B1 - Stacja posrednia zwielokrotnienia cyfrowego,umozliwiajaca odgalezienie i przeslanie co najmniej jednego kanalu z sygnalu zwielokrotnionego informacji cyfrowych - Google Patents
Stacja posrednia zwielokrotnienia cyfrowego,umozliwiajaca odgalezienie i przeslanie co najmniej jednego kanalu z sygnalu zwielokrotnionego informacji cyfrowych Download PDFInfo
- Publication number
- PL99703B1 PL99703B1 PL1974174549A PL17454974A PL99703B1 PL 99703 B1 PL99703 B1 PL 99703B1 PL 1974174549 A PL1974174549 A PL 1974174549A PL 17454974 A PL17454974 A PL 17454974A PL 99703 B1 PL99703 B1 PL 99703B1
- Authority
- PL
- Poland
- Prior art keywords
- channel
- output
- input
- emission
- main
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 claims description 7
- 230000015654 memory Effects 0.000 claims description 6
- 101100233916 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) KAR5 gene Proteins 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 238000005755 formation reaction Methods 0.000 description 2
- 238000013475 authorization Methods 0.000 description 1
- 150000001768 cations Chemical class 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 230000033764 rhythmic process Effects 0.000 description 1
- 229940098465 tincture Drugs 0.000 description 1
- 238000000844 transformation Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/07—Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
- H04J3/073—Bit stuffing, e.g. PDH
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/08—Intermediate station arrangements, e.g. for branching, for tapping-off
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
Opis patentowy opublikowano: 31.03.1979
¦WWiittii
99703
CZYTELNIA
Urzedu Patentowego
PlllSktlj IZKWOWlMlI L"*8*«l
Int. Cl.* H04J 3/08
Twórca wynalazku:
Uprawniony z patentu: Societe Anonyme de Telecommunications, Paryz
(Francja)
t II III «ffi^MJI^-
Stacja posrednia zwielokrotnienia cyfrowego, umozliwiajaca odga¬
lezienie i przeslanie co najmniej jednego kanalu z sygnalu zwielo¬
krotnionego informacji cyfrowych
Przedstawiany wynalazek dotyczy posredniej sta¬
cji zwielokrotnienia Cyfrowego, umozliwiajacej od¬
galezienie1 Co najmniej jednego kanalu z sygnalu
zwielokrotnionego informacji cyfrowych i przesla¬
nie gó bez modyfikacji innydh kanalów.
Znane stacje posrednie zawieraja Uklad glów¬
nego odbioru, którego Wejscie jest polaczone z linia
transmisji i, którego liczba wyjsc jest równa licz¬
bie kanalów przesylanych przez linie oraz co naj¬
mniej jedna plytke odbiorcza kanalu, która jest
zwiazana z kanalem odgalezionym, majaca swoje
wejscie polaczone z wyjsciem ukladu glównego
odbioru oraz uklad glównej emisji, którego liczba
Wejsc jest równa liczbie kanalów i którego wyjscie
jest polaczone z linia transmisji, a wejscie odpo¬
wiadajace kanalowi wprowadzanemu w miejsce
ltanalu odgalezionego jest polaczone ze zlaczem
emisji za posrednictwem plytki kanalu emisji, a
inne wejscia sa odpowiednio polaczone z wyjs¬
ciami ukladu glównego odbioru. Plytka kanalu
emisji zawiera wiele pamieci, a kazda z nich ma
Wejscie polaczone ze zlaczem emisji, a jedno wejs¬
cie jest polaczone z wyjsciem licznika rejestracji
i kazda pamiec ma wyjscie polaczone z bramka
równiez polaczona z jednym z wyjsc licznika od¬
czytu. Wszystkie wyjscia wymienionych bramek
-sa polaczone ze wspólna bramka, której wyjscie
jest polaczone z ukladem glównej emisji.
Wyjscia licznika rejestracji i licznika odczytu sa
polaczone z komparatorem fazy, którego wyjscie
z
jest polaczone z urzadzeniem justyfikacji, a któ¬
rego inne Wejscie jest polaczone z ukladem glów¬
nej emisji, a wyjscie tego urzadzenia jest polaczo¬
ne z bramka NIE-I, której inne Wejscie jest po¬
laczone z ukladem glównej emisji. Wyjscie tej
bramki jest polaczone z licznikiem odczytu.
Znane stacje posrednie zawieraja plytki odbior¬
cze kanalu polaczone z wyjsciem ukladu glównego
Odbioru W liczbie równej liczbie skladowych syg¬
nalów. Plytki odbiorcze kanalu odbieraja sygnaly
zawierajace justyfikacje i regeneruja sygnaly po¬
czatkowe, wydzielajac bity justyfikacji i inne bity
wprowadzane systematycznie.
Znane stacje zawieraja taka sama liczbe plytek
emisji kanalów, typu opisanego powyzej, które
Wykonuja operacje odwrotne, to znaczy dolaczaja
justyfikacje do skladowych sygnalów niezsynchro¬
nizowanych. Skladowe sygnaly w ten sposób justy-
fikowane sa wyzwalane w ukladzie glównej emisji
i sa zwielokratniane przez transformacje równole¬
glo-szeregowa.
Uklad glównego odbioru dostarcza do plytek od¬
biorczych kanalów sygnal a, zawierajacy infor¬
macje i bity justyfikacji z jednej strony i wskaz¬
niki justyfikacji z drugiej strony.
Pomiedzy ukladem glównej emisji i kazda z ply¬
tek emisji kanalu wymieniane sa nastepujace in¬
formacje: sygnal skladowy i bity justyfikacji,
informacje te sa dostarczane przez plytke kanalu,
która musi je odebrac, rytm justyfikacji, polozenie
99 703i 3 \y; , t / .
wskazników justyfikacji, sygnal zezwalajacy na
wziecie ppd uwage zapotrzebowania justyfikacji,
polozenie bitów justyfikacji.
Wynalazek ma na celu ulepszenie znanej stacji
poprzez uproszczenie jej struktury, co uzyskano
dzieki temu, ze uklad, glównej emisji odbiera syg¬
nal a przychodzacy z ukladu glównego odbioru lub
sygnal przychodzacy z plytki emisji kanalu przyj¬
mujac nowy sygnal do wstawienia, co pozwala po¬
minac plytki kanalowe dla wszystkich kanalów,
które musza byc przeslane przez stacje.
W efekcie wynalazku, plytka emisji kanalu za¬
wiera mieszacz, którego wejscie jest polaczone z
wyjsciem wspólnej bramki NIE-I, którego wyjscie
jest wyjsciem plytki emisji kanalu polaczonym z
ukladem glównej emisji. Mieszacz ten ma wejscie
polaczone z wyjsciem urzadzenia justyfikacji, a
inne wejscie polaczone z innym wejsciem bramki
NIE-I, która jest polaczona z ukladem glównej
emisji.
Sygnal przychodzacy z plytki emisji kanalu jest
wiec tej samej natury co sygnal a, poniewaz za¬
wiera informacje i bity justyfikacji z jednej stro¬
ny oraz wskazniki justyfikacji z drugiej strony.
Przedmiot wynalazku jest blizej objasniony na
przykladzie wykonania przedstawiony na rysunku,
na którym fig. 1 — przedstawia schemat blokowy
stacji posredniej wedlug wynalazku, fig. 2 — sche¬
matycznie plytke emisji kanalu, fig. 3 — schema¬
tycznie uklad glównej emisji, fig. 4'-^ ramke roz¬
dzialu czasowego, a fig. 5 — przedstawia wykresy
sygnalów.
Na fig. 1 przedstawiono schemat wyposazenia
stacji posredniej zrealizowanej wedlug wynalazku.
Stacja podzielona jest na dwie zupelnie podobne
czesci 1 i 2 odpowiadajace kazda jednemu kie¬
runkowi transmisji. Czesc 1 odpowiada przykla¬
dowo kierunkowi w przód i zawiera czesc odbior¬
cza 3 oraz czesc emisyjna 4. Sygnal podawany jest
kablem wspólosiowym 5 do stacji, gdzie jest od¬
bierany przez zlacze odbioru 6, zlacze to, ewentu¬
alnie przez posredni transkoder (nie pokazany),
jest polaczone z ukladem glównego odbioru 7, któ¬
ry odtwarza kazdy sygnal skladowy. Kazdy z tych
sygnalów zasila jedno z wyjsc ukladu glównego
odbioru.
Wyjscie sygnalu przeznaczonego do odgalezienia
jest polaczone z plytka odbiorcza kanalu 8 pola¬
czona ze zlaczem odbiorczym 9, którego wyjscie
jest polaczone z zewnetrzna stacja kablem koncen¬
trycznym 10. Nowy sygnal skladowy jest podawa¬
ny do stacji poprzez kabel koncentryczny 17. Syg¬
nal ten jest odbierany przez zlacze emisji 12 i na¬
stepnie przeslany przez plytke- emisji kanalu 18
i uklad glównej emisji 19 wedlug wynalazku. Ten
nowy uklad glównej emisji jest taki, ze jego za¬
ciski wejsciowe sa bezposrednio podlaczone do za¬
cisków wyjsciowych ukladu glównego odbioru 7
poprzez kable koncentryczne 20, dla wszystkich za¬
cisków odpowiadajacych sygnalom skladowym prze¬
znaczonym do przeslania.
Uwzglednione zostaly oczywiscie czasy propaga¬
cji fal wzdluz polaczen wewnetrznych w stacji po¬
sredniej. Do synchronizacji zegarów ukladów 19 i 7
sluza polaczenia 21 i 22. Na fig. 2 pokazano sche-
703
matycznie strukture plytki emisji kanalu wedlug
wynalazku. Plytka ta jest Jpblaczóna.i jedriej stro¬
ny przez zaciski wejsciowe 22$ i 24, ze zlaczem
emisji, które przekazuje jej przfez jeilen zacisk 23
czestotliwosc w rytmie A megabitów/s, przez drugi
zacisk 24 sygnal skladowy z czestotliwoscia A me¬
gabitów/s. Z drugiej strony plytka przez swoje za¬
ciski wejsciowe 25 i 26 jest polaczona z ukladem
glównej emisji, który jej przekazuj£, przez zacisk
25 sygnal zezwolenia justyfikacji o czestotliwosci
ramki, a przez zacisk 26 sygnal sterowania odczy¬
tem rejestru, który jest sygnalem rytmu o czesto¬
tliwosci B/n sygnalu skladowego justyfikacji.
Plytka emisji kanalu zawiera osiem pamieci 29,
umozliwiajacych zarejestrowani^ skladowego syg¬
nalu z szybkoscia A megabijtów/s pod wplywem
sterowania licznika rejestracji 00, osiem bramek
31, umozliwiajacych odczytywanie ; osmiu poprzed¬
nich pamieci z szybkoscia B/n megabitów/s pod
wplywem sterowania licznikiem odczytu 32. Wyjs¬
cia obu liczników, rejestracji i czytania, sa po¬
laczone z komparatorem 33 wyposazonym w ogra¬
nicznik i, którego zacisk wyjsciowy 34 jest po¬
laczony z ukladem za*pytan i wykonania justyfi-
2g kacji 35.
Plytka emisji kanalu z fig. 2, zawiera ponadto
mieszacz 28, który jest utworzony z bramki LUB ste¬
rowania. Mieszacz 28 na jednym wejsciu odbiera syg¬
nal skladowy justyfikowany V i na drugim wejs-
ciu wskazniki justyfikacji utworzone przez uklad
i sterowane sygnalem sterowania odczytem re¬
jestru. Podczas stanu O sygnalu sterowania odczy¬
tem rejestr, mieszacz wyzwala sygnal V, a pod¬
czas stanu 1 sygnal wskazników justyfikacji. Syg¬
nal wyjsciowy b (fig. 5) mieszacza zawiera wiec
informacje lub bity justyfikacji z jednej strony
i wskazniki justyfikacji z drugiej strony.
Na fig. 3 przedstawiono schemat ukladu glównej
emisji. Oprócz zacisków wejsciowych 36 otrzymu-
40 jacych kazdy sygnal odpowiadajacy kazdemu skla¬
dowemu sygnalowi wedlug wynalazku, uklad glów¬
nej emisji zawiera dwa zaciski wejsciowe 37 i 38
polaczone z dwoma zaciskami wyjsciowymi ukladu
glównego odbioru tej samej stacji, w celu zapew-
45 nienia synchronizacji czestotliwosci i fazy dwóch
zegarów. Z zaciskami 37 i 38 jest polaczony zegar
39, który zasila system liczników rozdzielczych 40,
41, 42, rejestr z przesunieciem fazy 43 i zacisk
wyjsciowy 44 ukladu glównej emisji. Zacisk wyjs-
50 ciowy 45 tego samego ukladu glównej emisji jest
takze zaciskiem wyjsciowym rejestru z przesunie¬
ciem, na którym to zacisku odbierany jest sygnal
powstaly ze zwielokrotnienia sygnalów skladowych
wedlug ramki podzialu czasowego przedstawionego
55 na fiS- 4'
Uklad liczników rozdzielajacych czasowo 40, 41,
42 zasila urzadzenie rozpoznawania slowa bloku¬
jacego 46, urzadzenie sterowania kanalem odczytu
47 i urzadzenie sterowania rejestrem odczytu 48
60 oraz zezwolenia justyfikacji 49, którego wyjscia
50 i 51 sa polaczone z plytkami kanalów. Urzadze¬
nie sterowania kanalem odczytu 47 steruje otwar¬
ciem bramek 52-J-59 w odpowiednich momentach.
Dwie bramki 52 i 53 zgodnie ze znanymi rozwia-
zaniami, przeznaczone sa dla bitów sluzbowych, a
c^5
99 703
6
szesc bramek 54-=-59 odnosi sie do kazdego z szes¬
ciu sygnalów skladowych. Wedlug wynalazku, za¬
ciski wejsciowe 36 odpowiadajace poszczególnym
bramkom moga byc polaczone, badz z plytka ka¬
nalu, w przypadku sygnalu skladowego otrzymy¬
wanego bezposrednio przez stacje posrednia, badz
z zaciskiem wyjsciowym uklada glównego odbio¬
ru, w przypadku sygnalu skladowego przesylanego
poprzez stafcje posrednia.
Na fig. 4 przedstawiono ramke rozdzialu czaso¬
wego sygnalu zwielokrotnionego skladajaca sie z
szesciu sektorów, kazdy zawierajacy 360 elementów
binarnych eb; sektor pierwszy zawiera 10 elemen¬
tów bitowych; dla sygnalów blokujacych, 2 ele¬
menty bitowe dla sygnalów sluzbowych — powrotu
alarmu i rezefrwy praz 58 grup elementów bito¬
wych, nr '18—360 informacji; sektory drugi do
piatego zawieraja szesc elementów binarnych
wskazników justyfikacji oraz 59 grup po 6 ele¬
mentów binarnych informacji; sektor szósty — 6
elementów binarnych wskazników justyfikacji, 6
elementów : bitowych usytuowania justyfikacji i 58
grup po 6: elementów binarnych informacji. Dlu¬
gosc ramki wynosi 2160 elementów bitowych.
Na fig. 3 przedstawiono wykresy a oraz b dwu
przykladowych sygnalów zasilania bramek 54-1-59.
Wykres a przedstawia sygnal podawany z ukladu
glównego odbioru, przy czym kazdy bit jest jed¬
nakowo zajety przez wartosci 0 lub 1, które dane
.sa badz przez informacje lub justyfikacje, badz
dla poszczególnego bitu w czasie t; przez wskaznik
justyfikacji. W takim przypadku odczytywanie in¬
formacji moze byc dokonane w dowolnym czasie
podczas trwania bitu. Wykres b przedstawia sygnal
podawany z plytki emisji kanalu wedlug wynalaz¬
ku. Dla uproszczenia zrozumienia procedury, zgod¬
nie z wynalazkiem, sygnal ten odpowiada tej sa¬
mej czesci sygnalu skladowego. Na wykresie b
kazda pierwsza polowa przedzialu czasu odpowiada
.sygnalowi informacji lub justyfikacji i kazda druga
polowa-sygnalowi wskaznika justyfikacji. Z tego
wynika, ze przy odczytywaniu informacji w mo¬
mentach oznaczonych pionymi kreskami na wykre¬
sie b, uzyskuje sie ciag 01 podany na wykresie C
i przedstawiony na wykresie d, który jest iden¬
tyczny z wykresem a.
Uklad glównej emisji wedlug wynalazku, doko¬
nujacy odczytywania sygnalu w momentach odzna¬
czonych kreskami, moze wiec odbierac z tym sa¬
mym wynikiem, wykres &, badz sygnal przeslany
z ukladu glównego odbioru, wykres a, badz sygnal
przeslany, wedlug wynalazku, z plytki kanalu,
wykres b.
~ "^ ¦+¦ '''wwwyiiw ¦'
I i
MiliU
1 '
liLUiiliiiliLU IlililiJi iPiiImiilii liiililliii hillLlllLu iiininliiii iiiiliiiliiuLi iihiiihii
i i
¦ "¦iliinil.il MillHlifiiiliiiilillilil
I i WORMACJE INFOMACJE HFOtNACJE
JUóTYFIKACJt
SYGNAL
BLOKOWANIA
tmmaE informacje INFORMACJE
SYGNAL
BLOKOWANIA
PtGA9t703
c
a
i i i i i [ i i i i i i i Ti i i
J U—LI U—U—U U-
oumouoiofouoi
f/6.5
OZGraf. Lz. 1958 naklad 100+17 egz.
Cena 15 zl
i
Claims (1)
1. Zastrzezenie patentowe Stacja posrednia zwielokrotnienia cyfrowego, u- mozliwiajaca odgalezienie t przeslanie co najmniej jednego kanalu z sygnalu zwielokrotnionego in¬ formacji cyfrowych, bez modyfikacji innych ka¬ nalów, zawierajaca uklad glównego odbioru, któ¬ rego wejscie jest polaczone z linia transmisji i. którego liczba wyjsc jest; równa liczbie kanalów przeslanych przez linie oraz co najmniej jedna plytke odbiorcza kanalu, zwiazana z odgalezionym kanalem, majaca wejscie polaczone z wyjsciem u- kladu glównego odbioru, uklad glównej emisji, którego liczba wejsc jest równa liczbie kanalów i, którego wyjscie jest polaczone z linia transmisji, a wejscie, odpowiadajace wprowadzanemu kanalowi w miejsce kanalu odgalezionego, jest polaczone ze zlaczem emisji za posrednictwem plytki emisji kanalu, a inne wejscia sa odpowiednio polaczone z wyjsciami ukladu glównego odbioru, przy czym plytka kanalu emisji zawiera pamieci, a kazda z nich ma wejscie polaczone ze zlaczem emisji, a jedno wejscie jest polaczone z wyjsciem licznika rejestracji, przy czym kazda pamiec ma wyjscie polaczone z bramka, jak równiez z jednym z wyjsc licznika odczytu, a wszystkie wyjscia .wymienionych bramek sa polaczone ze wspólna bramka, której wyjscie jest polaczone z ukladem glównej emisji, a wyjscia licznika rejestracji i licznika odczytu sa polaczone z komparatorem fazy, którego wyjscie jest polaczone z urzadzeniem, justyfikacji, którego inne wejscie jest polaczone z ukladem glównej emisji, a wyjscie tego urzadzenia jest polaczone z bramka NIE-I której inne wejscie jest polaczone z ukladem glównej emisji, a wyjscie tej bramki jest polaczone z licznikiem odczytu, znamienna tym, ze plytka emisji kanalu 2awiera mieszacz (28), którego wejscie jest polaczone z wyjsciem wspólnej bramki NIE-I, a którego wyjscie jest wyjsciem (27) plytki emisji kanalu polaczonym z ukladem glównej emisji, przy czym mieszacz ten ma jedno wejscie polaczone z wyjsciem urzadzenia justyfikacji (35) i inne wejscie pola¬ czone z innym wejsciem (26) bramki NIE-I, która jest polaczona z ukladem glównej emisji. 10 13 20 25 30 35 40 4599 703 FIGJ FIG.299 703 \57 56 w- /# 7 349 W1 UJ6 1 >«? TH/ 4^ £ n- 7JJ\yz ¦4yA FIG3 4i T> (&Oeb) (560eb) (560eb) (MOeb) (360eb) (SSOeb) -+ ~* **
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| FR7335278A FR2247034B1 (pl) | 1973-10-03 | 1973-10-03 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL99703B1 true PL99703B1 (pl) | 1978-08-31 |
Family
ID=9125845
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL1974174549A PL99703B1 (pl) | 1973-10-03 | 1974-10-01 | Stacja posrednia zwielokrotnienia cyfrowego,umozliwiajaca odgalezienie i przeslanie co najmniej jednego kanalu z sygnalu zwielokrotnionego informacji cyfrowych |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US3985963A (pl) |
| BG (1) | BG27103A3 (pl) |
| CA (1) | CA1031473A (pl) |
| FR (1) | FR2247034B1 (pl) |
| GB (1) | GB1488824A (pl) |
| IT (1) | IT1022281B (pl) |
| PL (1) | PL99703B1 (pl) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4071706A (en) * | 1976-09-13 | 1978-01-31 | Rca Corporation | Data packets distribution loop |
| US4247937A (en) * | 1977-11-24 | 1981-01-27 | Plessey Handel Und Investments Ag | Synthesis arrangements for use in digital data transmission systems |
| DE2846960C2 (de) * | 1978-10-27 | 1986-10-02 | Siemens AG, 1000 Berlin und 8000 München | Multiplexgerät |
| US4397017A (en) * | 1981-03-02 | 1983-08-02 | Nippon Electric Co., Ltd. | Stuff synchronization device with reduced sampling jitter |
| US4467451A (en) * | 1981-12-07 | 1984-08-21 | Hughes Aircraft Company | Nonvolatile random access memory cell |
| US4468767A (en) * | 1981-12-07 | 1984-08-28 | Coastcom | Drop-and-insert multiplex digital communications system |
| EP0620662A1 (en) * | 1993-02-16 | 1994-10-19 | ALCATEL BELL Naamloze Vennootschap | Processing, serializing and synchronizing device |
| FI102931B (fi) * | 1996-10-30 | 1999-03-15 | Nokia Telecommunications Oy | Verkosta riippumaton kellotus tietoliikennejärjestelmässä |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3040130A (en) * | 1958-12-24 | 1962-06-19 | Itt | Repeater station for a bidirectional communication system |
| GB1182363A (en) * | 1968-07-26 | 1970-02-25 | Standard Telephones Cables Ltd | Subscriber Subset for PCM Telephone System |
| US3838416A (en) * | 1973-07-02 | 1974-09-24 | Northern Electric Co | Digital/analog subterminal |
-
1973
- 1973-10-03 FR FR7335278A patent/FR2247034B1/fr not_active Expired
-
1974
- 1974-09-25 IT IT27671/74A patent/IT1022281B/it active
- 1974-09-27 US US05/509,967 patent/US3985963A/en not_active Expired - Lifetime
- 1974-10-01 PL PL1974174549A patent/PL99703B1/pl unknown
- 1974-10-02 GB GB42682/74A patent/GB1488824A/en not_active Expired
- 1974-10-02 CA CA210,612A patent/CA1031473A/en not_active Expired
- 1974-10-03 BG BG027843A patent/BG27103A3/xx unknown
Also Published As
| Publication number | Publication date |
|---|---|
| IT1022281B (it) | 1978-03-20 |
| DE2446457B2 (de) | 1977-01-20 |
| BG27103A3 (bg) | 1979-08-15 |
| GB1488824A (en) | 1977-10-12 |
| CA1031473A (en) | 1978-05-16 |
| US3985963A (en) | 1976-10-12 |
| FR2247034A1 (pl) | 1975-05-02 |
| DE2446457A1 (de) | 1975-04-17 |
| FR2247034B1 (pl) | 1979-04-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4430731A (en) | Video and data distribution module with subscriber terminal | |
| GB2255479A (en) | Telephone network data transmission | |
| JPH0586715B2 (pl) | ||
| PL99703B1 (pl) | Stacja posrednia zwielokrotnienia cyfrowego,umozliwiajaca odgalezienie i przeslanie co najmniej jednego kanalu z sygnalu zwielokrotnionego informacji cyfrowych | |
| GB1495476A (en) | Communications exchange systems | |
| GB2050759A (en) | Multiplexed loop communication systems | |
| US3883691A (en) | Junction unit alternatively providing branch line broadcasting and exclusive two-branch interconnection | |
| US3883690A (en) | Junction unit alternatively providing branch line broadcasting of data and branch line selection | |
| DE3365300D1 (en) | Improvements in or relating to digital electronic switching systems | |
| NZ194611A (en) | Channel zero switching arrangements for digital telecom exchanges | |
| ES8704060A1 (es) | Un sistema telefonico con control distribuido | |
| PL149258B1 (en) | Apparatus for transfer and processing of data transmission channels or signalling the set of multiplex lines | |
| KR100208253B1 (ko) | 전전자 교환기에서의 안내 방송 장치 | |
| JP2978608B2 (ja) | インバンドのライン信号受信用デジタルトランク | |
| US4107468A (en) | Digital train processing device | |
| JP2570142B2 (ja) | Pcm端局装置 | |
| US4122301A (en) | Selection of branch lines of multipoint junction circuits | |
| SU1320905A1 (ru) | Устройство цифрового транзита каналов в узлах сети св зи | |
| JP2835049B2 (ja) | 映像信号伝送方式 | |
| SU1309069A1 (ru) | Устройство дл приема и передачи цифровой информации | |
| KR100301856B1 (ko) | 광커플러를이용한광통신시스템 | |
| SU1283989A1 (ru) | Устройство согласовани скоростей цифровых потоков при передаче сигналов цифрового радиовещани | |
| JPS6225008Y2 (pl) | ||
| JPS5772456A (en) | Automatic verification system for double subscriber jumper | |
| JP2621914B2 (ja) | 交換機の試験方式 |