PL79506B2 - - Google Patents

Download PDF

Info

Publication number
PL79506B2
PL79506B2 PL15593172A PL15593172A PL79506B2 PL 79506 B2 PL79506 B2 PL 79506B2 PL 15593172 A PL15593172 A PL 15593172A PL 15593172 A PL15593172 A PL 15593172A PL 79506 B2 PL79506 B2 PL 79506B2
Authority
PL
Poland
Prior art keywords
output
input
functor
nand
bistable
Prior art date
Application number
PL15593172A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL15593172A priority Critical patent/PL79506B2/pl
Publication of PL79506B2 publication Critical patent/PL79506B2/pl

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Pierwszenstwo: Zgloszenie ogloszono: 30.09.1973 Opis patentowy opublikowano: 14.07.1975 79506 KI. 21a!, 36/20 MKP H03k 13/17 MBUOTEl IMWPW**1^ ***** I Twórcy wynalazku: Ryszard Bielinski, Andrzej Ryczer Uprawniony z patentu tymczasowego: Politechnika Warszawska, Warszawa (Polska) Uklad synchronicznego przetwornika asynchronicznych przebiegów binarnych Przedmiotem wynalazku jest uklad synchronicznego przetwornika asynchronicznych przebiegów binarnych zwlaszcza w urzadzeniach pomiarowych kanalów telekomunikacyjnych do transmisji danych.Znany jest uklad przetwornika przebiegów binarnych zawierajacy generator impulsów prostokatnych polaczony z wejsciem funktora NAND. Drugie wejscie funktora NAND polaczone jest z wyjsciem prostym przerzutnika bistabilnego. Wejscie ukladu przetwornika polaczone jest równolegle z pierwszym zaciskiem prze¬ lacznika dwupozycyjnego i z wejsciem inwertora wejsciowego. Drugi zacisk przelacznika dwu pozycyjnego polaczony jest z wyjsciem inwertora wejsciowego. Wejscie funktora NAND polaczone jest równolegle z wyjsciem ukladu przetwornika oraz z wejsciem inwertora kasujacego, którego wyjscie polaczone jest z wejsciem kasujacym przerzutnika bistabilnego.Niedogodnoscia wystepujaca w znanym ukladzie przetwornika jest zaleznosc czasu trwania impulsu wyjsciowego od przesuniecia fazowego pomiedzy impulsem wejsciowym a przebiegiem impulsów prostokatnych generatora. Powoduje to falszywe dzialanie ukladu (gubienie impulsów), zwlaszcza przy róznych czulosciach przerzutnika bistabilnego i przy róznych obciazeniach wyjscia ukladu przetwornika.Celem wynalazku jest wyeliminowanie zjawiska gubienia impulsów. Zagadnienie techniczne jakie trzeba w tym celu rozwiazac polega na skonstruowaniu ukladu przetwornika przebiegów binarnych rejestrujacego wszystkie wyniki cyfrowe, które moga byc otrzymane np. przy pomiarze kanalów telekomunikacyjnych przeznaczonych do transmisji danych.Cel ten zostal osiagniety przez uklad synchronicznego przetwornika asynchronicznych przebiegów binarnych wedlug wynalazku, którego istota polega na tym, ze wejscie ukladu przetwornika jest polaczone równoleglymi galeziami z dwoma stykami przelacznika dwupozycyjnego stabilnego, przy czym do jednej galezi jest wlaczony inwertor wejsciowy. Trzeci styk przelacznika polaczony jest z wejsciem wlaczajacym przerzutnika bistabilnego wejsciowego, którego wyjscie proste polaczone jest z pierwszym wejsciem funktora NAND posredniego. Wyjscie proste przerzutnika bistabilnego wyjsciowego polaczone jest z pierwszym wejsciem funkto¬ ra NAND wyjsciowego, którego wyjscie jest polaczone z wyjsciem ukladu przetwornika i z wejsciem kasujacym przerzutnika bistabilnego wejsciowego i wyjsciowego. Natomiast wyjscie funktora NAND posredniego polaczone jest z wejsciem wlaczajacym przerzutnika bistabilnego wyjsciowego. Generator impulsów prostokatnych2 79506 polaczony jest równolegle 2 wejsciem przelaczajacym przerzutnika bistabilnego posredniego oraz Z trzecimi wejsciami funktora NAND posredniego i wyjsciowego. Wyjscie proste przerzutnika bistabilnego posredniego jeit polaczone z drugim wejsciem funktora NAND posredniego, a wyjscie zanegowane jest polaczone z drugim wejsciem funktora NAND wyjsciowego.W ukladzie synchronicznego przetwornika wedlug wynalazku uzyskuje sie uniezaleznienie czasu trwania impulsu od przesuniecia fazowego pomiedzy impulsem wejsciowym a impulsami prostokatnymi generatora* Czai trwania impulsu wyjsciowego mozna dowolnie regulowac poprzez zmiane czasu trwania stanu 1 impulsów prosto* katnych generatora. Uklad zapewnia dokladne przekazanie liczby impulsów przebiegu wejsciowego.Uklad wedlug wynalazku jest blizej wyjasniony w przykladzie wykonania na rysunku, na którym fig. 1 przedstawia schemat logiczny synchronicznego przerzutnika asynchronicznych przebiegów binarnych, a fig. 2 ciag impulsów wukladzie. v Do wejscia A ukladu przetwornika (fig. 1) przylaczone jest wejscie d inwertora wejsciowego I oraz styk 3 przelacznika dwupozycyjnego stabilnego Pr. Styk 1 przelacznika Pr polcjczony jest z wyjsciem e inwertora wejsciowego I, a styk 2 z wejsciem wlaczajacym j przerzutnika bistabilnego wejsciowego P2, którego wyjscie proste p polaczone jest z wejsciem a funktora NAND posredniego NA1# a wejscie kasujace k polaczone jest z wejsciem kasujacym k przerzutnika bistabilnego wyjsciowego P3 i z wyjsciem B ukladu przetwornika. Wyjscie b funktora NAND posredniego NAi polaczone jest z wyjsciem prostym p przerzutnika bistabilhego posredniego Pi, którego wyjscie zanegowane p polaczone jest z wejsciem b funktora NAND wyjsciowego NA2, którego wejscie c i wejscie c funktora NAND posredniego NAt polaczone jest z wejsciem przelaczajacym t przerzutnika bistabilnego posredniego Pi i z generatorem impulsów prostokatnych G. Wyjscie w funktora NAND posredniego NA! polaczone jest z wejsciem wlaczajacym j przerzutnika bistabilnego wyjsciowego P3, a wyjscie w funktora NAND wyjsciowego NA2 polaczone jest do wyjscia B ukladu przetwornika.Uklad synchronicznego przetwornika wedlug wynalazku reaguje — w zaleznosci od polaczenia przelacz¬ nika Pr — na narastajace albo na opadajace zbocza impulsów asynchronicznego przebiegu wejsciowego. Impulsy \\ pokazane na fig. 2 podawane sa bezposrednio na styk 3 przelacznika Pr i na wejscie d inwertora I, który zamienia faze impulsów ii dajac impulsy i2 o przeciwnej fazie. Na wejscie j przerzutnika P2 podawane sa impulsy it lub i^ w zaleznosci od polozenia przelacznika Pr i dlatego przerzutnik P2 jest wlaczony, narastajacymi lub opadajacymi zboczami impulsów asynchronicznego przebiegu wejsciowego. Generator G wytwarza impulsy prostokatne i3, których czestotliwosc powinna byc 4 ktronie wieksza od odwrotnosci minimalnego okresu asynchronicznego przebiegu wejsciowego. Kazde zbocze opadajace impulsu i3 powoduje zmiane stanu przerzutnika bistabilnego posredniego Pi.. Na wyjsciu prostym p przerzutnika Pi pojawiaja sie impulsy t4, a na wyjsciu zanegowanym p przerzutnika Pi impulsy i5. Na wyjsciu w funktora posredniego NAf bedzie stan 0 tylko wtedy, gdy na jego wejsciach a, b i c pojawi sie równoczesnie stan 1. Stan ten wystapi gdy na wyjsciu generatora G oraz na wyjsciu p przerzutnika Pi i na wyjsciu p przerzutnika P2 pojawi sie stan 1.Kazda inna kombinacja stanów na wejsciach a, b i c funktora NAi powoduje, ze na jego wyjsciu w wystapi stan 1. Przebieg impulsów na wyjsciu w funktora NA* oznaczona jako i7. Zbocza opadajace impulsów i7 powoduja wlaczanie przerzutnika bistabilnego wyjsciowego P3 przez wejscie wlaczajace j. Na wyjsciu w funktora wyjsciowego NA2 pojawi sie stan 0 tylko wtedy, gdy na jego wejsciach a, b i c pojawi sie równoczesnie stan 1.Stan ten wystapi, gdy na wyjsciu generatora 6 i na wyjsciu p przerzutnika Pi oraz na wyjsciu p przerzutnika P$ pojawi sie stan 1.Kazda inna kombinacja stanów na wejsciach a, b i c funktora NA2 powoduje, ze na jego wyjsciu w wystapil stan 1. Przebieg impulsów na wyjsciu w funktora NA2 oznaczono jako t9. Przebieg i9 jest jednoczesnie prze¬ biegiem wyjsciowym przetwornika. Impulsy i9 podawane sa na wejscie kasujace k przerzutników P2 i P3. Zmiana stanu z 1 na 0 w ciagu impulsów i9 powoduje zmiane stanu, przerzutników P2 i P3 ze stanu 1 na 0- Ciag impulsów na wyjsciu p przerzutnika P2 oznaczono jako i6,ana wyjsciu p przerzutnika P3 jako i8.W przypadku gdy na wyjsciu w funktora NAt pojawi sie impuls 1—0—1 za krótki na to aby przerzutnik Pj zostal wlaczony wówczas na wyjsciu w funktora NA2 nie pojawi sie impuls kasujacy przerzutnik P2. Z chwila wystapienia nastepnego impulsu i3 generatora G, na wyjsciu w funktora NA2 powstanie impuls t9 którego tylm zbocze skasuje przerzutniki P2 i P3 co doprowadzi uklad do stanu poczatkowego. Zatem pojawienie sie za krótkiego impulsu i7 na wyjsciu w funktora NAi nie powoduje zgubienia impulsu z przebiegu wejsciowego it albo i2, a wywoluje tylko przesuniecie w czasie odpowiajacego mu impulsu z przebiegu wyjsciowego i9 o jeden okres przebiegu impulsów i3 generatora G. PL PL

Claims (2)

1. Zastrzezenie patentowe Uklad synchronicznego przetwornika asynchronicznych przebiegów binarnych zawierajacych generator impulsów prostokatnych, zespoly NAND, przerzutniki bistabilne, inwertor i przelacznik dwupozycyjny stabilny, znamienny tym, ze wejscie ukladu przetwornika (A) jest polaczone równolegle z dwoma stykami (1,3) przelacz-79506 3 nika dwupozycyjnego stabilnego (Pr) przy czym w jednej galezi równoleglej jest wlaczony inwertor wejsciowy (I), zas styk (2) tego przelacznika stabilnego (Pr) polaczony jet z wejsciem wlaczajacym (j) przerzutnika bistabil- nego wejsciowego (P2), którego wyjscie proste (p) pplaczone jest z wejsciem (a) funktora NAND posredniego (NAJ, a wyjscie proste (p) przerzutnika bistabiInego wyjsciowego (P3) polaczone jest z wejsciem (a) funktora NAND wyjsciowego (NA2), którego wyjscie (w) jest polaczone z wyjsciem ukladu przetwornika (B) i z wejsciami kasujacymi (k) przerzutnika bistabilnego- wyjsciowego (P3) i przerzutnika bistabilnego wejsciowego (P2), a wyjscie (w) funktora NAND posredniego (NAJ polaczone jest z wejsciem wlaczajacym (j) przerzutnika bista¬ bilnego wyjsciowego (P3) natomiast generator impulsów prostokatnych (G) polaczony jest równolegle z wejsciem przelaczajacym (t) przerzutnika bistabilnego posredniego (Pj) i wejsciem (c) funktora NAND posredniego (NAi) i wejsciem (c) funktora NAND wyjsciowego (NA2), przy czym wyjscie proste (p) przerzutnika bistabilnego posredniego (Pi) jest polaczone z wejsciem (b) funktora NAND posredniego (NAJ, a wyjscie zanegowane (p) jest polaczone z wejsciem (b) funktora NAND wyjsciowego (NA2). rftfe rr-\i\rr ^ w W' tyj NA, NA2 m/ Eln^ •B fig. 1KI. 21a1, 36/20 79 bOli <$!KP H03k 13/17 Fig.
2. Prac. Poligraf. UPPRL. zara. 2893/75 naklad 120+18 Cena lOzl PL PL
PL15593172A 1972-06-10 1972-06-10 PL79506B2 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL15593172A PL79506B2 (pl) 1972-06-10 1972-06-10

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL15593172A PL79506B2 (pl) 1972-06-10 1972-06-10

Publications (1)

Publication Number Publication Date
PL79506B2 true PL79506B2 (pl) 1975-06-30

Family

ID=19958894

Family Applications (1)

Application Number Title Priority Date Filing Date
PL15593172A PL79506B2 (pl) 1972-06-10 1972-06-10

Country Status (1)

Country Link
PL (1) PL79506B2 (pl)

Similar Documents

Publication Publication Date Title
KR890017866A (ko) 필터회로
US3786276A (en) Interference suppression device for logic signals
US3790821A (en) Circuit for suppression of spurious pulses resulting from relay operation
US10187040B2 (en) Configurable delay line
PL79506B2 (pl)
US4851784A (en) Phase comparators
US4633098A (en) Flip-flop circuit with built-in enable function
US3376428A (en) Dry-switching relay binary logic apparatus
Tinder Design of Pulse Mode FSMs
SU1197068A1 (ru) Управл ема лини задержки
SU851760A2 (ru) Селектор импульсов по длительности
SU1170608A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU684710A1 (ru) Фазоимпульсный преобразователь
KR900007355Y1 (ko) 펌웨어에 의한 가변클럭 발생장치
KR100188079B1 (ko) 링 카운터를 이용한 분주회로
KR100211120B1 (ko) 클럭분주회로
SU542336A1 (ru) Генератор импульсов
SU1483618A1 (ru) Формирователь импульсов
SU1058072A2 (ru) Делитель частоты следовани импульсов
RU2214037C2 (ru) Ячейка памяти
SU1437969A2 (ru) Триггер
SU1725370A2 (ru) Управл ема лини задержки
SU606210A1 (ru) Делитель частоты с переменным коэффициентом делени
SU765784A1 (ru) Устройство дл контрол логических блоков
SU790241A1 (ru) Селектор импульсов по длительности