PL428403A1 - Metastabilnościowy generator losowy - Google Patents
Metastabilnościowy generator losowyInfo
- Publication number
- PL428403A1 PL428403A1 PL428403A PL42840318A PL428403A1 PL 428403 A1 PL428403 A1 PL 428403A1 PL 428403 A PL428403 A PL 428403A PL 42840318 A PL42840318 A PL 42840318A PL 428403 A1 PL428403 A1 PL 428403A1
- Authority
- PL
- Poland
- Prior art keywords
- outputs
- inputs
- output
- random number
- number generator
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/84—Generating pulses having a predetermined statistical distribution of a parameter, e.g. random pulse generators
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/58—Random or pseudo-random number generators
- G06F7/588—Random number generators, i.e. based on natural stochastic processes
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Metastabilnościowy generator losowy ma multiwibrator z oscylacyjną odpowiedzią z regulowaną szybkością MOORS, do którego wyjścia (Q) dołączone jest wejście (TQ) licznika (LCZ). Do wyjścia (T) licznika (LCZ) dołączone są wejścia (T1, T2) dwóch układów pamięciowych (UP, UP2), do których wyjść (T1P, T2P) dołączone są wejścia (K2, K1) układu porównawczego (UK). Wyjścia (K, P) układu porównawczego (UK) są wyjściami (LL, PLL) metastabilnościowego generatora losowego. Wejście regulacji szybkości RS multiwibratora MOORS jest dołączone do wyjścia SS układu sterowania szybkością (USS). Wyjścia (LL, PLL) metastabilnościowego generatora losowego dołączone są do wejść WLL, WPLL układu sterowania szybkością USS.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PL422482A PL232441B1 (pl) | 2017-08-08 | 2017-08-08 | Metastabilnościowy generator losowy |
PLP.422482 | 2017-08-08 | ||
PCT/IB2018/055942 WO2019030669A1 (en) | 2017-08-08 | 2018-08-07 | RANDOM NUMBER GENERATOR BASED ON METASTABILITY |
Publications (2)
Publication Number | Publication Date |
---|---|
PL428403A1 true PL428403A1 (pl) | 2020-02-24 |
PL241528B1 PL241528B1 (pl) | 2022-10-17 |
Family
ID=65270322
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PL422482A PL232441B1 (pl) | 2017-08-08 | 2017-08-08 | Metastabilnościowy generator losowy |
PL428403A PL241528B1 (pl) | 2017-08-08 | 2018-08-07 | Metastabilnościowy generator losowy |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PL422482A PL232441B1 (pl) | 2017-08-08 | 2017-08-08 | Metastabilnościowy generator losowy |
Country Status (2)
Country | Link |
---|---|
PL (2) | PL232441B1 (pl) |
WO (1) | WO2019030669A1 (pl) |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3781472A (en) * | 1971-04-15 | 1973-12-25 | Datotek | Digital data ciphering technique |
JP2004118651A (ja) * | 2002-09-27 | 2004-04-15 | Univ Niigata | 乱数発生方法及び乱数発生装置 |
PL225186B1 (pl) * | 2012-11-08 | 2017-02-28 | Politechnika Warszawska | Generator matastabilnościowych interwałów czasowych |
PL225188B1 (pl) * | 2012-11-08 | 2017-02-28 | Politechnika Warszawska | Metastabilnościowy generator losowy |
-
2017
- 2017-08-08 PL PL422482A patent/PL232441B1/pl unknown
-
2018
- 2018-08-07 PL PL428403A patent/PL241528B1/pl unknown
- 2018-08-07 WO PCT/IB2018/055942 patent/WO2019030669A1/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
PL422482A1 (pl) | 2019-02-11 |
PL232441B1 (pl) | 2019-06-28 |
WO2019030669A1 (en) | 2019-02-14 |
PL241528B1 (pl) | 2022-10-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2903162A3 (en) | A MDLL/PLL hybrid design with uniformly distributed output phases | |
MX2018001206A (es) | Tablero de control de señal de modulo de control de vehiculo y tablas de entrada. | |
BR112016014363A2 (pt) | Geração de sinais de oscilador local com utilização de malhas com retardo travado | |
TWI639311B (zh) | 半導體設備 | |
PH12017502159A1 (en) | Frequency divider, phase-locked loop, transceiver, radio station and method of frequency dividing | |
JP2015095860A5 (pl) | ||
JP2016134738A5 (pl) | ||
GB2547609A (en) | Synchronizing downhole subs | |
TW201614672A (en) | Repair circuit and semiconductor memory device including the same | |
PL428403A1 (pl) | Metastabilnościowy generator losowy | |
BR112016024376A2 (pt) | ?método para desabilitar e habilitar sinais de relógio, circuito de geração de relógio operativo, e, dispositivo de comunicação sem fio? | |
MX342336B (es) | Bucle de enganche de fase de velocidad de respuesta programable. | |
PL422481A1 (pl) | Metastabilnościowy generator losowy | |
PL401523A1 (pl) | Metastabilnościowy generator losowy | |
MX369350B (es) | Bucle digital bloqueado por fase con una fase desacoplada y compensacion de frecuencia. | |
MX2016012949A (es) | Dispositivo electronico y circuito. | |
KR102135426B1 (ko) | 반도체 장치의 동작 모드 설정 회로 및 이를 이용한 데이터 처리 시스템 | |
JP2015171002A5 (pl) | ||
PL428404A1 (pl) | Generator fizycznie niekopiowalnych kluczy kryptograficznych | |
RU2013126130A (ru) | Способ синхронизации аналого-цифровых преобразователей с избыточной частотой дискретизации | |
RU2450433C1 (ru) | Формирователь синхроимпульсов | |
PL428402A1 (pl) | Metastabilnościowy generator losowy | |
WO2015012926A3 (en) | Synchronous data system and method for providing phase-aligned output data | |
JP2015011625A (ja) | リセット信号発生装置 | |
PL422487A1 (pl) | Generator fizycznie niekopiowalnych kluczy kryptograficznych |