PL242881B3 - Generator losowy - Google Patents

Generator losowy Download PDF

Info

Publication number
PL242881B3
PL242881B3 PL425580A PL42558018A PL242881B3 PL 242881 B3 PL242881 B3 PL 242881B3 PL 425580 A PL425580 A PL 425580A PL 42558018 A PL42558018 A PL 42558018A PL 242881 B3 PL242881 B3 PL 242881B3
Authority
PL
Poland
Prior art keywords
delay element
gprs
generator
output
control input
Prior art date
Application number
PL425580A
Other languages
English (en)
Other versions
PL425580A3 (pl
Inventor
Krzysztof Gołofit
Piotr Wieczorek
Original Assignee
Politechnika Warszawska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Politechnika Warszawska filed Critical Politechnika Warszawska
Priority to PL425580A priority Critical patent/PL242881B3/pl
Priority to EP18845061.3A priority patent/EP3665776B1/en
Priority to US16/637,351 priority patent/US11366640B2/en
Priority to PL428400A priority patent/PL246417B1/pl
Priority to PCT/IB2018/055937 priority patent/WO2019030667A1/en
Publication of PL425580A3 publication Critical patent/PL425580A3/pl
Publication of PL242881B3 publication Critical patent/PL242881B3/pl
Priority to PL450740A priority patent/PL450740A3/pl
Priority to PL450744A priority patent/PL450744A3/pl

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Generator losowy zawiera generator pierścieniowy z regulowaną szybkością (GPRS), który zawiera linię opóźniającą (LO) zawierającą elementy opóźniające połączone w szereg (EO), a wejście (i-LO) i wyjście (o-LO) linii opóźniającej (LO) są ze sobą połączone i dołączone do wyjścia generatora z regulowaną szybkością (o-GPRS). W linię opóźniającą (LO) włączony został szeregowo przynajmniej jeden sterowany element opóźniający (T), zaś wejście sterujące (s-T) sterowanego elementu opóźniającego (T) dołączone jest do wejścia sterującego (s-GPRS) generatora pierścieniowego z regulowaną szybkością (GPRS).

Description

Opis wynalazku
Przedmiotem wynalazku jest generator losowy przeznaczony zwłaszcza do generacji liczb i ciągów liczbowych prawdziwie losowych.
Przedmiotem polskiego opisu patentowego nr 236964 jest generator losowy zawierający dwa generatory pierścieniowe, których wyjścia dołączone są do wejść detektora fazy, którego wyjście jest dołączone do wyjścia generatora losowego. W układzie tym przynajmniej jeden generator pierścieniowy jest generatorem pierścieniowym z regulowaną szybkością, do którego wejścia sterującego dołączone jest wyjście detektora fazy. Generator pierścieniowy z regulowaną szybkością zawiera przynajmniej jedną linię opóźniającą, która zawiera elementy opóźniające połączone w szereg. Wejście i wyjście linii opóźniającej są ze sobą połączone i dołączone do wyjścia generatora z regulowaną szybkością.
Celem wynalazku jest zapewnienie możliwości zmiany częstotliwości generatora pierścieniowego z regulowaną szybkością.
W rozwiązaniu wg wynalazku generator losowy zawiera detektor fazy, którego wyjście jest dołączone do wyjścia generatora losowego oraz zawiera dwa generatory pierścieniowe, których wyjścia dołączone są do wejścia detektora fazy, gdzie przynajmniej jeden generator pierścieniowy jest generatorem pierścieniowym z regulowaną szybkością, a wyjście detektora fazy dołączone jest do przynajmniej jednego wejścia sterującego generatorów pierścieniowych z regulowaną szybkością przez układ sterujący, według patentu nr Pat.236964, i charakteryzuje się tym, że przynajmniej jeden generator pierścieniowy z regulowaną szybkością zawiera linię opóźniającą, w którą jest włączony szeregowo przynajmniej jeden sterowany element opóźniający, zaś wejście sterujące sterowanego elementu opóźniającego dołączone jest do wejścia sterującego generatora pierścieniowego z regulowaną szybkością. Ponadto, sterowany element opóźniający zawiera przynajmniej dwa tranzystory polowe o przeciwnym typie przewodnictwa, których dreny i źródła są parami połączone i jedna para dołączona jest do wejścia sterowanego elementu opóźniającego, druga para dołączona jest do wyjścia sterowanego elementu opóźniającego, a wejście sterujące sterowanego elementu opóźniającego dołączone jest do bramek obydwu tranzystorów polowych.
W tranzystorach polowych stosunek długości do szerokości kanału jednego tranzystora korzystnie przewyższa stosunek długości do szerokości kanału drugiego tranzystora.
Alternatywnie w szereg z przynajmniej jednym z tranzystorów polowych włączony został przynajmniej jeden element opóźniający.
Pomiędzy bramki tranzystorów polowych a wejście sterujące sterowanego elementu opóźniającego korzystnie włączony został przynajmniej jeden inwerter.
Wynalazek umożliwia regulację szybkości generatorów pierścieniowych.
Przedmiot wynalazku jest przedstawiony w przykładzie wykonania na rysunku, na którym fig. 1 przedstawia schemat blokowy generatora pierścieniowego z regulowaną szybkością, fig. 2 przedstawia schemat blokowy sterowanego elementu opóźniającego zawierającego dwa tranzystory polowe, fig. 3 przedstawia schemat blokowy sterowanego elementu opóźniającego zawierającego dwa tranzystory polowe oraz dodatkowe opóźnienia włączone w szereg z jednym tranzystorem polowym, natomiast fig. 4 - schemat blokowy sterowanego elementu opóźniającego z inwersją sygnału sterowania.
Generator pierścieniowy z regulowaną szybkością przedstawiony na fig. 1 zawiera linię opóźniającą LO, której wejście i-LO i wyjście o-LO są ze sobą połączone i dołączone do wyjścia o-GPRS generatora pierścieniowego z regulowaną szybkością GPRS. Linia opóźniająca LO zawiera elementy opóźniające EO połączone w szereg. Pomiędzy wybranymi elementami opóźniającymi EO linia opóźniająca LO ma włączony sterowany element opóźniający T, którego wejście sterujące s-T dołączone jest do wejścia sterującego s-GPRS generatora pierścieniowego z regulowaną szybkością GPRS.
Generator GPRS posiada dwie podstawowe częstotliwości pracy, a wybór jednej z nich dokonywany jest przez sygnał sterujący generatora s-GPRS. Podstawowe częstotliwości pracy zależą od liczby elementów opóźniających EO składających się na linię opóźniającą LO, od opóźnienia wprowadzanego przez każdy element opóźniający EO oraz od opóźnienia wprowadzanego przez sterowany element opóźniający T, które wybierane jest przy pomocy sygnału logicznego doprowadzonego do wejścia sterującego s-GPRS generatora pierścieniowego z regulowaną szybkością GPRS, a zatem i do wejścia sterującego s-T sterowanego elementu opóźniającego T.
Liczba elementów opóźniających EO w liniach opóźniających LO pary generatorów pierścieniowych z regulowaną szybkością GPRS determinuje częstość korekcji fazy przez detektor fazy dołączony do wyjść tych generatorów. Natomiast różnica opóźnień wprowadzanych przez sterowany element opóźniający T determinuje zakres wielkości różnicy faz pary generatorów. Dodatkowo częstotliwości podstawowe generatora pierścieniowego z regulowaną szybkością GPRS są obarczone niestałością, wynikającą ze zjawisk fizycznych - typowych dla układów elektronicznych (zjawiska szumowe, termiczne, jitter itp.).
Sterowany element opóźniający przedstawiony na fig. 2 zawiera dwa tranzystory polowe o przeciwnym typie przewodnictwa P, N. Źródła tranzystorów są ze sobą połączone i dołączone do wejścia i-T sterowanego elementu opóźniającego T, dreny tranzystorów są ze sobą połączone i dołączone do wyjścia o-T sterowanego elementu opóźniającego T, natomiast bramki tranzystorów są ze sobą połączone i dołączone do wejścia sterującego s-T sterowanego elementu opóźniającego T.
Symetryczność budowy tranzystora polowego pozwala na zamianę miejscami jego końcówek, drenu i źródła. Przeciwny typ przewodnictwa tranzystorów, sterowanych tym samym sygnałem logicznym dołączonym do bramek obydwu tranzystorów, powoduje że zero logiczne wyłącza jeden tranzystor N i włącza drugi P, podczas gdy jedynka logiczna czyni odwrotnie. Przy identycznej geometrii tranzystorów, jeden z nich P wprowadza nieco większe opóźnienie pomiędzy wejściem i-T a wyjściem o-T sterowanego elementu opóźniającego T. Zmiana geometrii kanałów tranzystorów, w szczególności istotne wydłużenie jednego z kanałów, wprowadza silnie asymetryczną pracę tranzystorów pod względem wprowadzanego opóźnienia. Odwrócenie długości kanałów w innej parze tranzystorów, zawartych w innym sterowanym elemencie opóźniającym, włączonym w szereg elementów opóźniających innego generatora pierścieniowego z regulowaną szybkością, zapewnia komplementarne sterowanie parą takich generatorów, w których ten sam sygnał sterujący wywołuje przeciwny skutek w każdym z nich.
Sterowany element opóźniający przedstawiony na fig. 3 ma budowę taką jak układ z fig. 2, z tą różnicą, że w szereg z jednym tranzystorem P, to znaczy pomiędzy tym tranzystorem P a wyjściem o-T sterowanego elementu opóźniającego T, włączone zostały szeregowo dwa elementy opóźniające EO.
Włączenie dodatkowych elementów opóźniających EO zapewnia dodatkowe opóźnienie pomiędzy wejściem i-T a wyjściem o-T sterowanego elementu opóźniającego T jedynie dla jednego stanu logicznego sygnału sterującego s-T. Takie same elementy opóźniające włączone w szereg z drugim tranzystorem w innej parze tranzystorów, zawartych w innym sterowanym elemencie opóźniającym, włączonym w szereg elementów opóźniających innego generatora pierścieniowego z regulowaną szybkością, zapewniają komplementarne sterowanie parą takich generatorów, w których ten sam sygnał sterujący wywołuje przeciwny skutek w każdym z nich.
Sterowany element opóźniający przedstawiony na fig. 4 ma budowę taką jak układ z fig. 2, z tą różnicą, że pomiędzy bramki tranzystorów polowych P i N a wejście sterujące s-T sterowanego elementu opóźniającego T włączony został inwerter Inv.
Zastosowanie inwertera Inv w tylko jednym z dwóch sterowanych elementów opóźniających, posiadających identyczną budowę wewnętrzną, włączonych w szeregi elementów opóźniających linii opóźniających dwóch generatorów pierścieniowych z regulowaną szybkością, zapewnia komplementarne sterowanie parą takich generatorów, w których ten sam sygnał sterujący wywołuje przeciwny skutek w każdym z nich.
Możliwości zastosowania wynalazku przewiduje się bezpośrednio w układach chaotycznych i układach korekcji fazy, a pośrednio w generowaniu ciągów liczbowych prawdziwie losowych.

Claims (4)

1. Generator losowy zawierający detektor fazy, którego wyjście jest dołączone do wyjścia generatora losowego oraz zawierający dwa generatory pierścieniowe, których wyjścia dołączone są do wejścia detektora fazy (DF), gdzie przynajmniej jeden generator pierścieniowy jest generatorem pierścieniowym z regulowaną szybkością (GPRS, GPRS'), a wyjście (o-DF) detektora fazy dołączone jest do przynajmniej jednego wejścia sterującego generatorów pierścieniowych z regulowaną szybkością (s-GPRS, s-GPRS') przez układ sterujący, według patentu nr Pat. 236964, znamienny tym, że przynajmniej jeden generator pierścieniowy z regulowaną szybkością (GPRS) zawiera linię opóźniającą (LO), w którą jest włączony szeregowo przynajmniej jeden sterowany element opóźniający (T), zaś wejście sterujące (s-T) sterowanego elementu opóźniającego (T) dołączone jest do wejścia sterującego (s-GPRS) generatora pierścieniowego z regulowaną szybkością (GPRS), przy czym sterowany element opóźniający (T) zawiera przynajmniej dwa tranzystory polowe o przeciwnym typie przewodnictwa (P, N), których dreny i źródła są parami połączone i jedna para dołączona jest do wejścia (i-T) sterowanego elementu opóźniającego (T), druga para dołączona jest do wyjścia (o-T) sterowanego elementu opóźniającego (T), a wejście sterujące (s-T) sterowanego elementu opóźniającego (T) dołączone jest do bramek obydwu tranzystorów polowych (P, N).
2. Generator losowy według zastrz. 1 znamienny tym, że w tranzystorach polowych (P, N) stosunek długości do szerokości kanału jednego tranzystora przewyższa stosunek długości do szerokości kanału drugiego tranzystora.
3. Generator losowy według zastrz. 1 znamienny tym, że w szereg z przynajmniej jednym z tranzystorów polowych (P) włączony jest przynajmniej jeden element opóźniający (EO).
4. Generator losowy według zastrz. 1 lub 2 lub 3 znamienny tym, że pomiędzy bramki tranzystorów polowych (P, N) a wejście sterujące (s-T) sterowanego elementu opóźniającego (T) włączony jest przynajmniej jeden inwerter (Inv).
PL425580A 2017-08-08 2018-05-17 Generator losowy PL242881B3 (pl)

Priority Applications (7)

Application Number Priority Date Filing Date Title
PL425580A PL242881B3 (pl) 2018-05-17 2018-05-17 Generator losowy
EP18845061.3A EP3665776B1 (en) 2017-08-08 2018-08-07 Random number generator
US16/637,351 US11366640B2 (en) 2017-08-08 2018-08-07 Random number generator with a bistable and ring oscillators
PL428400A PL246417B1 (pl) 2017-08-08 2018-08-07 Generator losowy
PCT/IB2018/055937 WO2019030667A1 (en) 2017-08-08 2018-08-07 RANDOM NUMBER GENERATOR
PL450740A PL450740A3 (pl) 2017-08-08 2024-12-27 Generator losowy z generatorem metastabilnościowych interwałów czasowych
PL450744A PL450744A3 (pl) 2017-08-08 2024-12-27 Generator losowy z arbitrem

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL425580A PL242881B3 (pl) 2018-05-17 2018-05-17 Generator losowy

Publications (2)

Publication Number Publication Date
PL425580A3 PL425580A3 (pl) 2019-11-18
PL242881B3 true PL242881B3 (pl) 2023-05-08

Family

ID=68536604

Family Applications (1)

Application Number Title Priority Date Filing Date
PL425580A PL242881B3 (pl) 2017-08-08 2018-05-17 Generator losowy

Country Status (1)

Country Link
PL (1) PL242881B3 (pl)

Also Published As

Publication number Publication date
PL425580A3 (pl) 2019-11-18

Similar Documents

Publication Publication Date Title
US3931588A (en) Voltage controlled oscillator utilizing field effect transistors
US9954489B2 (en) Integrated circuit comprising fractional clock multiplication circuitry
JP3390054B2 (ja) 多相出力発振器
TWI547095B (zh) 正交輸出環形震盪器與其方法
US9887698B2 (en) Internal clock gated cell
US4645947A (en) Clock driver circuit
Kinger et al. Design of improved performance voltage controlled ring oscillator
KR940007651A (ko) 가변지연회로 및 그것을 이용한 클럭신호 공급유니트
CN101819515A (zh) 基于环型振荡器的真随机数发生电路及真随机数发生器
CN106549668B (zh) 多模分频器及其基本分频单元
PL242881B3 (pl) Generator losowy
PL242883B3 (pl) Generator losowy
KR20050102485A (ko) 펄스 발생기
US11366640B2 (en) Random number generator with a bistable and ring oscillators
PL242882B3 (pl) Generator fizycznie niekopiowalnych kluczy kryptograficznych
PL242252B1 (pl) Generator losowy
US11463247B2 (en) Generator of physically unclonable cryptographic keys
PL242885B3 (pl) Generator losowy
KR890001104A (ko) 반도체집적회로
Suman Design of efficient ring VCO using nano scale double gate MOSFET
KR950028318A (ko) 피엘엘(pll) 회로
PL235108B1 (pl) Generator losowy
US7701276B2 (en) Multi-phase negative delay pulse generator
KR101068628B1 (ko) 클럭 발생 회로
CN111464156B (zh) 一种可配置分辨率的时钟相移电路