PL154667B1 - Funkcyjny układ analogowy - Google Patents
Funkcyjny układ analogowyInfo
- Publication number
- PL154667B1 PL154667B1 PL26542887A PL26542887A PL154667B1 PL 154667 B1 PL154667 B1 PL 154667B1 PL 26542887 A PL26542887 A PL 26542887A PL 26542887 A PL26542887 A PL 26542887A PL 154667 B1 PL154667 B1 PL 154667B1
- Authority
- PL
- Poland
- Prior art keywords
- circuit
- logarithm
- input
- amplification circuit
- output
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
Description
RZECZPOSPOLITA POLSKA | OPIS PATENTOWY | 154 667 |
Patent dodatkowy | ||
urząd | do patentu nr - Zgłoszono: 87 04 28 (P. 265428) Pierwszeństww- | lnt- CL5 G06G 7/22 |
PATENTOWY | Zgłoszenie ogłoszono: 88 ll 10 | |
RP | Opis patentowy opublikowano: 1992 01 31 |
Twórcy wynalazku: Andrzej Żur, Piotr Macko, Zbigniew Kulski
Uprawniony z patentu: Akademia Górniczo-Hutnicza im. Stanisława Staszica, Kraków (Polska)
FUNKCYJNY UKŁAD ANALOGOWY
Przedmiotem wynalazku jest funkcyjny układ analogowy, do stosowania w podzespołach informacji, zwłaszcza do obliczania normy wektora określonego przez współrzędne ortokartezjańskie. Znane i stosowane funkcyjne układy analogowe realizujące obliczanie normy wektora określonego przez współrzędne ortokartezjańskie wykorzystują układy mnożące w wersjach potęgujących połączone z sumatorem oraz kolejno z układem mnożącym w wersji pierwiastkującej. Wadą tych układów jest konieczność stosowania układów mnożących.
Celem wynalazku jest usunięcie tej niedogodności poprzez wyeliminowanie układów mnożących. Cel ten osiągnięto przez opracowanie funkcyjnego układu analogowego, w którym jedno z wejść układu logarytmującego sterowane jest jednym z sygnałów, zaś drugie wejście połączone jest z wyjściem pierwszego układu wzmacniającego, którego jedno z wejść połączone jest z wyjściem drugiego układu wzmacniającego. Jedno z wejść drugiego układu wzmacniającego połączone jest z drugim wejściem pierwszego układu wzmacniającego, które sterowane jest drugim sygnałem, natomiast drugie wejście pierwszego układu wzmacniającego połączone jest poprzez układ alogarytmujący z wyjściem układu logarytmującego.
Przedmiot wynalazku uwidoczniony jest w przykładzie wykonania na rysunku przedstawiającym schemat blokowy funkcyjnego układu analogowego.
Jak przedstawiono na rysunku układ analogowy zawiera układ logarytmujący 1, układ alogarytmujący 2 oraz oba układy wzmacniające 3, 4. Jedno z wejść układu logarytmującego 1 sterowane jest sygnałem X, natomiast drugie wejście połączone jest z wyjściem pierwszego układu wzmacniającego 4, którego jedno z wejść połączone jest z wyjściem drugiego układu wzmacniającego 3. Pierwsze wejście drugiego układu wzmacniającego 3 połączone jest z drugim wejściem pierwszego układu wzmacniającego 4, które sterowane jest drugim sygnałem Y, zaś drugie wejście połączone jest poprzez układ algorytmujący 2 z wyjściem układu logarytmującego 1. W zespole złożonym z
154 667
154 667 układu logarytmującego 1 oraz układu wzmacniającego 4 sygnały X i Y przekształcane są w odpowiedni sygnał, który przez układ alogarytmujący oraz drugi układ wzmacniający 3 przetworzony zostaje w sygnał 7 proporcjonal.ny do normy postaci Z =Ya + Y^.
Claims (1)
- Zastrzeżenie patentoweFunkcyjny układ analogowy, zawierający układy wzmacniające, układ alogarytmujący oraz układ logarytmujący, znamienny tym, że jedno z wejść układu logarytmującego (1) sterowane jest jednym z sygnałów (X), zaś drugie wejście połączone jest z wyjściem pierwszego układu wzmacniającego (4), którego jedno z wejść połączone jest z wyjściem drugiego układu wzmacniającego (3), którego jedno z wejść połączone jest z drugim wejściem pierwszego układu wzmacniającego (4), które sterowane jest drugim sygnałem (Y), natomiast drugie wejście drugiego układu wzmacniającego (3) połączone jest poprzez układ alogarytmujący (2) z wyjściem układu logarytmującego (1).Zakład Wydawnictw UP RP. Nakład 100 egz.Cena 3000 zł
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PL26542887A PL154667B1 (pl) | 1987-04-28 | 1987-04-28 | Funkcyjny układ analogowy |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PL26542887A PL154667B1 (pl) | 1987-04-28 | 1987-04-28 | Funkcyjny układ analogowy |
Publications (2)
Publication Number | Publication Date |
---|---|
PL265428A1 PL265428A1 (en) | 1988-11-10 |
PL154667B1 true PL154667B1 (pl) | 1991-09-30 |
Family
ID=20036115
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PL26542887A PL154667B1 (pl) | 1987-04-28 | 1987-04-28 | Funkcyjny układ analogowy |
Country Status (1)
Country | Link |
---|---|
PL (1) | PL154667B1 (pl) |
-
1987
- 1987-04-28 PL PL26542887A patent/PL154667B1/pl unknown
Also Published As
Publication number | Publication date |
---|---|
PL265428A1 (en) | 1988-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1514162A (en) | Directional enhancement system for quadraphonic decoders | |
EP0849664A2 (en) | Apparatus for computing transcendental functions quickly | |
EP0369630A3 (en) | Signal processing apparatus | |
RUTKOWSKI | Application of multiple Fourier series to identification of multivariable non-stationary systems | |
JP3345894B2 (ja) | 浮動小数点乗算器 | |
EP0397712B1 (en) | Method for approximating a value which is a nonlinear function of the linear average of pixel data | |
JPH069028B2 (ja) | 演算装置 | |
PL154667B1 (pl) | Funkcyjny układ analogowy | |
US3636338A (en) | Continuous function generation | |
EP0395240A3 (en) | High speed numerical processor | |
FR2371014A1 (fr) | Dispositif multiplicateur-accumulateur | |
JPH05508724A (ja) | 指数関数を計算する装置および方法 | |
Beiu et al. | VLSI complexity reduction by piece-wise approximation of the sigmoid function. | |
JPH09138792A (ja) | ログの近似値の計算方法およびその回路 | |
JPH0492921A (ja) | 指数関数演算器 | |
SU1661799A2 (ru) | Устройство дл извлечени квадратного корн из суммы квадратов двух величин | |
JP3105909B2 (ja) | 有限体上の演算器 | |
GB757251A (en) | Improvements in and relating to electronic computers | |
SU1702392A1 (ru) | Устройство дл вычислени значений функции интенсивности | |
JP2683543B2 (ja) | 自動制御方式 | |
SU470818A1 (ru) | Устройство дл извлечени корн из суммы квадратов | |
Smith | Global error bounds for product cubature rules | |
SU1115052A1 (ru) | Цифровой функциональный преобразователь двух переменных | |
RU2022273C1 (ru) | Способ функционального преобразования двух напряжений и устройство для его осуществления | |
JP2002246824A (ja) | フェーズドアレーアンテナ装置 |