PL129587B1 - Method of autonomous,sequential addressing of "n" devices,especially in terminal computer systems - Google Patents

Method of autonomous,sequential addressing of "n" devices,especially in terminal computer systems Download PDF

Info

Publication number
PL129587B1
PL129587B1 PL22254680A PL22254680A PL129587B1 PL 129587 B1 PL129587 B1 PL 129587B1 PL 22254680 A PL22254680 A PL 22254680A PL 22254680 A PL22254680 A PL 22254680A PL 129587 B1 PL129587 B1 PL 129587B1
Authority
PL
Poland
Prior art keywords
devices
generator
autonomous
bit
address
Prior art date
Application number
PL22254680A
Other languages
English (en)
Other versions
PL222546A1 (pl
Inventor
Jan Kulisiewicz
Original Assignee
Inst Komputerowych Syst
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inst Komputerowych Syst filed Critical Inst Komputerowych Syst
Priority to PL22254680A priority Critical patent/PL129587B1/pl
Publication of PL222546A1 publication Critical patent/PL222546A1/xx
Publication of PL129587B1 publication Critical patent/PL129587B1/pl

Links

Landscapes

  • Communication Control (AREA)

Description

Przedmiotem wynalazku jest sposób autonomicz¬ nego, sekwencyjnego adresowania „n" urzadzen, zwlaszcza w komputerowych systemach terminalo¬ wych, z mozliwoscia maskowania dowolnego urza¬ dzenia, majacy zastosowanie w automatyce cyfrowej, glównie w komputerowych systemach terminalo¬ wych, w których istnieje potrzeba transmisji da¬ nych miedzy jednostka sterujaca terminalami i ko¬ lejno' wszystkimi terminalami w trybie tak zwane¬ go Pollingu.Stan techniki. Znane jest w technice komputero¬ wej adresowanie sekwencyjne urzadzen w kompu¬ terowych systemach terminalowych pracujacych w sieci transmisyjnej w trybie zwanym Polling. Przy¬ klady takich rozwiazan mozna znalezc w materia¬ lach informacyjnych firmy finskiej Nokye Electro¬ nics w opisanym systemie Prodigit 9800, a takze w Komunikacie nr 628 pod tytulem „Charakterystyka standardowych protokolów liniowych sieci kompu¬ terowych ICT", Koscielnyk, Mochnacki* W. Politech¬ nika Wroclawska, Wroclaw 1978.Sposób adresowania sekwencyjnego w trybie Pol¬ lingu polega na kolejnym zwracaniu sie komputera do poszczególnych urzadzen — terminali z pyta¬ niem, czy dane urzadzenie zada przeslania infor¬ macji do komputera.W przypadku takiego zadania, odpowiedni termi¬ nal uzyskuje dostep do komputera, a po zakoncze¬ niu transmisji komputer zwraca sie do nastepnego terminala. 15 20 25 30 W przypadku braku zadania komputer od razu adresuje nastepny terminal. Po zaadresowaniu osta¬ tniego terminala w sieci, komputer zeruje adres urzadzenia i rozpoczyna nowa sekwencje adresowa¬ nia terminali i pracuje w tym trybie w sposób ciagly.;W duzych sieciach terminalowych z reguly czesc terminali jest wylaczona i tych terminali komputer nie adresuje. Praca w trybie Polling ma zastoso¬ wanie szczególnie przy szeregowej transmisji da¬ nych w petlowych sieciach terminalowych, w któ¬ rych terminale znajduja sie w znacznej odleglosci od komputera.Opisany sposób jest realizowany za pomoca ukla¬ du zbudowanego miedzy innymi z procesora, jed¬ nostki sterujacej terminalami i z petli terminali.Kazdorazowy zwrot komputera do terminala wy¬ maga udzialu procesora w realizacji zmiany adre¬ su terminala z uwzglednien:em terminali wylaczo¬ nych.Po wyslaniu przez jednostke sterujaca adresu i rozkazu Polling do odpowiedniego terminala i otrzy¬ maniu braku zadania transmisji, jednostka steruja¬ ca wysyla przerwanie do procesora, co uruchamia podprogram obslugi przerwania, ten zas z kolei uruchamia podprogram wyliczenia nowego adresu terminala z uwzglednieniem terminali wylaczonych i przesyla nowy adres do jednostki sterujacej. Ten cykl zajmuje stosunkowo wiele czasu procesorowi, co jest zjawiskiem szczególnie niekorzystnym zwla- 129 587129 S87 szcza w przypadku pracy wieloprogramowej kom¬ putera w czasie rzeczywistym.Istota wynalazku. Sposób autonomicznego sekwen¬ cyjnego adresowania ,in" urzadzen, zwlaszcza w komputerowych systemach terminalowych polega na tym, ze okresla sie adres urzadzenia oraz jeden bit w „n" bitowej pamieci maski przy pomocy licz¬ nika urzadzen,, którego kolejne stany podporzadko¬ wuje sie, odpowiednio urzadzeniom, zas za pomoca procesora jednorazowo wpisuje sie do pamieci ma¬ ski informacje „»n" bitowa ustalajaca, z którym urzadzeniem odpowiadajacym jego adresowi w licz¬ niku urzadzen ma byc; prowadzona transmisja da¬ nych, a które urzadzenie ma byc maskowane i na^ stepnie sygnalem informujacym o zakonczeniu transmisji z wybranym urzadzeniem, uruchamia sie generator, którego impulsem wyjsciowym wlacza sie synchronizator i synchronizuje sie jego impul¬ sem o czasie odpowiednio dluzszym od czasu im¬ pulsu generatora, transmisje do urzadzenia, przy czym jednoczesnie zwieksza sie stan licznika urza¬ dzen o „jeden" odpowiadajacy urzadzeniu, zas wy¬ branym z pamieci maski odpowiednim bitem bloku¬ je sie wysylanie nastepnego impulsu przez genera¬ tor tylko wtedy, jesli do danego urzadzenia ma byc prowadzona transmisja, natomiast odblokowuje sie i wysyla nastepny impuls z generatora jezeli to Urzadzenie jest zamaskowane.Sposób wedlug wynalazku umozliwia calkowicie autonomiczne adresowanie urzadzen — terminali z wylaczeniem procesora.. Rola tego procesora ogra¬ nicza sie do jednorazowego zaladowania pamieci maski i wyslania rozkazu „start rolling", przy czym zespól sekwencyjnego adresowania bez udzialu pro¬ cesora zmienia kolejno adres urzadzen z pominie¬ ciem terminali zamaskowanych.'Przerwanie do procesora jednostka sterujaca urza¬ dzeniami — terminalami wysyla dopiero po odebra¬ niu od terminala zadania przeslania informacji wraz z ta informacja lulb w przypadku stwierdze¬ nia jakiegos bledu.Zaleta rozwiazania wedlug wynalazku jest zna¬ czna oszczednosc czasu pracy procesora, przy jed¬ noczesnym uproszczeniu struktury jego oprogramo¬ wania, co jest szczególnie istotne przy pracy wie¬ loprogramowej komputera, który jest wykorzysty¬ wany w sterowaniu procesami 'technologicznymi w trylbie on-line.Dodatkowa zaleta sposobu jest wzrost szybkosci adresowania urzadzen — terminali przy zachowa¬ niu duzej niezawodnosci systemu.Objasnienie rysunku. Przedmiot wynalazku jest uwidoczniony, w przykladzie wykonania na rysun¬ ku przedstawiajacym schemat blokowy zespolu adresowania sekwencyjnego „n" urzadzen realizuja¬ cy spos6b.Przyklad realizacji wynalazku. W sposobie wed¬ lug wynalazku wykorzystuje sie autonomiczny ze¬ spól sekwencyjnego adresowania„n" urzadzen — terminali wspólpracujacego z procesorem, przy czym 25 zespól ten zawiera urzadzenia U, licznik urzadzen LU oraz generator G i synchronizator ;SV : ¦J W procesie autonomicznego adresowania „n" urzadzen okresla sie adres. urzadzenia Ui oraz jeden 5 bit w „n" bitowej pamieci maski PM za pomoca licznika urzadzen LU, którego kolejne stany podpo¬ rzadkowuje sie odpowiednio urzadzeniom U, zas za pomoca procesora jednorazowo wpisuje sie do; pa¬ mieci maski PM informacje „n" bitowa, ustalajaca z którym urzadzeniem Ui odpowiadajacym jego adresowi w liczniku urzadzen LU ma byc prowa¬ dzona transmisja danych, a które urzadzenie Ui ma byc maskowane i nastepnie sygnalem .KT informu¬ jacym o zakonczeniu transmisji z wybranym urza- 15 dzeniem Ui uruchamia sie generator G^ którego impulsem wyjsciowym wlacza sie synchronizator S i synchronizuje sie jego impulsem o czasie odpo¬ wiednio dluzszym od czasu impulsu ' generatora, transmisje do urzadzenia U, przy czym jednocze- 20 snie zwieksza sie stan licznika urzadzen LU o „je¬ den" odpowiadajacy urzadzeniu Ui +1. Wybranym z pamieci maski PM odpowiednim bitem blokuje sie wyslanie nastepnego impulsu przez generator G tyl¬ ko wtedy, jezeli do urzadzenia Ui + 1 ma byc pro¬ wadzona transmisja, natomiast odblokowuje sie' i wysyla nastepny impuls z generatora jezeli urza¬ dzenie Ui+1 jest zamaskowane.Zastrzezenie patentowe 30 Sposób autonomicznego, sekwenoyjnego adreso¬ wania „n" urzadzen, zwlaszcza w komputerowych systemach terminalowych, w którym wykorzystuje sie autonomiczny zespól sekwencyjnego adresowa¬ nia „n" urzadzen — terminali, zbudowanego z typo- M wych ukladów scalonych, znamienny tym, ze w procesie autonomicznego adresowania „n" urzadzen okresla sie adres urzadzenia „n" bitowej pamieci maski (PM) za pomoca liczni¬ ka urzadzen 40 rzadkowuja sie odpowiednio urzadzeniom (U), zas za -pomoca procesora jednorazowo wpisuje sie do pamieci maski (PM) informacja „n" bitowa, ustala¬ jaca z którym urzadzeniem jego adresowi w liczniku urzadzen (LU) ma byc 45 prowadzona transmisja danych, a które urzadzenie (Ui) ma byc maskowane i nastepnie sygnalem (KT) informujacym o zakonczeniu transmisji z wybra¬ nym urzadzeniem (Ui), uruchamia sie generator (G), którego impulsem wyjsciowym wlacza sie synchro- 50 nizator sie odpowiednio dluzszym od czasu impulsu gene¬ ratora transmisje do urzadzenia (U), przy czym jednoczesnie zwieksza sie stan licznika urzadzen (LU) o „jeden" odpowiadajacy urzadzeniu (Ui+1), 55 zas wybranym z pamieci maski (PM) odpowiednim bitem blokuje sie wyslanie nastepnego impulsu przez generator (G) tylko wtedy, jezeli do urzadze¬ nia miast odblokowuje sie i wysyla nastepny impuls 60 z generatora jezeli urzadzenie Ui + 1 jest zamasko¬ wane.129 587 Vi U2 Ui Un LU A A A A h PM -KT -SP PL

Claims (1)

1. Zastrzezenie patentowe 30 Sposób autonomicznego, sekwenoyjnego adreso¬ wania „n" urzadzen, zwlaszcza w komputerowych systemach terminalowych, w którym wykorzystuje sie autonomiczny zespól sekwencyjnego adresowa¬ nia „n" urzadzen — terminali, zbudowanego z typo- M wych ukladów scalonych, znamienny tym, ze w procesie autonomicznego adresowania „n" urzadzen okresla sie adres urzadzenia „n" bitowej pamieci maski (PM) za pomoca liczni¬ ka urzadzen 40 rzadkowuja sie odpowiednio urzadzeniom (U), zas za -pomoca procesora jednorazowo wpisuje sie do pamieci maski (PM) informacja „n" bitowa, ustala¬ jaca z którym urzadzeniem jego adresowi w liczniku urzadzen (LU) ma byc 45 prowadzona transmisja danych, a które urzadzenie (Ui) ma byc maskowane i nastepnie sygnalem (KT) informujacym o zakonczeniu transmisji z wybra¬ nym urzadzeniem (Ui), uruchamia sie generator (G), którego impulsem wyjsciowym wlacza sie synchro- 50 nizator sie odpowiednio dluzszym od czasu impulsu gene¬ ratora transmisje do urzadzenia (U), przy czym jednoczesnie zwieksza sie stan licznika urzadzen (LU) o „jeden" odpowiadajacy urzadzeniu (Ui+1), 55 zas wybranym z pamieci maski (PM) odpowiednim bitem blokuje sie wyslanie nastepnego impulsu przez generator (G) tylko wtedy, jezeli do urzadze¬ nia miast odblokowuje sie i wysyla nastepny impuls 60 z generatora jezeli urzadzenie Ui + 1 jest zamasko¬ wane.129 587 Vi U2 Ui Un LU A A A A h PM -KT -SP PL
PL22254680A 1980-03-06 1980-03-06 Method of autonomous,sequential addressing of "n" devices,especially in terminal computer systems PL129587B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL22254680A PL129587B1 (en) 1980-03-06 1980-03-06 Method of autonomous,sequential addressing of "n" devices,especially in terminal computer systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL22254680A PL129587B1 (en) 1980-03-06 1980-03-06 Method of autonomous,sequential addressing of "n" devices,especially in terminal computer systems

Publications (2)

Publication Number Publication Date
PL222546A1 PL222546A1 (pl) 1981-09-18
PL129587B1 true PL129587B1 (en) 1984-05-31

Family

ID=20001739

Family Applications (1)

Application Number Title Priority Date Filing Date
PL22254680A PL129587B1 (en) 1980-03-06 1980-03-06 Method of autonomous,sequential addressing of "n" devices,especially in terminal computer systems

Country Status (1)

Country Link
PL (1) PL129587B1 (pl)

Also Published As

Publication number Publication date
PL222546A1 (pl) 1981-09-18

Similar Documents

Publication Publication Date Title
US4359731A (en) Communication link contention resolution system
JPH10322374A (ja) 動力車のためのデータバスシステム
US4208714A (en) Apparatus for giving priority to certain data signals
US3689872A (en) Data retrieval and quote board multiplex system
US4419762A (en) Asynchronous status register
PL129587B1 (en) Method of autonomous,sequential addressing of "n" devices,especially in terminal computer systems
US4590924A (en) Endoscope system
CA1157163A (en) Communication control equipment
US4192966A (en) Circuit arrangement for determining specific characters occurring directly consecutively in a sequence of characters, in particular for teleprinter exchange systems
EP0251234B1 (en) Multiprocessor interrupt level change synchronization apparatus
JPS6340079B2 (pl)
JPS61213932A (ja) 分散形2重系計算機システムおよびその制御方法
JP2818002B2 (ja) チャネルスイッチ制御方式
JPH08263436A (ja) データ転送装置
US3869570A (en) System for analysing telegraph characters
JPH01103046A (ja) 通信制御方式
JP2724323B2 (ja) 信号切換装置および信号切換方法
JPH065236U (ja) データ伝送用無線機
JPH067658Y2 (ja) 遠隔制御装置
JPS61270952A (ja) デ−タ伝送方式
JPH0126236B2 (pl)
KR100287784B1 (ko) 데이터통신용인터페이스회로
SU1277163A1 (ru) Устройство дл передачи телесигналов
KR19990031948A (ko) 비동기 전송 모드 근거리 통신망 시스템의 고속 이중화 방법
JP3758689B2 (ja) 中央演算処理装置間の通信方法