Przedmiotem wynalazku jest uklad wyswietlacza.Znany jest Uklad wyswietlacza zawierajacy blok dekodera przetwarzajacy informacje zródlowa na postac zgodna z kodem wskaznika, do którego wyjsc polaczone sa równolegle zespoly przerzutni- ków odpowiadajace cyfrom wyswietlacza i stano¬ wiace wyjsciowy blok buforowy. Wpisywanie zde- kodowanej informacji do zespolów przerzutników sterowane jest blokiem impulsów strobujacych.Uklad ten charakteryzuje sie doiza. iloscia polaczen miedzy dekoderem a zespolami przerzutników, szczególnie dla wyswietlania duzej ilosci cyfr, a tym samym w przypadku wykonania go w pos¬ taci ukladu scalonego zajmuje on stosunkowo duza powierzchnie.Istota wynalazku polega na tym, ze miedzy blo¬ kiem dekodera i blokiem bufora jest wlaczony rejestr przesuwajacy tak, ze komórki rejestru sa polaczone wzgledem siebie szeregowo, przy czym czesc rejestru posiada równolegle wejscia,* które sa polaczone z wyjsciami dekodera poprzez równole¬ gly blok sprzegajacy polaczony z blokiem impulsów strobujacych dla zapewnienia przesylania informacji z ukladu dekodera do rejestru, przy czym korzyst¬ nie jest jezeli ostatnia komórka rejestru jest pola¬ czona z pierwsza.Uklad wyswietlacza wedlug wynalazku odznacza sie malymi rozmiarami, dzieki czemu szczególnie nadaje sie do stosowania w wersji scalonej, przy czym najmniejsza powierzchnia jest osiagana przy 15 20 25 30 zastosowaniu dynamicznego rejestru przesuwajace¬ go oraz realizacji równoleglego btaku sprzegajacego w postaci tranzystorów sprzegajacych wykonanych w technologii MOS.Uklad wyswietlacza wedlug wynalazku cechuje sie mozliwoscia transmisji informacji' w postaci równoleglej oraz szeregowej. Ponadto pozwala on na zmiane pozycji cyfr do wyswietlanda, co np. moze miec miejsce przy zmianach kolejnosci wy¬ swietlania dnia i miesiaca w ukladach zegarko¬ wych.Przedfrni&t wynalazku jest objasniony Ha przykla¬ dzie wykonania uwidocznionym ma rysunku, którego fig: 1 przedstawia schemat blokowy ukladu wy¬ swietlacza i polaczenie jego ze zródlem informacji, którym jest rejestr, nazywany dfedej zródlowym 1, fig, 2 — przyklad rozwiazania w technologii MOS. a fig. 3 — przebiegi czasowe sterujace praca urza¬ dzenia.Informacja recyrkulujaca w rejestrze zródlowym 1 poprzez blok przetwarzajacy 2} którym moze byc np. sumator podzielona jest na osiem czterobito- wych grup odpowiadajacych cyfrom. Do wyjsc re¬ jestru zródlowego 1 odpowiadajacych jednej cyfrze polaczony jest równolegle dekoder 3, który prze¬ ksztalca informacje binarna na kod wskaznika np. siedmiosegmentowego. Do wyjsc dekodera 3 po¬ przez blok sprzegajacy 4 polaczone jest równolegle 7 stopni rejestru przesuwajacego 6. Calkowita ilosc stopni tego rejestru wynosi 28, co daje mozliwosc 128 371128 371 Wyswietlenia 4 Cyfr. Czterocyfrowy wskaznik 8 jest podlaczony do 28 wyjsc rejestru 6 poprzez wyjscio¬ wy blok buforowy 7.Praca calego urzadzenia steruje blok synchroni¬ zacji 9, okreslajacy niuimer bitu w obrebie grupy.Grupom zostaly przyporzadkowane chwile czasowe G1-K57 okreslajace moment pojawienia sie grupy na wejsciu dekodera 3. Kazdej grupie zostalo przy- -porzadteewame osiem stanów ukladu synchronizacji b0-hb7. Proces przesuwania informacji w rejestrze zródlowym 1 jest synchronizowany dwoma impul¬ sami 0rA i 02. Impuls 0iA jest wytwarzany przez blok synchronizacji 9 na podstawie impulsów 0i dla chwil czasowych bl-i-b4 i powoduje on wpisa¬ nie informacji do poszczególnych stopni rejestru 1.Natomiast impuls 02 doprowadzany jest z zewnatrz jako impuls zegarowy i powoduje on przepisanie informacji na wyjscie stopni rejestru 1 i 6. Impuls 0ib wytwarzany jest w chwilach czasowych blH-b7 i umozliwia on przesuwanie zawartosci re¬ jestru 6.Uklad wytwarzania impulsów strobujacych 5 jest równiez sterowany przez blok synchronizacji 9.Blok impulsów strobujacych 5 umozliwia wyswie¬ tlenie zawartosci rejestru zródlowego 1 w zaleznosci od staniu wejsc A i B, okreslajacych które czesci rejestru zródlowego 1.maja byc wyswietlone. Uak¬ tywnienie wejscia A umozliwia wyswietlenie in¬ formacji w sposób: G4 G3 G2 Gl I II III IV cyfry wskaznika Natomiast uaktywnienie wejscia B spowoduje wy¬ swietlenie informacji w postaci: G6 G5 G8 G7 I II III IV cyfry wskaznika Jest to mozliwe poprzez zapewnienie odpowiednich przebiegów czasowych impulsów strobujacych STR1 i STR2. I tak, gdy uaktywnione jest wejscie A wówczas impulsy STR1 i STR2 pelnia nastepujace funkcje logiczne: STR1 — 0i-bO(Gl+G2+G3+G4) STR2=0i-bl-G4 Impuls STR1 powoduje przepisywanie przekodowa¬ nej informacji z rejestru zródlowego 1 do rejestru 6 poprzez blok -sprzegajacy 4 w zadanych chwilach 15 20 25 35 40 45 czasowych. Impuls STR2 umozliwia przepisywanie informacji, zlozonej z czterech cyfr w kodzie wskaz¬ nika siedmiosegmentowego, z rejestru 6 poprzez wyjsciowy blok buforowy 7 do wskaznika 8 w za¬ danych chwilach czasowych.W przypadku uaktywnienia wejscia B impulsy strobujace maja nastepujaca postac: STR1 = 0i-bO(G5+G6+G7+G8) STR2= 0i-bl-G2 Pojawienie sie impulsu STR2 w chwili G2, a nie w G8 powoduje zamiane pozycji wyswietlanych cyfr w rejestrze 6. Jest to szczególnie korzystne przy stosowaniu tego rodzaju ukladu wyswietlacza w ukladach zegarkowych dla zamiany pozycji cyfr dnia i miesiaca w momencie wyswietlania daty.Na figurze 2 przedstawiono fragment bloku sprzegajacego 4, rejestru przesuwajacego 6 i blo¬ ku buforowego 7 wykonanych w technologii MOS. Blok sprzegajacy 4 stanowia tranzystory Tl i T2, które sa otwierane sygnalem STR1 i w ten sposób ladowane sa pojemnosci Cl i C3 do okreslo¬ nego ladunku okreslajacego stan logiczny. Blok bu¬ forowy 7 stanowia tranzystory T8 i T9 sterowane sygnalem STR2 i ladujace pojemnosci C6 i C7, z których napiecie podawane jest nastepnie na wskaznik 8. Sygnal 0iB steruje tranzystorami T3, T5 i T7 i lacznie z sygnalem 02 sterujacym tranzystory T4, T€ umozliwia przesuwanie szerego¬ we informacji w rejestrze 6 skladajacym sie inwer- terów II, 12, 13, 14, 15.Zastrzezenie patentowe Uklad wyswietlacza zawierajacy blok dekodera oraz wyjsciowy blok buforowy, którego wejscie po¬ laczone jest z blokiem impulsów strobujacych, a wyjscia polaczone sa równolegle ze wskaznikiem, znamienny tym, ze miedzy blokiem dekodera (3) i blokiem buforowym (7) jest wlaczony rejestr prze¬ suwajacy (6) tak, ze komórki rejestru sa polaczone wzgledem siebie szeregowo, przy czym czesc re¬ jestru posiada równolegle wejscia, które sa pola¬ czone z wyjsciami dekodera (3) poprzez równolegly blok sprzegajacy (4) polaczony z blokiem impulsów strobujacych (5), przy czym korzystnie ostatnia ko¬ mórka rejestru (6) jest polaczona z pierwsza.G4 G2 G3 GU 05 rrr 1 , ttt-t , i i i t i i i i i i i i i i i i i GG G? GS 4 i i I i i i i i i \*\ • i i i i i i i i i i uu. ^*^; uuzztA stm 4 111 1111 i « ¦w Mttt3'bHibS'btt? I I i i l i i I i i i I l i ¦ l I i i ¦ i i i i i T-1 'ill i i i i i f t l * ¦ ? i l zsm.ST v* bo _| b? Cl Ci TT * * * * f * B ? t t f t * e u u a * * * * •_ ? u *: i^mmt^m^ H *128 371 f'9 2 02 1 bl bZ b3 W bS b6 \ b? Gi Gl '- ca JL.rui_._n_rL^1_rLn._n_rL_rL_rLJnL_pLJi_n_,n_n_ i—i i-1 i—i i—i \—i i—i i—i —i i—i [—i i—i i i i- i TL^_J^I _n_n n_jL_n_rL_n_TL_n_ i—i i—i i—i i—i n i—| i .* _n_n_rL_n _jT_n_n_n_rL_TL_rL PL