NL8002671A - Signaalmeetapparaat. - Google Patents

Signaalmeetapparaat. Download PDF

Info

Publication number
NL8002671A
NL8002671A NL8002671A NL8002671A NL8002671A NL 8002671 A NL8002671 A NL 8002671A NL 8002671 A NL8002671 A NL 8002671A NL 8002671 A NL8002671 A NL 8002671A NL 8002671 A NL8002671 A NL 8002671A
Authority
NL
Netherlands
Prior art keywords
logic
signal
main frame
input
measuring device
Prior art date
Application number
NL8002671A
Other languages
English (en)
Other versions
NL184646B (nl
NL184646C (nl
Original Assignee
Tektronix Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tektronix Inc filed Critical Tektronix Inc
Publication of NL8002671A publication Critical patent/NL8002671A/nl
Publication of NL184646B publication Critical patent/NL184646B/nl
Application granted granted Critical
Publication of NL184646C publication Critical patent/NL184646C/nl

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R29/00Arrangements for measuring or indicating electric quantities not covered by groups G01R19/00 - G01R27/00

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Description

4 - 1 - 1
Signaalmeetapparaat.
De uitvinding heeft betrekking op een signaalmeetapparaat dat in staat is om een gewenste logische combinatie van logische ingangssignalen te detecteren.
De laatste tijd wint de logische techniek aan,.
5 populariteit in het meetgebied van digitale en analoge signalen. Logische signaalmeetapparaten zoals logische analysatoren zijn geschikt voor het bijstellen en trouble-shoot-behandelen van digitale instrumenten zoals bijv. computers, elektronische calculatoren, computer-terminals, 10 en digitale besturingssystemen. Dergelijke logische analysatoren zijn veelvuldig vereist voor het meten van een logisch niveau (hoog of laag) en het timen van de betrekking van een aantal logische signalen op een data-" hoofdlijn, een adreshoofdlijn of verschillende ketenpunten, 15 . aangezien de logische analysatoren het aantal logische signalen kan meten voorafgaand aan een triggersignaal en dit triggersignaal kan voortbrengen, wanneer de combinatie van de logische signalen in aanpassing is aan een gewehst logisch patroon. Deze triggermodus wordt "combinatietrigger" 20 of "woordtrigger" genoemd, en de schakeling voor deze triggermodus noemt men "woordherkenner".
Een gebruikelijke woordherkenningsschakeling is opgenomen in een signaalmeetapparaat zoals de logische analysator, en bestaat uit een aantal logische poorten 25 en schakelaars voor het instellen van het gewenste logische patroon. Elk van de logische poorten ontvangt een te meten logisch signaal en het gewenste logische signaal van de schakelaar ter vergelijking van beide. De uitgangen van het aantal logische poorten worden aangelegd aan een 30 EN- (of NIET-EN-)poort, opdat deze een triggerpuls genereert, wanneer de combinatie van de ingangslogische signalen correspondeert met het gewenste logische patroon, ingesteld door de schakelaars.
Het is mogelijk, dat een operateur de combinatie-35 trigger van de logische signalen groter'wenst, dan het aantal van de ingangsklemmen van het signaalmeetapparaat.
Dit is bijv. het geval, wanneer de logische signalen op de 800 2 6 71 - 2 - t 1 .
datahoofdlijn moeten worden gemeten, en de logische signalen op zowel de datahoofdlijnen als de adreshoofdlijn moeten worden aangelegd aan de woordherkenner. Bij het gebruikelijke signaalmeêtapparaat is evenwel het aantal ingangsklemmen 5 van de woordherkenner hetzelfde als het aantal ingangsklemmen van het signaalmeètapparaat, of het eerste is overeenkomstig aan het laatste dankzij een kwalificerend element of een hulpingang. Daardoor kan het gebruikelijke meet-signaalapparaat niet worden toegepast voor het bovenge-10 noemde doel. Teneinde dit doel te realiseren dienen extra logische poorten, schakelaars en ingangsklemmen voor de woordherkenner te worden verschaft in het signaalmeetapparaat. Aangezien deze extra schakelaars en klemmen paneeloppervlak van het apparaat vereisen, en de extra logische poorten 15 ruimte vereisen, maakt dit een groot formaat kast noodzakelijk. Verder nemen de kosten van het apparaat op ongewenste wijze toe voor gebruikers, die de extra ingangen van de woordherkenner niet nodig hebben.
Het is daarom een doel van de uitvinding om een 20 verbeterd signaalmeetapparaat te verschaffen, dat een gewenste logische combinatie kan detecteren van meer signalen dan het aantal ingangsklemmen van het apparaat, zonder dat daardoor de ruimte-inname van het apparaat wordt vergroot.
Het is een verder doel van de uitvinding om een 25 compact signaalmeetapparaat te verschaffen, dat een woordherkenner bevat, die het aantal logische signalen voor de combinatietrigger kan verhogen zonder dat daardoor de ruimte-inname van het signaalmeetapparaat toeneemt.
Het is een verder doel van de uitvinding om een 30 verbeterd signaalmeetapparaat te verschaffen, dat bestaat uit een hoofdframe en een sub-frame voor het verhogen van het aantal logische signalen voor de combinatietrigger.
De uitvinding zal thans nader worden toegelicht aan de hand van voorkeursuitvoeringen onder verwijzing 35 naar de tekening. In de tekening toont: fig. 1 een blokschema van een sub-frame volgens de uitvinding, fig. 2 een blokschema van een uitvoeringsvorm volgens de uitvinding, 40 fig. 3 een schakelschema van een sub-frame, en 80 0 2 6 71
t I
- 3 - fig. 4 een schakelschema van een woordherkennings-schakeling-gebruikt in fig. 2.
Fig. 1 toont een blokschema van een sub-frame volgens de uitvinding. Dit sub-frame omvat vijf ingangsconnec-5 toren 10 t/m 18 voor aansluiting op het hoofdframe van het meetinstrument zoals een logische analysator. Connector 10 ontvangt een spanning van het hoofdframe voor actieve inrichtingen van het sub-frame, en connector 18 is verbonden aan aarde. Een serie-ingangs-paralleluitgangstype logisch 10 geheugen 20, bijv. een schuifregister, ontvangt een klok-signaal en een sequentieel logisch gegeven aan een klok-ingang en een data-ingang via connectoren 12 en 14 vanaf het hoofdframe. Het sequentieel logische gegeven is gesynchroniseerd met het kloksignaal en bestaat uit acht 15 bits voor het instellen van een gewenste logische combinatie.
Dit acht-bits sequentiële gegeven wordt geconverteerd tot een acht-bits parallelgegeven door het schuifregister 20.
Een eerste vergelijkingsorgaan 22 vergelijkt een eerste bit logisch niveau aan uitgangsklem QA van het schuifregis-20 ter 20 met een nulkanaal logisch signaal van kanaal 0-ingangsklem 38,' en genereert een uitgangssignaal, wanneer de logische niveau*s daarvan aan elkaar gelijk zijn. Een tweede vergelijkingsorgaan 24 genereert een uitgangssignaal, wanneer een logisch niveau aan kanaal 1 ingangsklem 40 25 gelijk is aan een tweede bit logisch niveau aan uitgangsklem QB van schuifregister 20. Op overeenkomstige wijze vergelijken vergelijkingsorganen 26 t/m 36 logische niveau's aan klemmen 42 t/m 52 met logische niveau's aan klemmen QC t/m QH van schuifregister 20 resp.., en elk van de verge-30 lijkingsorganen 26 t/m 36 genereert een uitgangssignaal, wanneer de beide logische niveau's gelijk zijn. De uitgangen van de vergelijkingsorganen 26 t/m 36 worden aangelegd aan de logische poort 54 als EN-poort, welke een triggersignaal genereert, wanneer alle uitgangen op dezelfde tijd optreden.
35 Het triggersignaal wordt aangelegd aan het hoofdframe via connector 16. Er zij opgemerkt, dat de logische combinatie van acht logische signalen wordt verkregen met vijf connectoren van het hoofdframe. Aangezien het gewenste logische patroon wordt bepaald door de sequentiële informatie, die 40 wordt aangelegd van een enkele schakelaar, bijv. een 800 2 6 71 - 4 - L ί toetsschakelaar, is er geen grote ruimte vereist voor de schakelaar.
Fig. 2 illustreert een blokschema van een uitvoeringsvorm van de uitvinding, bestaande uit een hoofd-5 frame 56 zoals de logische analysator, een 16-kanaals sub-frame 36, dat "woordherkenningssonde" wordt genoemd, en datasonde 60. Datasonde 60 is een 8-kanaals actieve of passieve sonde, en de uitgangen daarvan worden aangelegd via connector 62 aan ingangsketen 64. Ingangsketen 64 10 bestaat uit comparatoren voor het beslissen van de ingangs-logische niveau's afkomstig van datasonde 60 en voor het converteren daarvan tot vastgestelde analoge niveau's zoals TTL, ECL of dergelijke, die worden gebruikt in het hoofdframe 56. De uitgangen van de ingangsketen 64 15 worden aangelegd aan het hoge-snelheidsgeheugen 66 en de woordherkenner 68 via datalijn 70. De ingangsinformatie wordt opgeslagen in geheugen 66 synchroon met een hoogfrequent klok van klokgenerator 72. Additionele logische signalen worden aangelegd vanaf woordherkenningssonde 58 20 en kwalificeringsklem 74 naar de woordherkenner 68, indien dit noodzakelijk is. De woordherkennersonde 58 en de woordherkenner 68 zullen hierna in detail worden beschreven onder verwijzing naar de fig. 3 en 4, er zij evenwel op gewezen, dat connector 76, aangebracht tussen sonde 58 25 en blok 68, bestaat uit vijf klemmen, ongeacht het aantal ingangssignalen, aangelegd aan sonde 58.
Het gewenste logische patroon voor de combinatie-trigger wordt ingesteld door het toetsenpaneel 78, en het signaal daarvan wordt aangelegd via een centrale verwerkings-30 eenheid en chipselectie (CPU) 80 en hoofdlijn 82 aan woordherkenner 68. Een programmeerbare teller 86 ontvangt een triggersignaal van woordherkenner 68, programma-informatie van toetsenbord 78 via CPU 80 en hoofdlijn 82, en het kloksignaal van klokgenerator 72. Aangezien het hoofdframe 35 56 de programmeerbare teller 86 omvat, kan het signaalmeet- apparaat de ingangsinformatie meten voorafgaand aan het triggersignaal. Wanneer de teller 86 een gewenst aantal van het kloksignaal telt na het triggersignaal, legt de teller 86 een stuursignaal aan aan het hoge-snelheidsgeheugen 40 66 voor het opslaan van een gewenst gedeelte van de ingangs- 800 2 6 71
- 5 - J
data in geheugen 66. De informatie opgeslagen in het geheugen 66 wordt overgedragen in het direkte toegangs-geheugen (RAM) 90 via hoofdleiding 82. CPU 80 verwerkt de ingangsinformatie opgeslagen in CPU RAM 90 in overeen-5 stemming met commando-informatie, opgeslagen in het onuitwisbare geheugen(ROM) 92 voor het vergelijken van een nieuwe informatie met een oude informatie, het zoeken van een gewenst woord, het vergroten van een weergegeven informatie, enz. De verwerkte informatie wordt overgedragen 10 naar weergeef-RAM 94 en weergegeven op rasteraftastings-weergeeforgaan 96 door de videoweergeefformaatbesturing 98.
De uitgang van klokgenerator 72 en de vermogenvoedings-keten 88 zijn aangelegd aan elk blok van hoofdframe 56.
In de fig. 3 en 4 zijn resp. een schakelings- 15 schema getoond van het subframe of de woordherkenningssonde 58 en de woordherkenner 68. De connector 76 bestaat uit klemmen 10 t/m 18 van het subframe 58 en klemmen 101 t/m 18* van het hoofdframe 56, dat de klemmen 10 t/m 18 ontvangt. De woordherkenningssonde 58 is opgebouwd uit 20 achtbits-serie-parallelschuifregisters 100 t/m 104 als serie-ingangs-p'aralleluitgangstype logische geheugenorganen, exclusief NIET-OF poorten 106 t/m 112, OF-poorten 114 t/m 120 en EN-poort 122. De inrichtingen 106 t/m 122 werken als vergelijkingsorganen. De woordherkenner 68 omvat 25 achtbits-serie-parallelschuifregisters 124 t/m 128, logische poorten 130 t/m 138, bestaande uit EN- en NIET-OF- poorten, NIE^-EN-poort 140, en kwalificeringsingangsketen 142. De schuifregisters 100 t/m 104 en 124 t/m 128 kunnen type 74LS164 van Texas Instruments zijn, de exclusieve 30 NIET-OF-poorten 106 t/m 112 kunnen type 74LS266 zijn, de OF-poorten 114 t/m 120 kunnen type 74S32 zijn, de NIET-EN-poorten 122 en 140 kunnen 74SL140 en 74S30 zijn, de logische poort 130 kan 74S51 zijn, en de logische poorten 132 t/m 138 kunnen 74S64 zijn.
35 De actieve inrichtingen van het subframe. 58 ontvangen de voedingsspanning van de spanningsvoedingsketen 88 via de klemmen 10'-10, en de schuifregisters 100 t/m 104 van het subframe 58 ontvangen het kloksignaal van « klokgenerator 72 via de klemmen 12'-12. Het sequentiële 40 logische signaal voor het instellen van het gewenste 800 2 6 71 1 ‘ - 6 - logische patroon wordt aangelegd vanaf hoofdlijn 82 aan de data-ingangsklem B van het schuifregister 124 synchroon met het kloksignaal. Het sequentiële logische signaal wordt stap voor stap verschoven in het schuifregister 124, 5 en de uitgang QH daarvan wordt aangelegd aan de data-ingangsklem B van het schuifregister 128. Op overeenkomstige wijze wordt de uitgang QH van het schuifregister 128 aangelegd aan de data-ingang B van het schuifregister 126, waarvan de uitgang QH wordt aangelegd aan de data-ingangen 10 A-B van het schuifregister 100 via de dataklemmen 14' en 14. De uitgangen QD en QH van de schuifregisters 100 en 102 zijn verbonden met de ingangen A-B van de schuifregisters 102 en 104 resp. Zodoende worden de eerste t/m vierde logische niveau's van het sequentiële logische 15 signaal aangelegd vanaf de uitgangen QH t/m QE van het schuifregister 104 aan de exclusieve NIET-OF-poorten 106, welke ingangs-logische signalen van de kanalen 0 t/m 3 ontvangen. De poorten 106 genereren een uitgangssignaal, wanneer de ingangs-logische signalen van de kanalen 0 t/m 3 20 respectievelijk corresponderen met de eerste t/m vierde logische niveaü's van het sequentiële logische signaal, omdat alle uitgangen van de exclusieve NIET-OF-poorten 106 gemeenschappelijk verbonden zijn tot een aaneengeschakelde EN-poort. De exclusieve NIET-OF-poorten 108 vergelijken 25 resp. ingangs-logische signalen van de kanalen 4 t/m 7 met de vijfde t/m achtste logische niveaü's van het sequentiële logische signaal van de uitgangen QD t/m QA van het schuifregister 104. Op overeenkomstige wijze ontvangen de exclusieve NIET-OF-poorten 110-112 de negende 30 t/m zestiende logische niveaü's van het sequentiële logische signaal van schuifregister 102 en de ingangs-logische signalen van de kanalen 8 t/m 15, teneinde deze te vergelijken.
De woordherkenner volgens de uitvinding werkt 35 volgens de "don't care" modus, waarbij de logische ingang van een gewenst kanaal wordt geëlimineerd van de combinatie-trigger. De zeventiende t/m twintigste logische niveaü's van het sequentiële logische signaal aan de uitgangen QD t/m QA van het schuifregister 100 vormen resp. "don!t 40 care" informatie voor kanaal 0-3, kanaal 4-7, kanaal 8-11, 8 00 2 6 71
- 7 - J
en kanaal 12-15, omdat de OF-poorten 114 de uitgangen ontvangen van de exclusieve NIET-OF-poorten 106 t/m 112 en schuifregister 100. Wanneer bijv. het zeventiende logische niveau aan de uitgang QD van schuifregister 100 5 "hoog" is, worden de logische ingangen van de kanalen 0-3 geëlimineerd van de combinatietrigger. Aangezien NIET-EN-poort 122 de uitgangen ontvangt van de OF-poorten 114 t/m 120, genereert poort 122 "laag" niveau, wanneer de combinatie van de logische signalen van de kanalen 0-15 gelijk 10 is aan het logische patroon, bepaald door de eerste t/m twintigste logische niveau's van het sequentiële logische signaal van hoofdlijn 82. Dit "lage" signaal wordt geïnverteerd door invertor 123, en het "hoge" signaal daarvan is het triggersignaal, gegenereert door de woordherkennersonde 15 58, en aangelegd aan NIET-EN-poort 140 via de trigger- klemmen 16-16*.
De eenentwintigste en negenentwintigste logische niveau*s van hët sequentiële logische signaal aan de uitgangen QH van de schuifregisters 126 'en 128 dienen voor 20 het instellen van het gewenste logische niveau van kanaal 0 van datasonde'60. In deze uitvoeringsvorm ontvangt de woordherkenner 68 push-pull-signalen van ingangsketen 64.
Twee EN-poorten A van de logische poorten 132 en 136 ontvangen uitgangen QH van de schuifregisters 126 en 128, 25 en het kanaal 0 push-pull-logische signaal van datasonde 60.
Indien het gewenste signaal van kanaal 0 "hoog" is ingesteld, zijn de uitgangen GH van de schuifregisters 126 en 128 resp.
"laag" en "hoog". De EN-poorten A van de logische poorten 132 en 136 genereren "laag", wanneer het kanaalnulsignaal 30 "hoog" of het gewenste logische niveau is. Overeenkomstig vergelijken de EN-poorten B van de logische poorten 132 en 136 het kanaal 1 signaal met de tweeëntwintigste en dertigste logische niveau*s van het sequentiële logische signaal van uitgang QG van de schuifregisters 126 en 128.
35 Zodoende genereren de logische poorten 132 en 136 een "hoog" niveau, wanneer de combinatie van de logische signalen van de kanalen 0 t/m 3 gelijk is aan het gewenste logische patroon. Overeenkomstig genereren de logische poorten 134 en 138 een "hoog" niveau, wanneer de combinatie van 40 logische signalen van de kanalen 4 t/m 7 gelijk is aan het 800 2 6 71 * » - 8 - gewenste logische patroon.
Aangezien de push-pull-signalen van de ingangs-informatie en de ingestelde informatie worden gebruikt, kan de "don't care" modus worden toegepast op elk van de 5 kanalen van de datasonde 60. Hiertoe wordt logisch "laag" aangelegd aan twee EN-poorten voor het gewenste kanaal.
De zevenendertigste en achtendertigste niveau's van het sequentiële logische signaal aan de uitgangen QH en HQ van schuifregister 124 worden aangelegd aan logische 10 poorten 130 voor de kwalificeringsingang vanaf keten 142. Wanneer de combinatie van ingangs-logische niveau's, aangelegd aan de woordherkenningssonde 58, de datasonde 60, en de klem 74 gelijk is aan het gewenste logische patroon, ingesteld door het toetsenpaneel 78, genereert 15 daarom NIET-EN poort 140 een "laag" niveau, dat wordt aangelegd aan de teller 86. Er zij op gewezen, dat de woordherkenningssonde 58 kan worden verwijderd van het hoofdframe 56, indien deze sonde niet nodig is. Een geopende klem is werkzaam om een "hoog" niveau te geven 20 aan NIET-EN-poort 140.
Zoals uit de hiervoor gegeven beschrijving duidelijk zal zijn, kan het signaalmeetapparaat volgens de uitvinding de gewenste logische combinatie detecteren van meer logische signalen dan het aantal kanalen van de 25 datasonde, zonder dat daardoor de ruimte-inname van het apparaat wordt vergroot, zodat het apparaat compact kan zijn. Verder is het subframe of de woordherkenningssonde verbonden met het hoofdframe door slechts vijf klemmen ongeacht het aantal kanalen van het subframe. Aangezien 30 de data-invoer voor de combinatietrigger kan geschieden door slechts drie toetsen of schakelaars van "hoog", "laag", en "don't care", en deze toetsen worden gebruikt voor de signalen van zowel de datasonde en de woordherkenningssonde, is een extra toetsenruimte niet nodig. Het gewenste 35 logische patroon, ingesteld door de toetsen, kan worden weergegeven op rasteraftastingsweergeeforgaan 96 voor het bevestigen van het ingestelde patroon.
Hoewel in het bovenstaande de uitvinding is beschreven aan de hand van slechts één voorkeursuitvoering 40 van de uitvinding, zal het de deskundige duidelijk zijn, 800 2 6 71 - 9 - ' dat tal van modificaties kunnen worden aangebracht zonder daardoor te treden buiten het kader van de uitvinding.
Opgave van in de figuren gebruikte verwijzingscijfers: 20 : serie-ingang-parallleluitgang type 5 logisch geheugenorgaan 22-36 : comparator 54 : logische poort 58 : subframe (woordherkenningssonde) 60 : dataprobe 10 64 : ingangsketen 66 : hoge-snelheidsgeheugen 68 : woordherkenner 72 : klokgenerator 78 : toetsenpaneel
15 80 : CPU
86 : teller 88 : spanningsvoeding
90 : CPU RAM
92 : ROM
20 94 : weergeef-RAM
96 :‘ rasteraftastingsweergeeforgaan 98 : videoweergeefformaatbesturing.
- conclusies - 800 2 6 71

Claims (14)

1. Signaalmeetapparaat voor het meten van een ingangssignaal in responsie op een logische combinatie van een aantal logische ingangssignalen, gekenmerkt door: 5 een hoofdframe voor het ontvangen van het te meten ingangssignaal, welk hoofdframe een klokgenerator heeft voor het genereren van een kloksignaal, en organen voor het genereren, van een sequentieel logisch signaal synchroon met het kloksignaal voor het instellen van de 10 logische combinatie, en een subframe, dat een serie-ingang-paralleluitgangs-type logisch geheugenorgaan heeft en vergeüjkingsorganen, waarbij het geheugenorgaan het kloksignaal ontvangt en het sequentiële logische signaal van het hoofdframe 15 teneinde dit sequentiële logische signaal te converteren in een parallel-logisch signaal, en waarbij de vergelijkings-middelen het parallelle logische signaal van het geheugenorgaan vergelij.ken met het aantal logische ingangssignalen, en een uitgangssignaal genereren, wanneer een combinatie 20 van het aantal logische ingangssignalen correspondeert met de genoemde logische combinatie, ingesteld door het hoofdframe, waarbij het uitgangssignaal van de vergelijkings-organen wordt toegevoerd naar het hoofdframe voor het 25 besturen van de operatie van het hoofdframe.
2. Signaalmeetapparaat volgens conclusie 1, m e t het kenmerk, dat het hoofdframe een logische analysator is voor het meten van logische ingangssignalen.
3. Signaalmeetapparaat volgens conclusie 1 of 2, 30 met het kenmerk, dat het subframe een woordherkenner is, bestuurd door het hoofdframe, en die een gedetecteerd uitgangssignaal levert aan het hoofdframe.
4. Signaalmeetapparaat volgens één der voorgaande conclusies, met het kenmerk, dat het serie- 35 ingangs-paralleluitgangstype logische geheugen een schuif- 800 2 6 71 - 11 - * * register is.
5. Signaalmeetapparaat volgens één der voorgaande conclusies, met het kenmerk, dat de vergelijkings-middelen bestaan uit logische poorten.
6. Signaalmeetapparaat volgens één der voorgaande conclusies, met het kenmerk, dat het orgaan voor het genereren van het sequentiële logische signaal bestaat.-uit een toetsenpaneel en een processor,
7. Signaalmeetapparaat volgens één der voorgaande 10 conclusies, met het kenmerk, dat het subframe verder “don't care" capaciteiten bezit.
8. Signaalmeetapparaat volgens conclusie 3, m e t het kenmerk, dat het hoofdframe verder een tweede woordherkenner heeft voor het genereren van een 15 uitgangssignaal, wanneer het logische ingangssignaal, aangelegd aan het hoofdframe, correspondeert met een voor-gekozen logische combinatie.
9. Signaalmeetapparaat volgens conclusie 8, m e t het kenmerk, dat het hoofdframe verder logische 20 middelen omvat voor het genereren van een uitgang, wanneer elk van de twee woordherkenner het uitgangssignaal genereert. 1 Signaalmeetapparaat volgens conclusie’1, uitgevoerd als logische analysator voor het meten van een logisch ingangssignaal of logische ingangssignalen in 25 responsie op een logische combinatie van een aantal logische ingangssignalen, gekenmerkt door een hoofdframe voor het ontvangen van het te meten logische ingangssignaal of signalen, welk hoofdframe een kloksignaalgenerator heeft voor het genereren van het 30 kloksignaal, en instelorganen voor het genereren van een sequentieel logisch signaal synchroon met het kloksignaal, teneinde de logische combinatie in te stellen, een woordherkenner, die een serie-ingang-paralleluitgangstype logisch geheugen heeft voor het conver- X Ί teren van het sequentiële logische signaal tot een parallel logisch signaal, alsmede een vergelijkingsorgaan voor het genereren van een uitgang, wanneer een combinatie van het genoemde aantal logische ingangssignalen corres-5 pondeert met een combinatie van het genoemde parallelle logische signaal van het geheugenorgaan, en tussenverbindingsorganen voor hét verbinden van de woordherkenner met het hoofdframe, waarbij deze tussenverbindingsorganen geleiders omvatten voor het aanvoeren 10 van vermogensspanning, het referentieniveau, het sequentiële logische signaal, het kloksignaal, en het uitgangssignaal.
11. Logische analysator volgens conclusie 10, met het kenmerk, dat het serie-ingangs-paralleluitgangstype logische geheugen een schuifregister 15 is, en dat het vergelijkingsorgaan bestaat uit logische poorten.
12. Logische analysator volgens conclusie 10 of 11, met het kenmerk, dat het hoofdframe een toetsen-paneel en.een processor bevat.
13. Logische analysator volgens conclusie 10, 11 of 12, met het kenmerk, dat de woordherkenner verder een "don't care" vermogen omvat.
14. Logische analysator volgens één der conclusies 10, 11, 12 of 13, m e t het kenmerk, dat het 25 hoofdframe verder een tweede woordherkenner heeft voor het genereren van een uitgangssignaal, wanneer de logische ingangssignalen, aangelegd aan het hoofdframe, corresponderen met de voorgekozen logische combinatie.
15. Logische analysator volgens conclusie 14, m e t 30 het kenmerk, dat het hoofdframe verder logische organen heeft voor het genereren van een uitgang, wanneer elk van de genoemde woordherkenners de genoemde uitgangssignalen genereren. 800 2 6 71
NLAANVRAGE8002671,A 1979-05-23 1980-05-09 Signaalmeetapparaat. NL184646C (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP54063746A JPS6039189B2 (ja) 1979-05-23 1979-05-23 信号測定装置
JP6374679 1979-05-23

Publications (3)

Publication Number Publication Date
NL8002671A true NL8002671A (nl) 1980-11-25
NL184646B NL184646B (nl) 1989-04-17
NL184646C NL184646C (nl) 1989-09-18

Family

ID=13238267

Family Applications (1)

Application Number Title Priority Date Filing Date
NLAANVRAGE8002671,A NL184646C (nl) 1979-05-23 1980-05-09 Signaalmeetapparaat.

Country Status (7)

Country Link
US (1) US4375635A (nl)
JP (1) JPS6039189B2 (nl)
CA (1) CA1145475A (nl)
DE (1) DE3019473C2 (nl)
FR (1) FR2457495A1 (nl)
GB (1) GB2060182B (nl)
NL (1) NL184646C (nl)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5847944U (ja) * 1981-09-29 1983-03-31 横河電機株式会社 マイクロプロセツサアナライザ
US4441183A (en) * 1982-03-22 1984-04-03 Western Electric Company, Inc. Apparatus for testing digital and analog circuits
US4513419A (en) * 1982-10-25 1985-04-23 The Boeing Company Digital conversion circuit and method for testing digital information transfer systems based on serial bit communication words
JPS60223250A (ja) * 1984-04-19 1985-11-07 Toshiba Corp 情報伝送装置
JPS626177A (ja) * 1985-07-03 1987-01-13 Ando Electric Co Ltd トリガ制御装置
US4686526A (en) * 1985-09-12 1987-08-11 The United States Of America As Represented By The United States Department Of Energy Remote reset circuit
DE3804969C1 (nl) * 1988-02-18 1989-09-14 Dr. Johannes Heidenhain Gmbh, 8225 Traunreut, De
FR2638865B1 (fr) * 1988-11-04 1990-12-28 Labo Electronique Physique Analyseur logique avec double declenchement
US8531209B2 (en) * 2009-01-16 2013-09-10 Tektronix, Inc. Multifunction word recognizer element

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3344233A (en) * 1967-09-26 Method and apparatus for segmenting speech into phonemes
IT1003048B (it) * 1972-03-17 1976-06-10 Honeywell Inf Systems Dispositivo per verificare il cor retto comportamento di unita circui tali integrate sequenziali
US3930231A (en) * 1974-06-10 1975-12-30 Xicon Data Entry Corp Method and system for optical character recognition
US4108359A (en) * 1977-03-30 1978-08-22 The United States Of America As Represented By The Secretary Of The Army Apparatus for verifying the execution of a sequence of coded instructions
US4110737A (en) * 1977-08-22 1978-08-29 The Singer Company Character recognition apparatus for serially comparing an unknown character with a plurality of reference characters
US4176780A (en) * 1977-12-06 1979-12-04 Ncr Corporation Method and apparatus for testing printed circuit boards
US4257031A (en) * 1979-07-18 1981-03-17 The Bendix Corporation Digital remote control system

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
COMPUTER DESIGN, vol. 15, no. 2, februari 1976, Littleton, Ma US; J. WAGNER: "Tools for logic analysis", blz. 108,113,114,116. *
COMPUTER DESIGN, vol. 18, no. 3, maart 1979, Littleton, Ma. US; R. LORENTZEN: "Troubleshooting microprocessors with a logic analyzer system", blz. 160-162,164 *

Also Published As

Publication number Publication date
US4375635A (en) 1983-03-01
FR2457495B1 (nl) 1985-04-12
DE3019473C2 (de) 1985-04-04
GB2060182A (en) 1981-04-29
JPS55155263A (en) 1980-12-03
CA1145475A (en) 1983-04-26
GB2060182B (en) 1982-12-22
FR2457495A1 (fr) 1980-12-19
NL184646B (nl) 1989-04-17
DE3019473A1 (de) 1981-03-26
NL184646C (nl) 1989-09-18
JPS6039189B2 (ja) 1985-09-04

Similar Documents

Publication Publication Date Title
US3991299A (en) Bar code scanner
US4597009A (en) Method and circuit arrangement for video-rapid determination of the median of an evaluation window
EP0886207B1 (en) Longest coincidence data detection using associative memory units having interleaved data
NL8002671A (nl) Signaalmeetapparaat.
EP0527366B1 (en) Variable delay circuit
NL8202205A (nl) Werkwijze en inrichting voor het automatisch detecteren van signaalniveau's.
US5488325A (en) Timing generator intended for semiconductor testing apparatus
US6191683B1 (en) System and method for comparing values during logic analysis
US5130646A (en) Circuit for connecting sequentially a plurality of devices to be tested to a tester apparatus
US5371498A (en) Circuit for recognizing key inputs
US3713097A (en) Test bit pattern generator for pattern recognition machines
EP0123381A1 (en) Logic waveform display apparatus
US5970432A (en) Apparatus and method for measuring displacement
CN1365049A (zh) 用于计算机算术运算的部分匹配部分输出高速缓冲存储器
US4992970A (en) System for reading or setting printed circuit boards voltage of computer by support processor
US4193038A (en) Key input apparatus
US5457455A (en) Real time keyboard scanner
JPH0545418A (ja) タイミング校正装置
EP0363475B1 (en) An improved target association method
JP3134425B2 (ja) キー入力方法
NL8004331A (nl) Methode voor het weergeven van logische signalen.
US5023810A (en) Image label updating device using serially connected modules
JPH09128241A (ja) ファジーロジックプロセッサの言語入力値の所属関数値に対する配列方法および装置
EP0642136A2 (en) Apparatus for generating address data
US5914541A (en) Method of generating a switching signal on reaching a particular condition, and circuit for carrying out the method

Legal Events

Date Code Title Description
BA A request for search or an international-type search has been filed
A85 Still pending on 85-01-01
BB A search report has been drawn up
BC A request for examination has been filed
V1 Lapsed because of non-payment of the annual fee