MXPA05013953A - Metodo y aparato para la deteccion de frecuencia robusta de un canal de sincronizacion secundario de acceso multiple de division de codigo de banda ancha. - Google Patents

Metodo y aparato para la deteccion de frecuencia robusta de un canal de sincronizacion secundario de acceso multiple de division de codigo de banda ancha.

Info

Publication number
MXPA05013953A
MXPA05013953A MXPA05013953A MXPA05013953A MXPA05013953A MX PA05013953 A MXPA05013953 A MX PA05013953A MX PA05013953 A MXPA05013953 A MX PA05013953A MX PA05013953 A MXPA05013953 A MX PA05013953A MX PA05013953 A MXPA05013953 A MX PA05013953A
Authority
MX
Mexico
Prior art keywords
signal
correlated
real
correlator
imaginary
Prior art date
Application number
MXPA05013953A
Other languages
English (en)
Inventor
Wen Gao
Original Assignee
Thomson Licensing
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing filed Critical Thomson Licensing
Publication of MXPA05013953A publication Critical patent/MXPA05013953A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/70735Code identification
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7083Cell search, e.g. using a three-step approach
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/709Correlator structure
    • H04B1/7093Matched filter type

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

Las modalidades descritas pueden referirse a un metodo y aparato para realizar una correlacion con respecto a una senal recibida. Un primer correlador (108) puede correlacionar una parte real de una primera caracteristica de la senal recibida para producir una primera senal correlacionada real. Un segundo correlador (110) puede correlacionar una parte imaginaria de la primer caracteristica de la senal recibida para producir una primera senal correlacionada imaginaria. Un tercer correlador (114) puede correlacionar una parte real de una segunda caracteristica de la senal recibida para producir una segunda senal correlacionada real. Un cuarto correlador (116) puede correlacionar una parte imaginaria de la segunda caracteristica de la senal recibida para producir una segunda senal correlacionada imaginaria. La logica (118) puede combinar una senal que corresponde a la primera senal correlacionada real, una senal que corresponde a la primera senal correlacionada imaginaria, la segunda senal correlacionada real y la segunda senal correlacionada imaginaria para producir una parte real de un senal de frecuencia ajustada y una aparte imaginaria de la senal de frecuencia ajustada.

Description

MÉTODO Y APARATO PARA LA DETECCIÓN DE FRECUENCIA ROBUSTA DE UN CANAL DE SINCRONIZACIÓN SECUNDARIO DE ACCESO MÚLTIPLE DE DIVISIÓN DE CÓDIGO DE BANDA ANCHA CAMPO DE LA INVENCIÓN La presente invención se relaciona con el procesamiento de señales de acceso de múltiple división de código ("CDMA") recibidas.
ANTECEDENTES DE LA INVENCIÓN Esta sección tiene la intención de introducir al lector en varios aspectos de la técnica que se pueden relacionar con varios aspectos de la presente invención, que se describen y/o se reivindican a continuación. Se cree que esta descripción es útil para proporcionar a! lector con información de antecedentes para facilitar la comprensión de los diferentes aspectos de la presente invención. De conformidad con esto, se debe entender que las opiniones se deben leer a la luz de esto, y no como admisiones de la técnica previa. Los fabricantes de dispositivos de comunicación inalámbrica tienen una amplia variedad de tecnología de transmisión para seleccionar cuando se diseñan los sistemas inalámbricos. Algunas tecnologías ejemplíficativas incluyen el acceso múltiple de división de tiempo ("TDMA"), acceso múltiple de división de código ("CDMA") y sus similares. El CDMA, que típicamente se ¡mplementa con el uso de una tecnología de amplio espectro de secuencia directa, es muy popular en los sistemas de comunicación que incluyen teléfonos celulares y sus semejantes. En un sistema CDMA, un código o símbolo se asigna a todos los bits de habla en una señal de voz. Los símbolos se codifican a través de un espectro de frecuencia y se transmiten a un receptor. Cuando se reciben los símbolos CDMA codificados, se decodifican y se reagrupan en una señal representativa de la señal original de voz.
Al procesar señales CDMA recibidas, puede ser difícil detectar símbolos largos' en presencia de un desplazamiento de frecuencia. Debido a que los microcircuitos (cada microcircuito es igual a un bit en un código de distribución) que forman un símbolo puede tender a girar en presencia de un desplazamiento de frecuencia, es posible que los microcircuito giren por completo alrededor del plano complejo durante el período de integración de un símbolo. Cuando esto sucede, los microcircuitos pueden combinarse destructivamente para producir picos de correlación muy pequeños. Un método para resolver este problema puede implementarse en un bloque de sincronización de frecuencia en el hardware, para alcanzar desplazamientos de frecuencia de tolerancia más alta, pero tales soluciones son muy caras. A falta de estas costosas soluciones de hardware, un receptor puede solamente tener la capacidad de detectar símbolos largos en presencia de desplazamientos de frecuencia relativamente bajos. Es conveniente un aparato y un método para la detección de símbolos largos en presencia de un desplazamiento de frecuencia relativamente alto.
BREVE DESCRIPCIÓN DE LA INVENCIÓN Las modalidades descritas pueden referirse a un método y aparato para realizar una correlación con respecto a una señal recibida. Un primer correlador puede correlacionar una parte real de una primera característica de la señal recibida para producir una primera señal correlacionada real. Un segundo correlador puede correlacionar una parte imaginaria de la primera característica de la señal recibida para producir una primera señal correlacionada imaginaria. Un tercer correlador puede correlacionar una parte real de una segunda característica de la señal recibida para producir una segunda señal correlacionada real. Un cuarto correlador puede correlacionar una parte imaginaria de la segunda característica de la señal recibida para producir una segunda señal correlacionada imaginaria. El lógico puede combinar una señal que corresponde a la primera señal correlacionada real, una señal que corresponde a la primera señal correlacionada imaginaria, la segunda señal correlacionada real y la segunda señal correlacionada imaginaria para producir una parte real de una señal ajustada de frecuencia y una parte imaginaria de la señal ajustada de frecuencia.
BREVE DESCRIPCIÓN DE LOS DIBUJOS En los dibujos: La Figura 1 es un diagrama en bloque de un receptor CDMA ejemplificativo en donde se pueden emplear las modalidades de la presente invención. La Figura 2, que comprende la Figura 2A y la Figura 2B, es un diagrama en bloque de un bloque de correlación de canal secundario de sincronización que se puede emplear en un bloque de búsqueda de celda de conformidad con una modalidad de la presente invención; y La Figura 3 es un diagrama en bloque de un bloque de ajuste de frecuencia de código primario de sincronización ("PSC") de conformidad con una modalidad de la presente invención.
DESCRIPCIÓN DETALLADA DE LA INVENCIÓN Una o más modalidades específicas de la presente invención serán descritas a continuación. En un esfuerzo de proporcionar una descripción concisa de estas modalidades, no se describirán todas las características de la implementación real en la especificación. Se debe observar que el desarrollo de tal implementación, como en cualquier proyecto de ingeniería o diseño, se pueden tomar muchas decisiones específicas para la implementación para alcanzar los objetivos del desarrollado^ tal como la compatibilidad con el sistema relacionado y las restricciones relacionadas con la aplicación, que pueden variar de una implementación a otra. Además, se debe apreciar que tal esfuerzo de desarrollo puede ser complejo y consumidor de tiempo, pero no obstante, será una rutina que se enfoca en el diseño, fabricación, por lo cual las personas experimentadas en la técnica podrán verse beneficiadas con esta descripción. La Figura 1 es un diagrama que muestra un receptor CD A ejemplificativo en donde se pueden emplear las modalidades de la presente invención. El receptor CDMA por lo general, se señala con el número 10 de referencia. Después de recibir una señal CDMA análoga, se convierte en una señal digital por un convertidor 12 análogo a digital. La salida digital del convertidor 12 análogo a digital se entrega a un filtro 14 igualado. El filtro 14 igualado produce una señal que coincide con la forma de la señal transmitida. La salida del filtro 14 igualado se entrega a una línea 16 de retraso de toma, la cual proporciona la salida para varios componentes del receptor. Las diferentes tomas de la línea de retraso de toma 16 se puede ajusfar para sincronizar la operación del receptor 10 CDMA. Una salida de la línea de retraso de toma 16 se entrega a un bloque de búsqueda de celda 18. El bloque de búsqueda de celda puede implementarse en receptores que sean compatibles con las normas de comunicación inalámbrica de tercera generación ("3G"), como la norma de Sistema de Telecomunicaciones Móviles Universal ("UMTS") de Acceso Múltiple de División de Código de Banda Ancha ("WCDMA"), la cual se incorpora aquí como referencia, con el fin de sincronizar una terminal móvil como un teléfono celular con una estación de base. El bloque de búsqueda de celda 18 puede llevar a cabo la sincronización con el teléfono del usuario cuando se enciende o cuando se pierde la sincronización con la estación de base (por ejemplo, después de entrar en un túnel). En la norma UMTS WCDMA, tanto ei canal primario de sincronización "SCH") como el canal piloto común ("CPICH") tienen una longitud de 256 chips. El canal SCH primario es disperso y solamente contiene datos durante los primeros 256 chips de cada 2560 ranura de chips. Los mismos datos se repiten para cada ranura en el cuadro y todos los cuadros llevan el mismo canal SCH primario. Además, todas las celdas en un sistema WCDMA transmiten canales SCH primarios idénticos. Una vez que se adquiere el canal SCH primario por una terminal móvil, el receptor habrá adquirido el símbolo de chip y la sincronización de ranura. Sin embargo, ya que el SCH primario contiene los mismos datos en cada ranura, no se puede utilizar para alcanzar la sincronización de cuadro ya que todas las ranuras en un cuadro son idénticas y por lo tanto, no se pueden utilizar para determinar la ubicación del inicio del cuadro. La firma de datos en el canal SCH (tanto el SCH primario como el secundario) se utiliza para indicar a la terminal móvil si se utiliza o no la codificación de diversidad de transmisión con separación de tiempo ("STTD") en el canal físico de control común primario descendente ("P-CCPCH"). La polaridad del canal SCH no afecta el proceso de búsqueda de celda, ya que los algoritmos solamente procesan la magnitud de las correlaciones de la señal. La señal transmitida en el canal SCH primario es llamada código primario de sincronización ("PSC") y se construye de una secuencia Golay jerárquica. Se eligió esta secuencia debido a que tiene buenas propiedades de auto-correlación aperiódica. Otra característica deseable de la secuencia es que se puede utilizar un filtro igualado de baja complejidad para procesarla. La complejidad reducida del filtro igualado es posible debido a la naturaleza jerárquica de la secuencia. El canal SCH secundario es diferente para cada celda en un sistema U TS y su propósito es ayudar el receptor a obtener la sincronización de cuadro así como a conocer el grupo de código de revoltura utilizado en la celda actual. Al igual que el canal SCH primario, el canal SCH secundario solamente se transmite durante los primeros 256 chips de cada ranura. Cada ranura de un cuadro contiene un código secundario de sincronización ("SSC"). Existen un total de 16 posibles SSC. Estos SSC son de valores complejos y están con base en las secuencias Hadamard. El CPICH es una señal piloto descendente continua que contiene una secuencia de entrenamiento conocida revuelta por el código de revoltura de la celda actual. La secuencia de entrenamiento utilizada es una constante 1+j. A diferencia del canal SCH, el CPICH es una señal continua que se transmite por la duración completa de cada cuadro. Una vez que se determina el grupo de código de revoltura correcto, el receptor puede correlacionarlo contra el CPICH con el uso de cada uno de los ocho diferentes códigos de revoltura en un grupo de código determinado con el fin de encontrar el código de revoltura correcto para la celda actual.
El bloque de búsqueda de celda 18 lleva a cabo por lo menos dos funciones. Primero, adquiere el canal SCH primario para alcanzar la sincronización de ranura. Un cuadro UMTS (con duración de 10 ms) consiste de 38400 chips. El cuadro está formado de 15 ranuras, cada una de 2560 chips de longitud. Después de que el bloque de búsqueda de celda 18 adquiere la sincronización de ranura, el receptor 10 CDMA tiene conoce los límites de la ranura, pero todavía no conoce cuándo empieza el cuadro. Segundo, el bloque de búsqueda de celda 18 entonces adquiere el canal SCH secundario con el fin de alcanzar la sincronización de cuadro. En forma simultánea, la adquisición del canal SCH secundario determina en forma única el grupo de código de revoltura descendente que se transmitirá. Cada grupo de código contiene ocho posibles códigos de revoltura y el bloque los correlaciona contra cada uno para determinar cuál tiene el pico más alto (y por lo tanto, la mayor probabilidad de ser transmitido). Una vez determinado, otros bloques en el receptor 10 CDMA pueden sintonizarse con la estación de base con el uso de este código de revoltura. La identificación del canal SCH secundario por el bloque de búsqueda de celda 18 se describe con mayor detalle con referencia a las Figuras 2 y 3. La línea de retraso de toma 16 entrega una segunda salida al bloque 20 de búsqueda. Un generador 26 de código de revoltura también entrega una señal al bloque 20 de búsqueda. El bloque 20 de búsqueda correlaciona las muestras recibidas contra las diferentes versiones retrasadas del código de revoltura. Al monitorear las salidas de correlación a diferentes desplazamientos del código de revoltura, el bloque busca los picos que representan las señales de trayectos múltiples en donde el receptor puede recibir datos. Una pluralidad de circuitos 22, 24 de dedo 1-N pueden estar incluidos en el receptor CD A 10 Los circuitos 22, 24 de dedo pueden recibir la entrada de la linea de retraso de toma 16, el generador 26 de código de revoltura y el generador 28 de código de distribución. En un sistema CDMA de amplio espectro, tal como el requerido por UMTS, los bits de datos se utilizan para modular los códigos de distribución de diferentes longitudes. Cuando un bit se modula en un código de distribución de una longitud cuatro, la velocidad de datos será alta (ya que un bit se puede enviar cada cuatro chips) pero la ganancia de procesamiento será baja (ya que no hay mucha ganancia de correlación de la correlación contra una secuencia de cuatro chips corta). Cada uno de los circuitos 22, 24 de dedo puede dejarse caer en un pico encontrado por el bloque 20 de búsqueda. Cada uno de los circuitos 22, 24 de dedo puede contener un correlador que correlaciona las muestras recibidas contra el código de revoltura retrasado por una cantidad determinada. Los circuitos 22, 24 de dedo pueden des-distribuir ios datos. La salida de los circuitos 22, 24 de dedo se entrega a un combinador 30 de relación máxima ("MRC"). EL MRC 30 toma las muestras de cada circuito de dedo (que corresponden a diferentes versiones de trayecto múltiple en la misma señal transmitida descendente), las gira por sus pilotos para alinear la fase de las señales y las agrupa juntas para forma un cálculo de los símbolos transmitidos que serán procesados por el receptor 10 CDMA. Las salidas del bloque de búsqueda de celda 18, el bloque 20 de búsqueda y el MRC 30 pueden ser entregadas a un procesador incorporado (no mostrado) para otro procesamiento. Como se mencionó, la Figura 2 también ilustra la operación del bloque de búsqueda de celda 18 para correlacionar el canal SCH secundario en una señal WCDMA recibida. La Figura 2, que comprende la Figura 2A y la Figura 2B, en un diagrama en bloque de un bloque de correlación SCH secundario que se puede emplear en un bloque de búsqueda de celda de conformidad con una modalidad de la presente invención. El bloque de correlación SCH secundario por lo general se señala con el número 100 de referencia tanto en la Figura 2A como en la Figura 2B. El bloque 100 de correlación SCH secundario puede utilizar la salida de una correlación para el canal SCH primario para derivar un ajuste de frecuencia que se aplica antes de la segunda etapa de correlación para el canal SCH secundario. De este modo el algoritmo de detección SCH secundario puede funcionar bajo desplazamientos de frecuencia muy alto. Para empezar con la Figura 2A, el bloque 100 de correlación SCH secundario comprende una señal 102 de reloj para sincronizar sus operaciones. También se incluye una señal 104 de reajuste que se puede utilizar para reajustar el bloque 100 de correlación SCH secundario, por ejemplo, luego de su inicio. El canal SCH secundario está diseñado como una secuencia jerárquica. La recepción de ese canal se logra al primero correlacionarlo contra una de las secuencias jerárquicas. La salida del correlador entonces se correlaciona contra la secuencia jerárquica secundaria. Típicamente, la primera correlación es para la secuencia b del canal SCH secundario (definido en la norma UMTS WCDMA) y la segunda correlación es para la secuencia Hz (definida en la norma UMTS WCDMA). Un bloque 106 de muestra descendente recibe una muestra recibida (por ejemplo, desde la línea de retraso de toma 16 (Figura 1)). La muestra recibida puede comprender una parte real (rx_muestra_re) y una parte imaginaria (rx_muestra_im). La porción real (muestradescendente_re) de la salida del bloque 106 muestra descendente se entrega a un correlador 108 PSC y a un correlador 114 SSC b. La porción imaginaria (descarga_im) de la salida del bloque 106 de muestra descendente se entrega a un correlador 110 PSC y a un correlador 116 SSC b. La salida del correlador 108 PSC (psc_corr_re) y la salida del correlador 110 PSC (psc_corr_im) se entregan a un bloque 112 de ajuste de frecuencia PSC. La salida del bloque 112 de ajuste de frecuencia PSC, que comprende la parte real (frec_aj_re) y la parte imaginaria (frec_aj_im) se entregan a un multiplicador 118. Las salidas del correlador 114 SSC b y del correlador 116 SSC b también se entregan al multiplicador 118. Los correladores 108 y 110 PSC se correlacionan contra una secuencia a del canal SCH primario (definido en la norma UMTS WCDMA). Esta correlación ocurre en forma simultánea con la operación de los correladores 114 y 116 SSC b. El bloque 112 de ajuste de frecuencia PSC computa las muestras con valores complejos (uno por cada período de correlación de secuencia SSC b) que se multiplica por las salidas de los correladores SSC b por el multiplicador 118 antes de que la salida del multiplicador 118 sea entregada para otro procesamiento por los correladores SSC Hz (consultar Figura 2B). Este factor de ajuste gira las muestras con el fin de corregir la rotación debida al desplazamiento de frecuencia. Con referencia a la Figura 2B, una parte real (mult_re) de la salida del multiplicador 118 se entrega al correlador 120 SSC Hz y una parte imaginaria (mu!t_Jm) de la salida del multiplicador 119 se entrega a un correlador 122 SSC Hz. La salida del correlador 120 SSC Hz (psc_corr2_re) y la salida del correlador 122 SSC Hz (psc_corr2_i m) se entregan a un combinador 124 no coherente. La salida del combinador 124 no coherente (combinador_saiida) se entrega a un acumulador 126 de memoria de cuadro. La salida del acumulador 126 de memoria de cuadro (acum_salida) se entrega a un localizador 128 de pico SSC. La salida del localizador 128 (ssc_picos) se entrega a un detector 130 de pico SSC. El detector 130 de pico SSC proporciona una salida de revol_código_grupo y una salida de ranura_desplaz, que se utilizan para otro procesamiento. La Figura 3 es un diagrama de un bloque de ajuste de frecuencia PSC de conformidad con una modalidad de la presente invención. El bloque de ajuste de frecuencia PSC mostrado en la Figura 3 corresponde al bloque 112 de ajuste de frecuencia PSC (Figura 2), de modo que se señala con el número 112 de referencia.
EL bloque 112 de ajuste de frecuencia PSC recibe la señal psc_corr_re desde el correlador 108 PSC y la señal psc_corr_im desde el correlador 110 PSC. La señal psc_corr_re se entrega a un bloque 204 de multiplicación compleja. La señal psc_corr_im se entrega a un bloque 202 de cambio de signo, el cual determina el conjugado complejo de la señal psc_corr_im. La salida del bloque 202 de cambio se entrega al bloque 204 de multiplicación compleja. El bloque 204 de multiplicación compleja multiplica las señales recibidas por un segundo estrato almacenado de la secuencia 206 PSC. La secuencia almacenada comprende 16 muestras, como se muestra en la Figura 3. La salida real del bloque 204 de multiplicación compleja corresponde a la señal frec_aj_re mostrada en la Figura 2A. Una parta imaginaria de la salida del bloque 204 de multiplicación compleja se entrega al bloque 208 de cambio de signo, el cual toma el conjugado complejo. La salida del bloque 208 de cambio de signo corresponde a la señal frec_aj_im mostrado en la Figura 2A. Mientras la invención es susceptible de varias modificaciones y formas alternativas, las modalidades específicas han sido mostradas a manera de ejemplo en los dibujos y serán descritas aquí con detalle. Sin embargo, se debe entender que la invención no tiene la intención de quedar limitada a las formas particulares expuestas. Más bien, la invención tiene el propósito de abarcar todas las modificaciones, equivalentes y alternativas que caigan dentro del espíritu y alcance de la invención, como se definen por las reivindicaciones anexas.

Claims (20)

REIVINDICACIONES
1. Un aparato para llevar a cabo una correlación con respecto a una señal recibida, el aparato está caracterizado porque comprende: un primer correlador 108 que correlaciona la parte real de una primera característica de la señal recibida para producir una primera señal correlacionada real; un segundo correlador 110 que correlaciona la parte imaginaria de la primera característica de la señal recibida para producir una primera señal correlacionada imaginaria; un tercer correlador 114 que correlaciona la parte real de una segunda característica de la señal recibida para producir una segunda señal correlacionada real; un cuarto correlador 116 que correlaciona la parte imaginaria déla segunda característica de la señal recibida para producir una segunda señal correlacionada imaginaria; un lógico 118 que combina una señal que corresponde a la primera señal correlacionada real, una señal que corresponde a la primera señal correlacionada imaginaria, la segunda señal correlacionada real y la segunda señal correlacionada imaginaria para producir una parte real de una señal ajustada de frecuencia y una parte imaginaria de la señal ajustada de frecuencia.
2. El aparato de conformidad con la reivindicación 1, caracterizado porque además comprende: un bloque 112 de ajuste de frecuencia que recibe la primera señal correlacionada real y la segunda señal correlacionada real y produce la señal que corresponde a la primera señal correlacionada real y la señal que corresponde a la primera señal correlacionada imaginaria.
3. El aparato de conformidad con la reivindicación 2, caracterizado porque el bloque de ajuste de frecuencia comprende un bloque de ajuste de frecuencia de código primario de sincronización ("PSC").
4. El aparato de conformidad con la reivindicación 1, caracterizado porque el primer correlador y el segundo correlador comprenden correladores de código primario de sincronización ("PSC").
5. El aparato de conformidad con la reivindicación 1, caracterizado porque el tercer correlador y el cuarto correlador comprenden correladores b de código secundario de sincronización ("SSC").
6. El aparato de conformidad con la reivindicación 1, caracterizado porque la primera característica corresponde a una secuencia de un canal SCH primario.
7. El aparato de conformidad con la reivindicación 1, caracterizado porque la segunda característica corresponde a una secuencia b de un canal SCH secundario.
8. El aparato de conformidad con la reivindicación 1, caracterizado porque el aparato comprende una porción de un receptor de acceso múltiple de división de código.
9. El aparato de conformidad con la reivindicación 1, caracterizado porque el aparato comprende una porción de un receptor que es compatible con la norma de Universal Mobile Telecommunications System ("UMTS") Wideband Code División Múltiple Access ("WCDMA").
10. Un receptor de acceso múltiple de división de código ("CDMA") que recibe una señal CDMA, el receptor CDMA está caracterizado porque comprende: un convertidor 12 análogo a digital que recibe una señal CDMA y convierte la señal CDMA en una señal digital; un filtro 14 igualado que filtra la señal digital para producir una señal digital filtrada; una línea de retraso de toma 16 que recibe la señal digital filtrada para producir una señal digital filtrada retrasada; y un bloque de búsqueda de celda que comprende: un primer correlador 108 que correlaciona por lo menos una porción de la señal digital filtrada retrasada para una parte real de una primera característica de la señal recibida para producir una primera señal correlacionada real; un segundo correlador 110 que correlaciona por lo menos una porción de la señal digital filtrada retrasada para una parte imaginaria de la primera característica de la señal recibida para producir una primera señal correlacionada imaginaria; un tercer correlador 114 que correlaciona por lo menos una porción de la señal digital filtrada retrasada para una parte real de la segunda característica de la señal recibida para producir una segunda señal correlacionada real; un cuarto correlador 116 que correlaciona por lo menos una porción de la señal digital filtrada retrasada para una parte imaginaria de la segunda característica de la señal recibida para producir una segunda señal correlacionada imaginaria; y un lógico 118 que combina una señal que corresponde a la primera señal correlacionada real, una señal que corresponde a la primera señal correlacionada imaginaria, la segunda señal correlacionada real y la segunda señal correlacionada imaginaria para producir una parte real de una señal ajustada de frecuencia y una parte imaginaria de la señal ajustada de frecuencia.
11. El receptor CDMA de conformidad con la reivindicación 10, caracterizado porque además comprende: un bloque 112 de ajuste de frecuencia que recibe una primera señal correlacionada real y la segunda señal correlacionada real y produce la señal que corresponde a la primera señal correlacionada real y la señal que corresponde a la primera señal correlacionada imaginaria.
12. El receptor CDMA de conformidad con la reivindicación 11, caracterizado porque el bloque de ajuste de frecuencia comprende un bloque de ajuste de frecuencia de código primario de sincronización ("PSC").
13. El receptor CDMA de conformidad con la reivindicación 10, caracterizado porque el primer correlador y el segundo correlador comprenden correladores de código primario de sincronización ("PSC").
14. El receptor CDMA de conformidad con la reivindicación 10, caracterizado porque el tercer correlador y el cuarto correlador comprenden correladores b de código primario de sincronización ("PSC").
15. Un método para realizar una correlación con respecto a la señal recibida, caracterizado porque comprende: correlacionar (108, 110) contra una primera característica de la señal recibida para producir una primera señal correlacionada; correlacionar (114, 116) contra una segunda característica de la señal recibida para producir una segunda señal correlacionada; llevar a cabo (112) un ajuste de frecuencia en la primera señal correlacionada con la segunda señal correlacionada para producir una señal ajustada de frecuencia correlacionada; combinar (118) la señal correlacionada ajustada con la segunda señal correlacionada para producir una señal ajustada de frecuencia correlacionada.
16. El método de conformidad con la reivindicación 15, caracterizado porque la primera característica corresponde a una secuencia de un canal SCH primario.
17. El método de conformidad con la reivindicación 15, caracterizado porque la segunda característica corresponde a una secuencia b de un canal SCH secundario.
18. El método de conformidad con la reivindicación 15, caracterizado porque además comprende el paso de: determinar el conjugado complejo de una porción imaginaria de la primera señal correlacionada.
19. El método de conformidad con la reivindicación 15, caracterizado porque además comprende el paso de: multiplicar la primera señal correlacionada por una secuencia de código primario de sincronización ("PSC") para producir una señal correlacionada, ajustada intermedia.
20. El método de conformidad con la reivindicación 15, caracterizado porque además comprende el paso de: determinar el conjugado complejo de una porción imaginaria de la señal correlacionada ajustada intermedia para formar una porción imaginaria de la señal correlacionada ajustada.
MXPA05013953A 2003-07-02 2004-07-01 Metodo y aparato para la deteccion de frecuencia robusta de un canal de sincronizacion secundario de acceso multiple de division de codigo de banda ancha. MXPA05013953A (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/612,310 US7684472B2 (en) 2003-07-02 2003-07-02 Method and apparatus for frequency-robust detection of a wideband code division multiple access secondary synchronization channel
PCT/US2004/021304 WO2005002312A2 (en) 2003-07-02 2004-07-01 Method and apparatus for frequency-robust detection of a wideband code division multiple access secondary synchronization channel

Publications (1)

Publication Number Publication Date
MXPA05013953A true MXPA05013953A (es) 2006-05-31

Family

ID=33552489

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA05013953A MXPA05013953A (es) 2003-07-02 2004-07-01 Metodo y aparato para la deteccion de frecuencia robusta de un canal de sincronizacion secundario de acceso multiple de division de codigo de banda ancha.

Country Status (8)

Country Link
US (1) US7684472B2 (es)
EP (1) EP1638448A4 (es)
JP (1) JP4664286B2 (es)
KR (1) KR20060025588A (es)
CN (1) CN1890933A (es)
BR (1) BRPI0412024A (es)
MX (1) MXPA05013953A (es)
WO (1) WO2005002312A2 (es)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BRPI0519320A2 (pt) * 2005-01-14 2009-01-13 Thomson Licensing hardware pesquisador para realizar uma determinaÇço de càdigo de misturaÇço
WO2006078233A1 (en) * 2005-01-14 2006-07-27 Thomson Licensing Ram-based scrambling code generator for cdma
US8059776B2 (en) 2005-01-14 2011-11-15 Thomson Licensing Method and system for sub-chip resolution for secondary cell search
US8223623B2 (en) * 2005-03-28 2012-07-17 Qualcomm Incorporated Timing and frequency acquisition for OFDM systems
CN101197804B (zh) * 2006-12-04 2011-09-21 华为技术有限公司 一种同步处理方法及系统
US8457178B2 (en) * 2007-03-26 2013-06-04 Qualcomm Incorporated Frequency offset estimator
KR101512334B1 (ko) * 2008-09-09 2015-04-15 삼성전자주식회사 비동기식 이동통신 시스템에서 셀 탐색 방법 및 장치
US20100124175A1 (en) * 2008-11-14 2010-05-20 Chi-Tung Chang Apparatus and method for adaptively calculating symbolic start position
KR101507087B1 (ko) * 2009-01-07 2015-03-30 삼성전자주식회사 광대역 무선통신 시스템에서 부 동기 채널 송수신 장치 및 방법
CN102769477B (zh) * 2011-05-06 2014-08-27 普天信息技术研究院有限公司 实现小区搜索和下行同步的方法和系统
US9215622B1 (en) * 2012-07-30 2015-12-15 GoNet Systems Ltd. Method and systems for associating wireless transmission with directions-of-arrival thereof
TWI510034B (zh) * 2013-12-02 2015-11-21 Realtek Semiconductor Corp 載波頻率偏移校正方法以及機器可讀媒體
KR102341299B1 (ko) * 2015-02-11 2021-12-21 삼성전자주식회사 셀 탐색 및 주파수 옵셋 추정 방법 및 장치
CN108738123B (zh) * 2017-04-14 2020-12-25 普天信息技术有限公司 一种同步信号发送方法和装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5414729A (en) * 1992-01-24 1995-05-09 Novatel Communications Ltd. Pseudorandom noise ranging receiver which compensates for multipath distortion by making use of multiple correlator time delay spacing
JP3289851B2 (ja) * 1993-06-03 2002-06-10 ソニー株式会社 無線装置
JP2741336B2 (ja) * 1993-11-26 1998-04-15 エヌ・ティ・ティ移動通信網株式会社 帯域拡散信号受信機の周波数誤差補正装置
US6526091B1 (en) * 1998-08-17 2003-02-25 Telefonaktiebolaget Lm Ericsson Communication methods and apparatus based on orthogonal hadamard-based sequences having selected correlation properties
US6298227B1 (en) * 1998-12-22 2001-10-02 Ericsson Inc. Method and apparatus for frequency conversion for a receiver with a limited-accuracy oscillator
US6567482B1 (en) * 1999-03-05 2003-05-20 Telefonaktiebolaget Lm Ericsson (Publ) Method and apparatus for efficient synchronization in spread spectrum communications
US7039036B1 (en) * 1999-04-01 2006-05-02 Texas Instruments Incorporated Reduced complexity primary and secondary synchronization codes with good correlation properties for WCDMA
SG90052A1 (en) * 1999-05-28 2002-07-23 Oki Techno Ct Singapore Pte A cdma receiver
KR100319927B1 (ko) * 2000-01-11 2002-01-09 윤종용 비동기식 광대역 직접 시퀀스 코드분할다중접속 수신기의셀 탐색 장치 및 각 셀에 고유한 코드 획득 방법
JP2002009670A (ja) * 2000-06-23 2002-01-11 Hitachi Ltd 同期捕捉回路
JP3394530B2 (ja) * 2001-08-07 2003-04-07 松下電器産業株式会社 セルサーチ装置およびセルサーチ方法
GB2386444B (en) * 2002-03-12 2004-05-26 Toshiba Res Europ Ltd Digital correlators
US7126981B2 (en) * 2002-04-25 2006-10-24 Accton Technology Corporation Method and apparatus for cell search for W-CDMA with effect of clock offset
TWI224740B (en) * 2002-07-31 2004-12-01 Interdigital Tech Corp Start-up automatic frequency control (AFC) method and apparatus
US7315600B2 (en) * 2004-03-30 2008-01-01 Arm Limited Asynchronous FIFO apparatus and method for passing data between a first clock domain and a second clock domain and a second clock domain of a data processing apparatus

Also Published As

Publication number Publication date
EP1638448A4 (en) 2011-09-28
WO2005002312A2 (en) 2005-01-13
EP1638448A2 (en) 2006-03-29
US7684472B2 (en) 2010-03-23
US20050002446A1 (en) 2005-01-06
JP2007525101A (ja) 2007-08-30
CN1890933A (zh) 2007-01-03
JP4664286B2 (ja) 2011-04-06
BRPI0412024A (pt) 2006-08-15
KR20060025588A (ko) 2006-03-21
WO2005002312A3 (en) 2006-05-18

Similar Documents

Publication Publication Date Title
RU2283537C2 (ru) Способ и устройство для второго этапа поиска в системе ш-мдкр
US7508866B2 (en) Acquisition matched filter for W-CDMA systems providing frequency offset robustness
US8345714B2 (en) Cell search method and apparatus for asynchronous mobile communication system
US7580428B1 (en) 3GPP WCDMA receiver using pipelined apparatus and method for performing cell searches
EP1735920A1 (en) Methods and structures for rapid code acquisition in spread spectrum communications
MXPA05013953A (es) Metodo y aparato para la deteccion de frecuencia robusta de un canal de sincronizacion secundario de acceso multiple de division de codigo de banda ancha.
US7023831B2 (en) CDMA mobile communications apparatus and base station detecting method used therefor
WO2001056240A1 (en) Apparatus and method for sub-chip offset correlation in spread-spectrum communication systems
US20050002442A1 (en) Method and apparatus for detection of Pilot signal with frequency offset using multi-stage correlator
AU775897B2 (en) Cell search method to subtract autocorrelation patterns from a correlation value profile
CN100364254C (zh) 一种频偏估计装置和方法
US7324585B2 (en) System and method for performing symbol boundary-aligned search of direct sequence spread spectrum signals
KR20080040524A (ko) 이동 통신 시스템에서 셀 아이디 검출 장치 및 방법
JP2002185441A (ja) フレームタイミング検出回路、フレームタイミング検出方法、セルサーチ装置、およびセルサーチ装置を用いた携帯無線端末
KR100353840B1 (ko) 무선통신 시스템에서의 셀 탐색 장치 및 그 방법
Bahl Designing hardware efficient acquisition units for initial cell search in WCDMA
Mishra Performance Enhancements to the WCDMA Cell Search Algorithms
JP4022732B2 (ja) 遅延プロファイル決定方法および装置
JP2002158614A (ja) Cdma受信装置
AU2776602A (en) Delay profile measurement for a spread spectrum receiver

Legal Events

Date Code Title Description
FA Abandonment or withdrawal