MXPA02005309A - Sistema de comunicacion de datos y metodo, programa de computadora y medio de registro. - Google Patents

Sistema de comunicacion de datos y metodo, programa de computadora y medio de registro.

Info

Publication number
MXPA02005309A
MXPA02005309A MXPA02005309A MXPA02005309A MXPA02005309A MX PA02005309 A MXPA02005309 A MX PA02005309A MX PA02005309 A MXPA02005309 A MX PA02005309A MX PA02005309 A MXPA02005309 A MX PA02005309A MX PA02005309 A MXPA02005309 A MX PA02005309A
Authority
MX
Mexico
Prior art keywords
data
processing
image
register
processing units
Prior art date
Application number
MXPA02005309A
Other languages
English (en)
Inventor
Ebihara Hitoshi
Original Assignee
Sony Computer Entertainment Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Computer Entertainment Inc filed Critical Sony Computer Entertainment Inc
Publication of MXPA02005309A publication Critical patent/MXPA02005309A/es

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T15/003D [Three Dimensional] image rendering
    • G06T15/005General purpose rendering architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7839Architectures of general purpose stored program computers comprising a single central processing unit with memory
    • G06F15/7864Architectures of general purpose stored program computers comprising a single central processing unit with memory on more than one IC chip
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Software Systems (AREA)
  • Image Processing (AREA)
  • Multi Processors (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

La presente invencion proporciona tecnologia de comunicacion de datos para mejorar la eficiencia de cooperacion de dos o mas unidades de procesamiento de informacion (GSM) para procesamiento mas sofisticado. De acuerdo con la presente invencion, se proporcionan cuatro GSMs 1, un sub-MG (combinador) 3 para combinar los datos suministrados desde las GSMs 1, y una MG principal 200 para combinar los datos suministrados desde las cuatro sub-MGs 3. Los datos suministrados desde las GSMs 1 son almacenados en paralelo en un registro sobre una base de longitud de unidad. Despues los datos almacenados en el registro son leidos serialmente sobre la base de longitud de unidad para formar datos seriales. Cuando los datos seriales contienen datos modificados, los datos auxiliares para identificar los modificados se agregan a una porcion predeterminada de los datos seriales y son suministrados hacia la MG principal 200. Por otra parte, los datos paralelos van a ser suministrados desde un SYNC 300 principal hacia cada GSM 1 son copiados, y las copias de los mismos datos paralelos son propagadas sobre todas las GSMs 1 al mismo tiempo.

Description

SISTEMA DE CO MUNICACIÓN DE DATOS Y MÉTODO. PROGRAMA DE COMPUTADORA Y ME DIO DE REGISTRO Campo Técnico La presente invención se refiere a tecnolog ías de comunicación de datos para hacer que dos o más procesadores cooperen entre sí para permitir un procesam iento de información más sofisticado .
Técnica Anterior Ya que los procesadores tales como las computadoras se vuelven más sofisticados el uso de dichas computadoras establece el ambiente para un procesam iento de información más sofisticado que el convencional . Las expectativas actuales están ofreciendo demasiado para las operaciones de cooperación de dos o más procesadores de imagen , como un ejemplo de los procesadores antes mencionados, para ejecutar el procesamiento de una imagen de pantalla grande de i mágenes en movimiento. U n incremento en la energ ía de procesamiento de cada procesador individual , sin embargo, puede no conducir al uso efectivo de su energ ía de procesamiento excepto que la transmisión de los datos de imágenes, las señales de sincronización y otros datos se ejecutan de manera adecuada entre los procesadores que cooperan uno con otro . Cuando los procesadores de imagen cooperan para hacer una pantalla de imagen grande de imágenes en movimiento, la comunicación de datos inadecuada entre ellos corre el riesgo de reducir el número de cuadros de imagen por segundo o puede resultar en tiempo muerto del sistema. Es un objeto déla presente invención proporcionar un sistema de comunicación de datos capaz de ejecutar comunicación de datos adecuada para el uso de dos o más procesadores para procesamiento más sofisticado. Es otro objeto de la presente invención proporcionar un método de comunicación de datos capaz de hacer uso total de la energía de procesamiento de cada procesador cuando dos o más procesadores se utilizan para procesamiento cooperativo.
Breve Descripción de la Invención Un sistema de comunicación de datos de acuerdo con la presente invención comprende un registro para almacenar datos que son intercambiados entre el registro y una pluralidad de unidades de procesamiento para procesamiento cooperativo; y medios de control que controlan el almacenamiento y lectura de los datos dentro y desde el registro. Los medios de control almacenan los datos suministrados desde cada uno de la pluralidad de unidades de procesamiento en paralelo en el registro. Lee serialmente los datos desde el registro sobre una base de longitud de unidad para formar los datos seriales, y cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, los medios de control agregan datos auxiliares para identificar los datos modificados hasta una porción predeterminada de los datos seriales y suministran hacia una unidad de procesamiento de etapa subsecuente los datos seriales con los datos auxiliares adicionados a los mismos. Puede disponerse que los medios de control lean en forma serial los datos desde el registro sobre la base de longitud de unidad para formar los datos seriales en el momento que por lo menos una pieza de los datos de longitud de unidad almacenados en el registro han sido modificados. Puede disponerse que los medios de control almacenen además datos que van a ser transmitidos desde la unidad de procesamiento de etapa subsecuente a cada una de las unidades de procesamiento, paralelo con el registro, y propagan copias de los datos paralelos almacenados sobre todas las unidades de procesamiento al mismo tiempo. Otro sistema de comunicación de datos de acuerdo con la presente invención comprende M primeros medios de arbitraje (donde M es un número natural mayor de uno) cada una de las operaciones de arbitraje de unidades correspondientes N correspondientes (donde N es un número natural mayor de uno), las unidades de procesamiento N que cooperan para ejecutar el procesamiento cooperativo; y segundos medios de arbitraje para arbitrar las operaciones de los primeros medios de arbitraje M.
Cada uno de los primeros medios de arbitraje M incluye un primer registro capaz de almacenar por lo menos los datos de longitud de unidad suministrados desde las unidades de procesamiento N, y los segundos medios de arbitraje que incluyen un segundo registro capaz de almacenar por lo menos los datos suministrados desde los primeros medios de arbitraje M. Los datos son almacenados en paralelo en cada uno de los registros y los datos almacenados en cada registro se leen serialmente para formar datos seriales. Cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, los datos auxiliares para identificar los datos modificados se agregan a una porción predeterminada de los datos seriales leídos desde por lo menos el primer registro. En el sistema de comunicación de datos antes mencionado, cada uno de los primeros medios de arbitraje incluye un primer registro capaz de almacenar datos de longitud de unidad que son suministrados hacia cada una de las N unidades de procesamiento, y los segundos medios de arbitraje incluyen un segundo registro capaz de almacenar datos de un tamaño predeterminado que son suministrados hacia cada una de las M primeros medios de arbitraje. Las copias de los datos almacenados en el segundo registro son propagadas sobre todas las unidades de procesamiento al mismo tiempo a través de los primeros registros. Cada unidad de procesamiento en el sistema de comunicación de datos antes mencionado coopera con otras unidades de procesamiento para crear datos de imagen de cuadro con respecto a imágenes divididas de una imagen predeterminada . De manera más especifica, cada una de las unidades de procesam iento incluye medios de procesamiento de trazo para trazar una imagen predeterminada , una pluralidad de medios de procesamiento de geometría para ejecutar procesamiento de geometría en base a las instrucciones de exhibición de imagen predeterminada , y una interfaz de imagen que interviene entre los medios de procesamiento de trazado y los medios de procesamiento de geometría , y Los medios de procesamiento de trazado incluyen una memoria temporal para almacenar, junto con la información de identificación, los contextos de trazado que son diferentes en los contenidos de uno de otro pa ra cada uno de los medios de procesamiento de geometría, y medios para leer un contexto de trazado especifico desde la memoria temporal en respuesta a la entrada de una instrucción de trazado desde la interfaz de i magen ; Cada uno de los medios de procesamiento de geometría ejecuta el procesamiento de geometría independientemente en base a las instrucciones de exhibición de imagen y envía a la interfaz de imagen una petición de transferencia de imagen que contiene la información de identificación sobre el contexto de trazado adquirido como un resultado del procesamiento de geometría junto con la información i ndicativa de la prioridad dada al mismo; La interfaz de imagen recibe las peticiones de transferencia de imagen en el orden de prioridad de entrada secuencial de las instrucciones de trazado para los medios de procesamiento de trazado. El "contexto de trazado" se refiere a un parámetro o aun conjunto de parámetro que representa materiales que van a ser requeridos para trazar una imagen. Especificando el contexto de trazado se determina que imagen se va a trazar. Un sistema de comunicación de datos de acuerdo con la presente invención controla el almacenamiento y lectura de los datos dentro y desde un registro provisto sobre una red de computadora, el registro provisto para almacenar datos que se van a intercambiar a través de la red de computadora entre el registro y una pluralidad de unidades de procesamiento para procesamiento cooperativo, el sistema que comprende: primeros medios para almacenar datos en paralelo en el registro, los datos que son suministrados desde una de las unidades de procesamiento hacia la otra unidad de procesamiento a través de la red de computadora; y segundos medios que leen en forma serial los datos desde el registro sobre una base de longitud de unidad para formar datos seriales, y que, cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, agrega datos auxiliares para identificar los datos modificados para una porción predeterminada de los datos seriales y envía los datos seriales hacia la otra unidad de procesamiento a través de la red de computadora.
El registro puede ser ubicado en una de la pluralidad de unidades de procesamiento. Alternativamente, puede estar ubicado dentro del sistema de comunicación de datos. Además, de acuerdo con la presente invención, se proporciona un método de comunicación de datos para ejecutar comunicaciones de datos entre una pluralidad de unidades de procesamiento para procesamiento cooperativo y una unidad de procesamiento de etapa subsecuente ubicada en una etapa subsecuente de las unidades de procesamiento. El método de comunicación de datos comprende las etapas de: almacenar datos de longitud de unidad, suministrado desde las unidades de procesamiento, en paralelo en un registro predeterminado; Leer en forma serial los datos de longitud de unidad almacenados en el registro para almacenar datos seriales, y adicionar, cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, datos auxiliares para identificar los datos modificados hasta una porción predeterminada de los datos seriales para enviar los mismos hacia la unidad de procesamiento de etapa subsecuente; y Almacenar datos que van a ser transmitidos desde la unidad de procesamiento de etapa subsecuente hacia las unidades de procesamiento, en paralelo en el registro, y la propagación de copias de los datos en paralelo almacenados sobre todas las unidades de procesamiento al mismo tiempo. Los datos seriales se forman mediante la lectura en forma serial de los datos de longitud de ½ilidad almacenados en el momento por lo menos una pieza de los datos de longitud de unidad almacenados en paralelo en el registro han sido modificados a partir de los datos seriales formados previamente. Puede disponerse que las unidades de procesamiento y la unidad de procesamiento de etapa subsecuente están configuradas con computadoras que tienen capacidades de comunicación, el registro está provisto en una cualquiera de las computadoras y todas las unidades de procesamiento están conectadas a una red de computadora de manera que los datos son intercambiados a través de la red de computadora. Un programa de computadora de acuerdo con la presente invención es un programa de computadora para ocasionar que una computadora opere como un sistema de comunicación de datos, la computadora que tiene una función para controlar el almacenamiento y lectura de los datos dentro y desde un registro provisto sobre una red de computadora, el registro provisto para almacenar datos que van a ser intercambiados con otras computadoras para procesamiento cooperativo a través de la red de computadora, el sistema de comunicación de datos que comprende: primeros medios para almacenar datos en paralelo en el registro, los datos que son suministrados desde uno de las otras computadoras hacia otra de las computadoras a través de la red de computadoras; y segundos medios que leen en forma serial los datos desde el registro sobre una base de longitud de unidad para formar datos seriales, y los cuales, cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, agregan datos auxiliares para identificar los datos modificados hasta una porción predeterminada de los datos seriales y envía los datos seriales hacia la otra unidad de procesamiento a través de la red de computadoras. El programa de computadora anterior es registrado típicamente en un medio de registro que se puede leer por computadora para la implementación.
Breve Descripción de los Dibujos La figura 1 es un diagrama de bloque de un aparato de procesamiento de imagen integrada de acuerdo con una modalidad de la presente invención; La figura 2 es un diagrama de configuración funcional de un GSM; La figura 3 es un diagrama conceptual que muestra una forma de comunicación de datos entre GSBs y un MG principal; La figura 4 es un diagrama para uso en la explicación de la forma de la comunicación de datos en detalle; La figura 5 es un diagrama que ilustra un caso donde los datos tales como V-SYNC y un accionador son distribuidos desde un SYNC principal a cada GSM; La figura 6 es un diagrama de flujo ejecutado cuando los datos de imagen de cuadro generados por el GSM son enviados hacia el MG principal; y La figura 7 es un diagrama de flujo ejecutado cuando el SYNC principal distribuye los datos tales como V-SYNC hacia el GSM.
Mejor Forma de Llevar a Cabo la Invención [Primera Modalidad] Se hará la descripción primero acerca de una modalidad en la cual un sistema de comunicación de datos de acuerdo con la presente ¦ invención se aplica a un aparato de procesamiento de imagen integrada provisto con dos o más unidades de procesamiento que cooperan una con la otra para ejecutar procesamiento cooperativo. <Estructura General> la figura 1 es un diagrama de bloque que muestra la estructura general del aparato de procesamiento de imagen integrada de acuerdo con esta modalidad. El aparato de procesamiento de imagen integrado incluye cuatro unidades de procesamiento de imagen (en lo sucesivo llamadas "GSB") 100, un integrados o combinador (en lo sucesivo llamado "MG principal") 200 que está ubicado en la etapa - **á m¿* ¦?ß ,? subsecuente de cada GSB 100 de manera que los datos emitidos desde las GSBs respectivas serán combinados, un circuito de sincronización (en lo sucesivo referido como "SYNC principal") 300 para suministrar a cada GSB 100 con una señal de sincronización (V-SYNC) y otros datos operativos, una unidad de control (en lo sucesivo referida como "CP principar) 400 que maneja y controla el procesamiento de imagen y los procedimientos de comunicación en todo el sistema, y un circuito de control de red (en lo sucesivo llamado "NET principal") 500 que hace que todas las GSBs 100 cooperen entre sí. Una unidad de pantalla DP está conectada al lado de salida de la MG principal 200 de manera que los resultados del procesamiento de imagen en el aparato de procesamiento de imagen integrado se exhibirán en la misma. La sincronización del envío de datos individuales desde el SYNC principal 300 a cada GSM 1 se describirá posteriormente es controlado por el MG principal 200. El MG principal 200, un almacenamiento externo 410 y MET principal 500 están conectados al CP principal 400. Cada GSB 100, el MG principal 200, el SYNC principal 300, el CP principal 400 y la NET principal 500 están constituidos cada uno de un circuito electrónico que incluye dispositivos semi conductores tales como procesadores y memorias o una combinación de los mismos. <GSB> Cada GSB 100 comprende cuatro unidades de procesamiento (en lo sucesivo llamada "GSM") 1 cada una de las cuales crea datos de imagen de cuadro que corresponden a una cadena de datos de imagen recibidos de esta manera, un combinador (en lo sucesivo llamado "sub-MG") 3 que combina los datos de imagen de cuadro enviados desde las GSMs 1 en datos de imagen de cuadro para suministrar los mismos al procesamiento de etapa subsecuente, un circuito de sincronización (en lo sucesivo llamado "sub-SYNC") 4 que suministra a cada GSM 1 con una señal de sincronización (V-SYNC) y otros datos de operación, una unidad de control (en lo sucesivo llamada "sub-CP") 5 que combina y controla el procesamiento de imagen y los procedimientos de comunicación en cada GSM 1, y un circuito de control de red (en lo sucesivo llamado "sub-NET") 6 que hace que todas las GSMs 1 en el mismo GSB y otros GSBs cooperen entre sí. Los datos de imagen de cuadro permiten que la unidad de pantalla DP exhiba una imagen sobre la pantalla de la misma. Los datos de imagen de cuadro contienen valores de coordenada RGB en un cuadro, un valor a indicativo de la transparencia de la estructura y un valor Z indicativo de que capa de la estructura interesada corresponde cuando dos o más cuadros son combinados. Cada GSM 1 comprende un circuito de sincronización (en lo sucesivo llamado "SYNC-GSM") 2. Desde el SYNC-GSM 2, se suministra una señal de sincronización como una señal de áíWcronización de operación interna hacia el circuito interno. El sub-MG 3 y el MG principal 200 comprenden cada uno un registro de datos para almacenar temporalmente los datos de imagen de cuadro que se va a producir. El sub-CP 5 comprende un desmultiplexor (no mostrado) para dividir la cadena de datos de imagen de entrada en cuatro partes y distribuir a cada una de las cuatro GSMs 1 la cadena de datos de imagen relacionada con una imagen en movimiento que se va a generar. La distribución puede tener varias formas dependiendo del software de aplicación que utilice el aparato. Por ejemplo, el área completa de una imagen que va a ser exhibida finalmente puede dividirse en cuatro partes, o en cuatro cadenas de datos de imagen, cada una de las cuales se exhibe en una capa correspondiente que estará sobre puesta una sobre otra para la imagen final. Alternativamente, los datos de imagen que tienen cuatro imágenes combinadas dentro de una pueden dividirse en cuatro partes. El sub-MET 6 es un circuito para pasar parte o todos los datos de la cadena de datos de imagen entre su propio GSB y otro GSB. La cadena de datos de imagen es pasada principalmente para equilibrar la carga de procesamiento del procesamiento de imagen entre las GSBs. Debe observarse que la combinación ejecutada por el sub-MG 3 se lleva a cabo en sincronización con una base en tiempo absoluta que controla la operación de todos los GSBs. En otras palabras, combina dos o más piezas de la entrada de datos de imagen de cuadro en la sincronización por la base de tiempo absoluto para generar datos de imagen de cuadro . Cada GS B 1 00 es sumin istrado con una cadena de datos de imagen (a partir del CP principal 400 a través del sub-CP 5) y un accionador (desde el SYNC principal 300 a través del sub-SYNC 4) como una señal para indicar q ue el procesamiento de imagen ha iniciado. El accionador provoca que todas las GSMs 1 inicien el procesamiento de imagen para la cadena de datos de imagen para las GSBs respectivas . El SYN C-GSM 2 , el sub-SYNC 4 y el SYNC principal 300 incorporan cada uno un registro de datos y dos o más contadores en los mismos . Cada contador incluye un registro para retener su valor de conteo , de manera que una interrupción que ocu rre cuando el valor de conteo alcanza un va lor predeterminado . De esos contadores, un primer contador es para determinar el número de señales de sincronización para hacer dos o más GSMs 1 que operen en sincronización entre s í. El prime r contador es incrementado en el borde descendente de una señal de sincronización de entrada (V-SYNC) . Ya que la V-SYN C es as incrona para el reloj de bus y la V-SYNC es utilizada es muestreada mediante un primer reloj , la sincron ización de incremento puede ser desplazada por un reloj entre las GSMs. El valor de conteo es restaurado mediante una señal de restauración desde el CP principal 400. La señal de restauración es acoplada con una terminal as incrona del módulo contador, de máhíeirá que una fluctuación de un reloj puede ocurrir entre las GSMs como se observa a partir del primer reloj como la referencia. El segundo contador es un contador ascendente para medir un intervalo preciso entre V-SYNCs y es restaurado forzosamente a cero cada vez que detecta el borde descendente de la V-SYNC . <GSM> El GSM 1 crea los datos de imagen de cuadro que corresponden a la cadena de datos de imagen en el momento en el que la V-SYNC es sum inistrada a SYNC-GSM 2. Cada pieza de datos de la cadena de datos de imagen es leída y su ministrada desde el almacenamiento externo 410 conectado al C P principal 400, y procesada en una forma predeterminada para formar los datos de imagen de cuadro . En el aparato de procesamiento de imagen integrado de acuerdo con esta modalidad , las GSMs 1 sirven como el centro neurálgico del procesamiento de imagen . La estructura funcional de la GSM 1 de acuerdo con la modalidad se muestra en detalle en la fig ura 2. En la figura 2 , la GSM 1 tiene dos buses , un bus principal B 1 y un sub-bus B2. estos buses B 1 y B2 están conectados a y son desconectados uno del otro a través de una interfaz de bus INT. El bus principal B 1 está conectado a un CPU principal ( U nidad Central de Procesamiento) 10 que incluye un microprocesador y una VPU 0 20 (en donde VPU representa una Unidad de Procesamiento de Vector y en lo sucesivo se llamará la primera "VPU"), una memoria principal 11 que está constituida de una RAM (Memoria de Acceso Aleatorio), un DMAC (Principal Controiador de Acceso de Memoria Directa) 12, un descodificador MPEG (Grupo de Expertos en Imagen en Movimiento) (MDEC) 13, un VPU 1 (en lo sucesivo llamado como el "segundo VPU") 21, y una GIF (Interfaz de Sintetizador Gráfico) 30 que sirve como un arbitro para arbitrar entre la primera VPU 20 y la segunda VPU 21. Además, está conectado a medios de procesamiento de trazo ("GS") 31 a través de la GIF 30. La GS 31 está conectada a un CRTC (Controiador CRT) 33 para crear datos de imagen de cuadro (salida de video). El CRTC 33 suministra los datos de imagen de cuadro para el sub-MG 3. A la activación, el CPU principal 10 lee un programa de inicialización desde una ROM 17 sobre el sub-bus B2 a través de la interfaz de bus INT, y corre el programa de inicialización para arrancar un sistema operativo. El CPU principal 10 coopera también con la primera VPU 20 para ejecutar el procesamiento de geometría para datos de objetos de tercera dimensión (valores de coordenada de los vértices (puntos representativos) de polígonos) compuestas de gráficas básicas (los polígonos). Una memoria de alta velocidad, llamada una SPR (RAM Scratch Pad), se proporciona en el CPU principal 10 para almacenar temporalmente los resultados de procesamiento obtenidos a partir de la operación cooperativa del CPU principal 10 con la primer VPU 20.
La primera VPU 20 incluye dos o más operadores para calcular números reales de puntos flotantes y operaciones de punto flotante que son ejecutadas en paralelo por esos operadores. Por tanto el CPU principal 10 y la primera VPU 20 cooperen para ejecutar el procesamiento aritmético que requiere operaciones detalladas sobre una base de polígono en el procesamiento de geometría. Como un resultado del procesamiento aritmético, se crea una lista de exhibición que incluye como sus contenidos la información de definición de polígono tal como una serie de coordenadas de vértice y la información de modo sombreado obtenidos. La información de definición de polígono consta de la información de fijación de área de trazado y la información de polígono. La información de fijación de área de trazado contiene coordenadas de desfasamiento en una dirección de almacenamiento temporal para el área de trazado, y datos de coordenada sobre un área de sujeción de trazado para cancelar la operación de trazado en el caso donde las coordenadas de un polígono están fuera del área de trazado. La información de polígono consta de información de atributo de polígono e información de vértice. La información de atributo de polígono es para especificar un modo sombreado, un modo de combinación a, un modo de mapeo de textura y así sucesivamente.
La información de vértice contiene coordenadas en un área de trazado de vértice, coordenadas en el área de textura de vértice, colores de vértice y así sucesivamente. La segunda VPU 21 está constituida de la misma manera que la primera VPU 20, que está incluida en dos o más operadores para calcular números reales de puntos flotantes y operaciones de punto flotante se ejecutan en paralelo por esos operadores. Además, crea una lista de exhibición que incluye los resultados de operación como sus contenidos. La primera VPU 20 y la segunda VPU 21, aunque tienen la misma configuración, sirven como sistemas de geometría que comparten la carga del procesamiento aritmético diferente en contenidos de procesamiento. En general, la primera VPU 20 está asignada al procesamiento que requiere cálculos complicados sobre alguna acción tal como un carácter en movimiento (procesamiento de geometría irregular o de formato libre). Por otra parte, la segunda VPU 21 está asignada al procesamiento de objetos que son simples aunque necesitan un gran número de polígonos tales como construcciones de respaldo (procesamiento de geometría regular o formateada). Además, la primera VPU 20 ejecuta macro operaciones en sincronización con una velocidad de video, en tanto que la segunda VPU 21 opera en sincronización con la GC 31. Para este fin, la segunda VPU 21 comprende una trayectoria directa acoplada en directa al GS 31. Por otra parte, la primera VPU 20 está acoplada estrechamente a un microprocesador en el CPU principal 10 de mantíra que el procesamiento complicado puede ser programado '"¾*fii¾ftnente. Las listas de exhibición creadas por la primera VPU 20 y la segunda VPU 21 son transferidas a la GS 31 a través del G I F 30. El G I F 30 (a rbitro) a rbitra la colisión entre las listas de exhibición creadas en la primera VPU 20 y la segunda VPU 21 durante la transferencia al GS 31 . En la modalidad , el GI F 30 tiene una función adicional para colocar esas listas de exh ibición en el orden de prioridad y transferirlas al GS 31 secuencialmente en orden de precedencia . La información indicativa de prioridad de cada lista de exhibición se describe generalmente en un campo de etiqueta de la lista de exhibición cuando la VPU 20 o 21 crea la lista de exhibición , aunque la prioridad puede ser determinada independientemente por el G I F 30. La GS 31 mantiene el contexto de trazado, de manera que lee un contexto de trazado correspondiente en base a la información de identificación sobre el contexto de imagen contenido en la lista de exhibición enviada desde el G I F 30. Usa después el contexto de trazado leído pa ra ejecutar el habilitamiento para trazado de un polígono sobre una memoria temporal de estructura 32. ya qué la memoria de estructu ra 32 puede utilizarse también como una memoria de textura , y la imagen de píxel almacenada sobre la memoria temporal de estructura puede ser pegada sobre el polígono que se va a trazar.
El DMAC principal 1 2 controla no solamente la transferencia DMA para cada circuito conectado al bus principal B 1 , sino también la transferencia DMA a cada circuito conectado al sub-bus B2 de acuerdo con el estado de la interfaz de bus I NT. El MDEC 1 3 opera en paralelo con el CPU principal 10 para descomprimi r los datos comprimidos , por ejemplo, en el formato MPEG (G rupos de Expertos de I magen en Movimiento) o J P EG (Grupos de Expertos Fotográficos U nidos) . El sub-bus B2 está conectado a un sub-CPU 14 que incluye un microprocesador, una sub memoria 1 5 constituida principalmente de una RAM , un sub-DMAC 16, una ROM 1 7 sobre la cual los programas tales como el sistema operativo están almacenados , una unidad de procesamiento de sonido (SPU) 40 , la cual lee los datos de tono acumulados en una memoria de sonido 41 para emitir los mismos como una salida de audio, una u nidad de control de comunicación (ATM) 50 para recib ir y envia r datos , y una unidad de entrada 70. La SYNC-GSM 2 está conectada al sub-bus B2 , y la sub-N ET 6 está conectada a la ATM 50. La unidad de entrada 70 incluye un circuito de entrada de video 73 para tomar los datos de imagen desde el exterior, y un circuito de entrada de audio 74 para tomar los datos de audio desde el exterior.
En esta modalidad , una cadena de datos de imagen es recibida desde el sub-C P 5 (distribuidos desde el C P principal 400) a través del circuito de entrada de video 73. El sub C PU 14 controla varias operaciones de acuerdo con los programas almacenados en la ROM 1 7. El sub-DMAC 1 6 controla las operaciones tales como la transferencia DMA hacia cada ci rcuito conectado al sub-bus B2 solamente cuando la interfaz de bus I NT desconecta el bus principal B 1 del sub-bus B2. <Sistema de Com u n icación de Datos> A continuación , se hará la descripción acerca de un sistema de comunicación de datos incluido en el aparato de procesamiento de imagen integrada . Haciendo referencia primero a las figuras 3 a 5 , el concepto de comunicación de datos será descrito. La figura 3 muestra una forma de comunicación de datos desde los GSBs 1 00 (GSMs 1 ) hacia la MG pri ncipal 200 , y la figura 4 es un diagrama para uso en la explicación de los detalles de la comunicación de datos . La figura 5 muestra una figura de comunicación de datos desde el SYNC principal 300 hacia el GSM 1 . A continuación se ilustra un caso donde los datos de imagen de estructura creados como un resultado del procesamiento de imagen ejecutado por la GSM 1 son enviados a la GSB 100 para el MG principal 200, y la V-SYNC es enviada desde el SYNC 300 principal a cada GSM 1 . Como se muestra en la figura 3 , las comunicaciones en paralelo ocurren dentro de cada GSB 100. En otras palabras, un tamaño predeterminado (por ejemplo , 16 bits) de los datos de imagen de estructura (16) se crean dentro de cada una de las cuatro GSMs 1, y secuencialmente almacenados en un registro interno D1 de cada GSM 1. Los datos de imagen de estructura g (16) son trasmitidos en paralelo a la sub-MG 3. La sub-MG 3 recibe y almacena los datos de imagen de estructura g (16) en su registro interno D2. esto permite que la sub-MG 3 reciba los datos de imagen de estructura rápidamente incluso si el número de GSMs 1 se incrementa. El tamaño de cuatro piezas de datos de datos de imagen de estructura g (16) almacenados en el registro interno D2 de la sub-MG 3 está designado como "longitud de datos de unidad". Los datos de imagen de estructura gOO (16) a g03 (16) en la primera GSB, g10 (16) a g13 (16) en la segunda GSB, g20 (16) a g23 (16) en la tercera GSB, y g30 (16) a g33 (16) en la cuarta GSB forman cada una la longitud de datos de unidad. Los datos de imagen de estructura son transmitidos en forma serial desde cada GSB 100 hacia la MG principal 200, y almacenados en el registro interno D3 del MG principal 200. En otras palabras, como se muestra en el lado derecho superior de la figura 4, los datos de imagen de estructura son leídos en forma serial desde el registro interno D2 del sub-MG 3 de cada GSB 100 en una base de longitud de unidad para formar datos seriales. Después los datos seriales son almacenados secuencialmente en el registro interno D3 del MG principal 200. Por tanto, la capacidad de la trayectoria de comunicación entre la GSB 100 y el MG 200 principal puede ahorrarse.
Para la comunicación serial, se verifica si existen cuales quiérli sjdétos que han sido modificados a partir de los datos almacenados en el registro interno D2 la última vez para crear datos auxiliares (información sobre la posición y tipo de los datos, etc) para identificar los datos modificados. Los datos auxiliares son agregados a una porción predeterminada de los datos seriales antes del suministro al MG principal 200. En el ejemplo de la figura 4, los datos auxiliares de cuatro bits H (4) se agregan a la porción de encabezado anterior de cada uno de los datos seriales. Los datos de imagen de estructura almacenados en el registro interno D2 son leídos en el momento por lo menos en que una pieza de los datos de imagen de estructura han sido modificados, lo cual evita el desperdicio de comunicaciones de datos. La V-SYNC es distribuida desde SYNC 300 principal a cada GSM 1 de manera que las GSMs son sincronizadas unas con otras para procesamiento de imagen. La figura 5 muestra este estado. Cada GSM 1 tiene su propia trayectoria sobre la cual la dirección de la misma puede especificarse. La sub-SYNC 4 es utilizada como un mediador de datos solamente. El SYNC 300 principal mantiene en su registro interno datos paralelos que se van a distribuir (V-SYNC), hace que las sub-SYNCs 4 en las cuatro GSBs 100 copien los datos paralelos en sus registros internos al mismo tiempo y por tanto todos los registros de las GSMs 1 en la GSB 100 interesados copien los mismos al mismo tiempo. Por tanto las copias de los datos paralelos son propagadas. i i: En la comunicación de datos antes mencionada, el regtátro interno D1 de la GSM 1 en la cual están almacenados los datos de imagen de estructura es una memoria de estructura 32 o similar, en tanto que el registro para copiar la V-SYNC en el mismo es un registro integral provisto con el primer contador antes mencionado. El CPU principal 10 controla el registro de datos dentro del registro interno D1. Cada sub-MG 3 que se mantiene bajo la observación constante del CP principal 400 ejecuta la lectura de los datos de imagen de estructura desde el registro interno D1 de cada GSM 1 y la transmisión paralela de los datos leídos. La sub-MG 3 sirve también como primeros medios de arbitraje para arbitrar la operación de cada GSM 1. El registro interno D2 para registro temporal de los datos de imagen de estructura enviados desde cada GSM 1 está provisto dentro de la sub-MG 3. La capacidad del registro interno D2 necesita ser lo suficientemente alta para almacenar por lo menos los datos producidos desde todas las GSMs al mismo tiempo. El sub-CP 5 controla el registro de los datos de imagen de estructura dentro del registro interno D2 de la sub-MG 3. Por otra parte, la MG 200 principal que se mantiene bajo la vigilancia constante del CP 400 principal ejecuta la lectura de los datos desde el registro interno D2 de la sub-MG 3 incluida en cada GSB 100, la creación de datos auxiliares y la transmisión serial hacia el MG principal 200. El MG principal 200 sirve también como segundos i#Ídio« de arbitraje para arbitrar la operación de cada GSB 1 00. El registro interno D3 para el registro temporal de los datos de imagen de estructura enviados desde cada GS B 100 están provistos dentro de la MG principal 200. la capacidad del registro interno D3 necesita ser suficientemente elevada para almacenar por lo menos los datos producidos desde todas las GSBs 1 00 al mismo tiempo . <Proceso de Comu n icación de Datos> A continuación , se hará la descripción acerca de un proceso de comunicación de datos ejecutado de manera práctica en el aparato de procesamiento de imagen integrado . Las figu ras 6 y 7 son vistas que ilustran el procedimiento del mismo. La figura 6 es un diagrama de flujo que muestra las etapas en un caso donde los datos de imagen de estructura creados en una GSM 1 son enviados a la MG principal 200. A la terminación del procesamiento dentro de las GSMs, los datos producidos desde cada GSM 1 son almacenados en paralelo en la sub-MG 3 dentro de cada GSB 100 (etapa S 1 1 hasta la etapa S 12 en caso afirmativo en la etapa S 1 1 ) . Si los datos desde todas las GSMs 1 son completamente almacenados, se verifica si cuales quiera modificación se ha hecho a los datos ya almacenados (etapa S 13 a etapa S14 en caso afirmativo en la etapa S 13) . Si cuales quiera datos han sido modificados, se verifica en que posición en los datos de longitud de unidad correspondientes están ubicados los datos modificados, y los dal s auxiliares para identificar los datos modificados son creados (etapa S14 a etapa S15 en caso afirmativo a la etapa S14). Los datos almacenados se leen en forma serial para formar los datos seriales. Los datos seriales son suministrados posteriormente en forma serial al MG 200 principal con los datos auxiliares agregados a la porción de encabezado anterior de los datos seriales (etapa S16). En esta modalidad, los datos auxiliares representa una posición de los datos modificados en los datos seriales, y por tanto están colocados en la porción de encabezado anterior de los datos seriales como se muestra en la figura 4. Las etapas operativas antes mencionadas son ejecutadas para todas las GSBs 100. Como un resultado, los datos de imagen de estructura procesados en todas las GSMs 1 de todas las GSBs 100 son almacenados en paralelo en la MG principal 200, lo cual hace posible exhibir los datos de imagen de estructura almacenados sobre la unidad de pantalla DP en cualquier momento. Los datos de imagen de estructura almacenados en la MG principal 200 son suministrados en forma serial hacia la unidad de pantalla DP. La figura 7 es un diagrama de flujo ejecutado cuando el SYNC 300 principal distribuye los datos tales como V-SYNC hacia cada GSM 1. Cuando los datos direccionados a las GSMs se presentan, los datos direccionados a cada GSM son almacenados en paralelo en el registro interno del SYNC 300 principal (etapa S21 a etapa S22 en caso afirmativo en la etapa S21). Los datos paralelos almacenados son copiados y las copias de los mismos datos paralelos son propagadas sobre todos los registros internos de las cuatro sub-SYNCs 4 al mismo tiempo, y sobre todas las cuatro GSMs 1 en cada GSB al mismo tiempo (etapa S23). Por tanto las copias de los mismos datos pueden ser propagadas sobre todas las 16 GSMs 1 al mismo tiempo sin ninguna inconsistencia, lo cual es efectivo para el procesamiento cooperativo de esas GSMs 1. En tanto el procesamiento cooperativo de dos o más GSMs 1 es coordinado, de manera que cuando una imagen de pantalla grande se va a exhibir, el procesamiento para hacer la exhibición puede ejecutarse uniformemente, obteniendo de esta manera una imagen de alta calidad sobre la pantalla grande. Puede observarse que cuando las GSMs 1 necesitan cooperar para ejecutar el procesamiento de trazado, son coordinadas dando instrucciones a la sub-NET 6 de cada GSB 100 por medio de la NET principal 500 de manera que no ocurrirá la inconsistencia. Como se describió antes, en el aparato de procesamiento de imagen integrado de acuerdo con la modalidad, los datos de imagen de estructura suministrados a partir de dos o más GSMs 1 son almacenados en paralelo. Los datos de imagen de estructura son leídos en forma serial para formar los datos seriales que van a ser enviados a la MG principal 200. Los datos auxiliares son adicionados a la porción de encabezado anterior de los datos seriales. La configuración antes mencionada tiene la ventaja de identificar de ata los datos modificados en tanto que se ahorra la la trayectoria de comunicación requerida para la comunicación de datos. Además, los datos (V-SYNC) para cada registro interno son copiados y las copias de los mismos datos son propagadas desde el SYNC 300 principal sobre todas las GSMs 1 al mismo tiempo. Esto hace posible que dos o más GSMs 1 operen al mismo tiempo sin ninguna inconsistencia. Los datos de imagen de estructura creados en las cuatro GSBs 100 son producidos mediante referencia a la base de tiempo absoluta de cada GSB. Sin embargo, ya que la base de tiempo absoluta está asignada únicamente a cada GSB, una ligera variación de salida resultaría. Esto significa que la base de tiempo absoluto de cada GSB 100 corresponde a una base de tiempo relativa como se ve a partir del aparato de procesamiento de imagen integrado. El uso del SYNC 300 principal para ejecutar las comunicaciones de datos antes mencionadas permite que la base de tiempo relativo antes mencionada concuerde con la base de tiempo única para el aparato de procesamiento de imagen integrado. Por tanto, los datos combinados en la MG principal 200 son controlados por la base de tiempo absoluto del aparato de procesamiento de imagen integrado. En esta modalidad, cuando los datos de imagen de estructura desde una GSB 100 se pierden, la MG 200 principal combina todos los datos de imagen de estructura a lo largo de la base de tiempo absoluto sin compensación de la señal de imagen pérdida. Los datos de imagen de estructura creados son producidos y exhibidos sobre la unidad de pantalla DP. Ya que dos o más GSMs 1 se utilizan para crear una imagen, el procesamiento de imagen puede ejecutarse uniformemente incluso cuando una exhibición de pantalla grande de la imagen se vaya a realizar, obteniendo de esta manera una imagen de alta calidad sobre la pantalla grande. Además, en esta modalidad, el CP principal 400 y el sub-CP 5 pueden configurarse de la misma manera, y la MG principal 200 y la sub-MG 3 pueden configurarse del mismo modo. Esto hace posible ejecutar el procesamiento de imagen sofisticado, por ejemplo, para obtener una imagen de pantalla grande de alta calidad utilizando una técnica de diseño simple. El número de GSMs 1 en cada GSB 100 o el número de GSBs 100 puede determinarse en forma arbitraria. El número puede ser determinado de acuerdo con la relación entre la calidad y el costo, la cual puede reducir sus límites de diseño. Por ejemplo, cuando el número de GSMs 1 se incrementa, el costo se elevará aunque la calidad de imagen obtenida se volverá mayor. Aunque la descripción en esta modalidad se ha hecho acerca de la tecnología de comunicación de datos para procesamiento de imagen, la tecnología de comunicación de datos puede también ser aplicada al procesamiento de información de otros tipos distintos al procesamiento de imagen tal como el procesamiento de la generación de sonido. Por ejemplo, el sonido de alta calidad más delicado, tal como el de un concierto de orquesta puede reproducirse. En este ease¿ los datos para generar el sonido son procesados individualmente en cada GSM 1. Además, una forma de procesamiento complejo puede considerarse en la cual el procesamiento de imagen está enlazado con la generación de sonido. Como se muestra en la figura 2, el uso de GSMs 1 de acuerdo con la modalidad permite dicho procesamiento complejo. Cuando el procesamiento de información involucra la generación de sonido, los datos de sonido obtenidos en el procesamiento se convierten en señales para producir tonos a partir de un altavoz o altavoces predeterminados. Después los datos de sonido son emitidos en sincronización con los datos de imagen de estructura antes mencionados por medio del sub-MGs 3 antes mencionado y el MG principal 200. Debe observarse que un circuito de entrada de audio 74 suministra los datos de sonido hacia cada GSM 1, y la salida de los datos de sonido es ejecutada por un SPU 40 como se muestra en la figura 2.
[Segunda Modalidad] La primera modalidad describe un sistema de comunicación de datos ilustrativo incluido en el aparato de procesamiento de imagen integrado provisto con dos o más unidades de procesamiento de imagen que cooperan para ejecutar el procesamiento cooperativo, aunque la presente invención puede ser implementada en un sistema de comunicación de datos de tipo red.
De manear más especifica , dos o más terminales de procesamiento de información instaladas en ubicaciones completamente diferentes están conectadas a través de una red de computadora tal como la Internet. Las terminales de procesamiento de imagen pueden operar como las unidades de procesamiento , los medios de arbitraje , el registro y los medios de control de acuerdo con la presente invención en tanto que intercambian datos entre esas terminales de procesam iento de información a través de la red de computadora . Parte de las terminales de procesamiento de información sirven como las GSBs 1 00 descritas en la primera modalidad. Las otras terminales de procesamiento de información comparten las siguientes características de: la MG principal 200 para combinar los datos de salida de las terminales de procesamiento de información que sirven como GSBs 1 00, el SYNC 300 principal para suministrar la señal de sincronización (V-SYNC) y otros datos de operación para cada GSB 1 00, el CP principal 400 para manejar y controlar el procesamiento de imagen y los procedim ientos de comunicación , y la N ET principal 500 para hacer que todas las GSBs 1 00 cooperen entre sí. El lado de salida de la terminal de procesamiento de información que sirve como la MG principal 200 está conectado a una unidad de pantalla. La MG principal 200 controla la sincronización del envío de varios datos desde el SYNC 300 principal hacia cada GSM 100. Por otra parte, la terminal de procesamiento de información que sirve como la CP principal 400 está conectada a las terminales de procesamiento de información que sirven como la MG principal 200, el almacenamiento externo y la NET principal respectivamente. El sistema de comunicación de datos del tipo de red así configurado opera de la misma manera que en la primera modalidad.
[Tercera Modalidad] Además, la presente invención puede ser implementada en un sistema de comunicación de datos que controla el almacenamiento y la lectura de datos dentro y desde un registro provisto sobre una red de cómputo de manera que los datos se van a intercambiar entre dos o más unidades de procesamiento tales como las GSMs antes mencionadas para procesamiento cooperativo a través de la red de cómputo estarán almacenados en el registro. Dicho sistema de comunicación de datos puede incluir un servidor que se puede conectar a la red de computadora y un almacenamiento externo accesible al servidor. En este caso, el servidor (y un CPU incorporado al mismo) lee y ejecuta un programa de computadora registrado sobre un medio de registro predeterminado para formar no solamente un registro para comunicación de datos en el almacenamiento externo, sino también una característica como una unidad de control principal dentro del servidor. La unidad de control principal incluye dos módulos funcionales.
El primer módulo funcional tiene la función de adquirir datos que van a ser suministrados desde una de las GSMs hacia las otras GSMs, las demás terminales de procesamiento de información, a través de la red de computadora y que almacenan las mismas en paralelo en el registro antes mencionado. El segundo módulo funcional tiene las funciones de leer en forma serial los datos desde el registro antes mencionado sobre una base de longitud de unidad para formar datos seriales, adicionando, cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, datos auxiliares para identificar los datos modificados para una porción predeterminada de los datos seriales y enviar los datos seriales hacia las otras terminales de procesamiento de información como las GMSs a través de la red de computadora. El sistema de comunicación de datos así configurado opera de la misma manera que aquellas de la primera y segunda modalidades, excepto que la unidad de control controla de manera independiente el almacenamiento y lectura de los datos dentro y desde el registro, lo cual evita las inconsistencias en el procesamiento cooperativo de dos o más GSMs. Como se describió antes y de acuerdo con la presente invención, el procesamiento puede ser ejecutado sin ninguna inconsistencia incluso cuando dos o más unidades de procesamiento son utilizadas. Si las unidades de procesamiento son unidades de procesamiento de imagen, dos o más estructuras de datos de imagen pueden prod ucirse al mismo tiempo, lo cual hace posible la obtención de una imagen de alta calidad en una pantalla grande en comparación con lo convencional .

Claims (14)

REIVINDICACIONES
1. Un sistema de comunicación de datos que comprende: un registro para almacenar datos que son intercambiados entre el registro y la pluralidad de unidades de procesamiento para procesamiento cooperativo; y medios de control que controlan el almacenamiento y lectura de datos dentro y desde dicho registro, en donde los medios de control almacenan datos suministrados desde cada una de la pluralidad de unidades de procesamiento en paralelo en dicho registro y en forma serial leen los datos desde dicho registro sobre una base de longitud de unidad para formar datos seriales, y cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, los medios de control agregan datos auxiliares para identificar los datos modificados a una porción predeterminada de los datos seriales y suministran hacia una unidad de procesamiento de etapa subsecuente los datos seriales con los datos auxiliares agregados a los mismos.
2. El sistema de conformidad con la reivindicación 1, en donde los medios de control leen serialmente los datos desde el registro en la base de longitud de unidad para formar los datos seriales en el momento que por lo menos una pieza de los datos de longitud de unidad almacenados en dicho registro han sido modificados.
3. El sistema de conformidad con la reivindicación 1, en donde los medios de control almacenan además los datos que van a ser transmitidos desde la unidad de procesamiento de etapa subsecuente hacia cada una de las unidades de procesamiento, en paralelo en dicho registro, y propagan copias de los datos en paralelo almacenados sobre todas las unidades de procesamiento al mismo tiempo.
4. El sistema de conformidad con la reivindicación 1, en donde las unidades de procesamiento cooperan una con otra para crear datos de imagen de estructura con respecto a imágenes divididas de una imagen predeterminada.
5. El sistema de conformidad con la reivindicación 1, en donde cada una de las unidades de procesamiento incluyen medios de procesamiento de trazado para trazar una imagen predeterminada, una pluralidad de medios de procesamiento de geometría para ejecutar el procesamiento de geometría en la base de las instrucciones de exhibición de imagen predeterminada, y una interfaz de imagen que interviene entre los medios de procesamiento de trazado y los medios de procesamiento de energía, y los medios de procesamiento de trazado incluyen una memoria temporal para almacenar, junto con la información de identificación, los contextos de trazado que son diferentes en los contenidos unos de otros para cada uno de los medios de procesamiento de geometría y medios para leer un contexto de trazado especifico a partir de la memoria temporal en respuesta a la entrada de una instrucción de trazado desde la interfaz de imagen , cada uno de los med ios de procesamiento de geometría ejecuta el procesamiento de geometría independientemente en base a las instrucciones de exhibición de imagen y envía hacia cada interfaz de imagen una petición de transferencia de imagen que contiene la información de identificación sobre el contexto de trazado adquirido como un resultado del procesamiento de geometría junto con la información indicativa de la prioridad otorgada al mismo , la interfaz de imagen recibe las peticiones de transferencia de imagen en el orden de prioridad para introducir secuencialmente las instrucciones de trazado hacia los medios de procesamiento de trazado .
6. Un sistema de comunicación de datos que comprende : M primeros medios de arbitraje (en donde M es un número natural mayor de uno) cada uno para arbitrar las operaciones de N unidades de procesamiento (en donde N es un número natural mayor que uno) , dichas N unidades de procesamiento que cooperan para ejecutar el procesamiento cooperativo; y Segundos med ios de arbitraje pa ra arbitra r las operaciones de los primeros miembros de arbitraje , Cada uno de los primeros medios de arbitraje que incluyen un primer registro capaz de al macenar por lo menos datos de longitud de unidad suministrados desde las unidades de procesamiento N , y los segundos medios de arbitraje que incluyen un segundo registro capaz de almacenar por lo menos los datos suministrados desde dichos M primeros medios de arbitraje, en donde Los datos son almacenados en paralelo en cada uno de los registros y los datos almacenados en cada registro se leen en forma serial para formar los datos seriales, de manera que cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, los datos auxiliares para identificar los modificados son agregados a una porción predeterminada de los datos seriales leídos desde por lo menos dicho primer registro.
7. El sistema de conformidad con la reivindicación 6, en donde las unidades de procesamiento cooperan una con otra para crear los datos de imagen de estructura con respecto a imágenes divididas de una imagen predeterminada.
8. El sistema de conformidad con la reivindicación 6, en donde cada una de las unidades de procesamiento incluyen medios de procesamiento de trazado para trazar una imagen predeterminada, una pluralidad de medios de procesamiento de geometría para ejecutar el procesamiento de geometría en base a las instrucciones de exhibición de imagen predeterminadas, y una interfaz de imagen que interviene entre los medios de procesamiento de trazado y los medios de procesamiento de geometría, y los medios de procesamiento de trazado incluyen una memoria temporal para almacenar, junto con la información de identificación, los contextos de trazado que son diferentes en los contenidos unos de otros para cada uno de los medios de procesamiento de geometría, y medios para leer un contexto de trazado especifico a partir de la memoria temporal en respuesta a la entrada de una instrucción de trazado desde la interfaz de imagen, cada uno de los medios de procesamiento de geometría ejecuta el procesamiento de geometría independientemente en base a las instrucciones de exhibición de imagen y envía hacia dicha interfaz de imagen una petición de transferencia de imagen que contiene la información de identificación sobre el contexto de trazado adquirido como un resultado del procesamiento de geometría junto con la información indicativa de la prioridad otorgada al mismo, la interfaz de imagen recibe las peticiones de transferencia de imagen en el orden de prioridad para introducir secuencialmente las instrucciones de trazado hacia los medios de procesamiento de trazo.
9. Un sistema de comunicación de datos que comprende: primeros medios de arbitraje (en donde M (*2) N unidades de procesamiento correspondientes (en donde N es un número natural mayor que uno), dichas N unidades de procesamiento que cooperan para ejecutar el procesamiento cooperativo; y Segundos medios de arbitraje para arbitrar las operaciones de los M primeros medios de arbitraje, Cada uno de los primeros medios de arbitraje que incluye un primer registro capaz de almacenar los datos de longitud de unidad que van a ser suministrados hacia cada una de las unidades de procesamiento, y los segundos medios de arbitraje que incluyen un segundo registro capaz de almacenar datos de un tamaño predeterminado que van a ser suministrados hacia cada uno de los M primeros medios de arbitraje, en donde Las copias de los datos almacenados en dichos segundos registros son propagadas sobre todas las unidades de procesamiento al mismo tiempo a través de los primeros registros.
10. El sistema de conformidad con la reivindicación 9, en donde las unidades de procesamiento cooperan entre sí para crear los datos de imagen de estructura con respecto a imágenes divididas de una imagen predeterminada.
11. El sistema de conformidad con la reivindicación 9, en donde cada una de las unidades de procesamiento incluye medios de procesamiento de trazado para trazar una imagen predeterminada, una pluralidad de medios de procesamiento de geometría par ejecutar procesamiento de geometría en base a las instrucciones de exhibición de imagen predeterminadas, y una interfaz de imagen que interviene entre los medios de procesamiento de trazado y los medios de procesamiento de geometría, y los medios de procesamiento de trazado incluyen una memoria temporal para almacenar, junto con la información de identificación, los contextos de trazado que son diferentes en contenido unos de otros para cada uno de los medios de procesamiento de geometría, y medios para leer un contexto de trazado especifico desde la memoria temporal en respuesta a la entrada de una instrucción de trazado desde la interfaz de imagen, cada uno de los medios de procesamiento de geometría que ejecuta el procesamiento de geometría independientemente en la base de las instrucciones de exhibición de imagen y envía hacia la interfaz de imagen una petición de transferencia de imagen que contiene la información de identificación sobre el contexto de trazado adquirido como un resultado del procesamiento de geometría junto con la información indicativa de la prioridad otorgada al mismo, la interfaz de imagen recibe las peticiones de transferencia de imagen en el orden de prioridad para introducir secuencialmente las instrucciones de trazado hacia los medios de procesamiento de trazado.
12. Un sistema de comunicación de datos que controla el almacenamiento y lectura de los datos dentro y desde un registro proporcionado sobre una red de computadora, el registro provisto para almacenar datos que van a ser intercambiados a través de la red de computadora entre el registro y una pluralidad de unidades de procesamiento para procesamiento cooperativo, el sistema que comprende: primeros medios para almacenar datos en paralelo en el registro, los datos que son suministrados desde una de las unidades de procesamiento hacia la otra unidad de procesamiento a través de la red de computadora, y segundos medios que leen serialmente los datos desde el registro en una base de longitud de unidad para formar datos seriales y los cuales, cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, agregan datos auxiliares para identificar los datos modificados hacia una porción predeterminada de los datos serial y envía los datos seriales hacia la otra unidad de procesamiento a través de la red de computadora.
13. Un método de comunicación de datos para ejecutar las comunicaciones de datos entre una pluralidad de unidades de procesamiento para procesamiento cooperativo y una unidad de procesamiento de etapa subsecuente ubicada en una etapa subsecuente de las unidades de procesamiento, el método que comprende las etapas de: almacenar datos de longitud de unidad, suministrados desde las unidades de procesamiento, en paralelo en un registro predeterminado; leer en forma serial los datos de longitud de unidad almacenados en el registro para formar datos seriales, y agregar, cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, datos auxiliares para identificar los datos modificados a una porción predeterminada de los datos seriales para enviar los mismos hacia la unidad de procesamiento de etapa subsecuente; y almacenar datos que v¾Ü ¾ ser transmitidos desde la unidad de procesamiento de etapa subsecuente hacia las unidades de procesamiento , en paralelo en dicho registro , y propagar copias de los datos en paralelo al macenados sobre todas las unidades de procesamiento al mismo tiempo.
14. El método de conformidad con la reivindicación 1 3, en donde los datos seriales son formados mediante la lectura serial de los datos de longitud de unidad almacenados al tiempo que por lo menos una pieza de los datos de longitud de unidad almacenados en paralelo en el registro ha sido modificada a partir de los datos seriales previamente formados. 1 5. El método de conformidad con la reivindicación 13, en donde las unidades de procesamiento y la unidad de procesamiento de etapa subsecuente están config uradas con computadoras que tienen capacidad de comunicación , el registro está provisto en cualquiera de las computadoras , y todas las unidades de procesamiento están conectadas a una red de computadora de manera que los datos son intercambiados a través de la red de computadora . 16. Un programa de computadora para ocasionar que una computadora opere como un sistema de comunicación de datos, la computadora que tiene un función para controlar el almacenamiento y lectura de los datos dentro y desde un registro provisto sobre una red de computadora , el registro provisto para almacenar datos que van a ser intercambiados con otras computadoras para procesamiento cooperativo a través de la red de computadora, el sistema de comunicación de datos que comprende: primeros medios para almacenar datos en paralelo en el registro, los datos que son suministrados desde una de las demás computadoras hacia otra de las computadoras a través de la red de computadora; y segundos medios que leen serialmente los datos desde el registro en una base de longitud de unidad para formar datos seriales, y los cuales, cuando los datos seriales contienen datos que han sido modificados a partir de los datos seriales previamente formados, agregan datos auxiliares para identificar los datos modificados hacia una porción predeterminada de los datos seriales y envían ios datos seriales hacia la otra unidad de procesamiento a través de la red de computadora. 17. un medio de registro legible por computadora que registra el programa de computadora de conformidad con la reivindicación 16.
MXPA02005309A 2000-10-10 2001-10-09 Sistema de comunicacion de datos y metodo, programa de computadora y medio de registro. MXPA02005309A (es)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000309788 2000-10-10
JP2001306961A JP3580789B2 (ja) 2000-10-10 2001-10-02 データ通信システム及び方法、コンピュータプログラム、記録媒体
PCT/JP2001/008861 WO2002031771A1 (fr) 2000-10-10 2001-10-09 Systeme et procede de communication de donnees, programme d'ordinateur et support d'enregistrement

Publications (1)

Publication Number Publication Date
MXPA02005309A true MXPA02005309A (es) 2002-12-11

Family

ID=26601819

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA02005309A MXPA02005309A (es) 2000-10-10 2001-10-09 Sistema de comunicacion de datos y metodo, programa de computadora y medio de registro.

Country Status (11)

Country Link
US (1) US6952213B2 (es)
EP (1) EP1326208A4 (es)
JP (1) JP3580789B2 (es)
KR (1) KR20020059840A (es)
CN (1) CN1255765C (es)
AU (1) AU9236901A (es)
BR (1) BR0107336A (es)
CA (1) CA2392536A1 (es)
MX (1) MXPA02005309A (es)
TW (1) TWI242722B (es)
WO (1) WO2002031771A1 (es)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006117683A2 (en) 2005-01-25 2006-11-09 Lucid Information Technology, Ltd. Graphics processing and display system employing multiple graphics cores on a silicon chip of monolithic construction
US8497865B2 (en) * 2006-12-31 2013-07-30 Lucid Information Technology, Ltd. Parallel graphics system employing multiple graphics processing pipelines with multiple graphics processing units (GPUS) and supporting an object division mode of parallel graphics processing using programmable pixel or vertex processing resources provided with the GPUS
JP2007512613A (ja) * 2003-11-19 2007-05-17 ルシッド インフォメーション テクノロジー リミテッド Pcバス上の多重3−dグラフィックパイプラインのための方法およびシステム
US20090027383A1 (en) * 2003-11-19 2009-01-29 Lucid Information Technology, Ltd. Computing system parallelizing the operation of multiple graphics processing pipelines (GPPLs) and supporting depth-less based image recomposition
US8085273B2 (en) * 2003-11-19 2011-12-27 Lucid Information Technology, Ltd Multi-mode parallel graphics rendering system employing real-time automatic scene profiling and mode control
US20080074429A1 (en) 2003-11-19 2008-03-27 Reuven Bakalash Multi-mode parallel graphics rendering system (MMPGRS) supporting real-time transition between multiple states of parallel rendering operation in response to the automatic detection of predetermined operating conditions
US7961194B2 (en) 2003-11-19 2011-06-14 Lucid Information Technology, Ltd. Method of controlling in real time the switching of modes of parallel operation of a multi-mode parallel graphics processing subsystem embodied within a host computing system
US20090096798A1 (en) * 2005-01-25 2009-04-16 Reuven Bakalash Graphics Processing and Display System Employing Multiple Graphics Cores on a Silicon Chip of Monolithic Construction
US8024356B2 (en) * 2006-02-03 2011-09-20 Autodesk, Inc. Database-managed image processing
US8645403B2 (en) * 2006-02-03 2014-02-04 Autodesk, Inc. Database-managed rendering
US8766995B2 (en) 2006-04-26 2014-07-01 Qualcomm Incorporated Graphics system with configurable caches
CN100487731C (zh) * 2006-05-12 2009-05-13 深圳迈瑞生物医疗电子股份有限公司 硬件加速显示的并行处理装置及并行处理方法
US20070268289A1 (en) * 2006-05-16 2007-11-22 Chun Yu Graphics system with dynamic reposition of depth engine
US8884972B2 (en) 2006-05-25 2014-11-11 Qualcomm Incorporated Graphics processor with arithmetic and elementary function units
US8869147B2 (en) * 2006-05-31 2014-10-21 Qualcomm Incorporated Multi-threaded processor with deferred thread output control
US8644643B2 (en) 2006-06-14 2014-02-04 Qualcomm Incorporated Convolution filtering in a graphics processor
US8766996B2 (en) * 2006-06-21 2014-07-01 Qualcomm Incorporated Unified virtual addressed register file
JP2009150726A (ja) * 2007-12-19 2009-07-09 Panasonic Corp 半導体装置
US8139840B1 (en) 2008-04-10 2012-03-20 Kla-Tencor Corporation Inspection system and method for high-speed serial data transfer
KR101511110B1 (ko) * 2014-12-29 2015-04-17 (주)윌넷 엘이디 시스템의 동작 모니터링 방법
US10847077B2 (en) * 2015-06-05 2020-11-24 Apple Inc. Emission control apparatuses and methods for a display panel
CN107750377B (zh) 2015-06-10 2021-07-09 苹果公司 显示面板冗余方案

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01180061A (ja) * 1988-01-08 1989-07-18 Fuji Xerox Co Ltd マルチプロセッサにおけるキャッシュ構造
JPH05189549A (ja) * 1991-09-10 1993-07-30 Kubota Corp マルチプロセッサによる画像データ処理装置
JPH05189550A (ja) * 1992-01-10 1993-07-30 Hitachi Ltd 画像処理装置
US5276437A (en) * 1992-04-22 1994-01-04 International Business Machines Corporation Multi-media window manager
JPH0827773B2 (ja) * 1992-10-23 1996-03-21 インターナショナル・ビジネス・マシーンズ・コーポレイション データ経路を使用可能にする方法、装置およびデータ処理システム
US5557734A (en) 1994-06-17 1996-09-17 Applied Intelligent Systems, Inc. Cache burst architecture for parallel processing, such as for image processing
US5959601A (en) * 1997-03-18 1999-09-28 Ati Technologies, Inc Method and apparatus for parallel in serial out transmission
US6359625B1 (en) * 1997-05-27 2002-03-19 National Semiconductor Corporation Video refresh compression
US5995121A (en) * 1997-10-16 1999-11-30 Hewlett-Packard Company Multiple graphics pipeline integration with a windowing system through the use of a high speed interconnect to the frame buffer
US5956046A (en) * 1997-12-17 1999-09-21 Sun Microsystems, Inc. Scene synchronization of multiple computer displays
US6088043A (en) * 1998-04-30 2000-07-11 3D Labs, Inc. Scalable graphics processor architecture
JP2004500731A (ja) * 1998-06-18 2004-01-08 ソニー エレクトロニクス インク 複数のディスプレイ装置に亘ってビデオ及び/又はグラフィック画像を分割し、スケーリングし、表示する方法及び装置
US6329996B1 (en) * 1999-01-08 2001-12-11 Silicon Graphics, Inc. Method and apparatus for synchronizing graphics pipelines
US6567092B1 (en) * 1999-02-10 2003-05-20 Microsoft Corporation Method for interfacing to ultra-high resolution output devices
US6624817B1 (en) * 1999-12-31 2003-09-23 Intel Corporation Symmetrical accelerated graphics port (AGP)

Also Published As

Publication number Publication date
BR0107336A (pt) 2002-08-27
KR20020059840A (ko) 2002-07-13
EP1326208A1 (en) 2003-07-09
US20020059302A1 (en) 2002-05-16
TWI242722B (en) 2005-11-01
CN1393001A (zh) 2003-01-22
AU9236901A (en) 2002-04-22
JP3580789B2 (ja) 2004-10-27
JP2002202957A (ja) 2002-07-19
US6952213B2 (en) 2005-10-04
CA2392536A1 (en) 2002-04-18
EP1326208A4 (en) 2007-06-06
WO2002031771A1 (fr) 2002-04-18
CN1255765C (zh) 2006-05-10

Similar Documents

Publication Publication Date Title
MXPA02005309A (es) Sistema de comunicacion de datos y metodo, programa de computadora y medio de registro.
JP4372043B2 (ja) コマンド実行制御装置、コマンド実行指示装置およびコマンド実行制御方法
CN101118645A (zh) 多重图形处理器系统
US20020130870A1 (en) Information processing system, integrated information processing system, method for calculating execution load, and computer program
KR100864998B1 (ko) 명령 전송 제어 장치 및 명령 전송 제어 방법
US20060061578A1 (en) Information processing apparatus for efficient image processing
EP1255227A1 (en) Vertices index processor
US7212211B2 (en) Data processing system and method, computer program, and recording medium
US20060089187A1 (en) Image processing device and method thereof
JP3853637B2 (ja) 情報処理システム、方法及びコンピュータプログラム
WO2007055067A1 (ja) 情報処理装置、グラフィックプロセッサ、制御用プロセッサおよび情報処理方法
US20030061455A1 (en) Data processor with a built-in memory
JP4244028B2 (ja) グラフィックプロセッサ、制御用プロセッサおよび情報処理装置
JPS63102474A (ja) 画像信号処理装置
JP2000149002A (ja) 画像処理プログラムを記録した媒体、画像処理装置および画像処理方法
JP2004062894A (ja) 画像処理プログラムを記録した媒体、画像処理装置および画像処理方法
JP2000149006A (ja) 画像処理プログラムを記録した媒体、画像処理装置および画像処理方法
JP2004086770A (ja) 画像生成装置、プログラム、及び、記録媒体
JPH02302881A (ja) データ描画方式
JPS60136880A (ja) 画像処理装置
JP2002140719A (ja) 図形処理装置
JPH05189559A (ja) 画像処理装置及び方法