KR980007006A - 통신 속도 향상을 위한 하이레벨 데이터 링크제어절차 제어장치 - Google Patents
통신 속도 향상을 위한 하이레벨 데이터 링크제어절차 제어장치 Download PDFInfo
- Publication number
- KR980007006A KR980007006A KR1019960025987A KR19960025987A KR980007006A KR 980007006 A KR980007006 A KR 980007006A KR 1019960025987 A KR1019960025987 A KR 1019960025987A KR 19960025987 A KR19960025987 A KR 19960025987A KR 980007006 A KR980007006 A KR 980007006A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- hdlc
- common input
- storage means
- output storage
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/24—Radio transmission systems, i.e. using radiation field for communication between two or more posts
- H04B7/26—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
- H04B7/2628—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA]
- H04B7/264—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile using code-division multiple access [CDMA] or spread spectrum multiple access [SSMA] for data rate control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/167—Interprocessor communication using a common memory, e.g. mailbox
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W80/00—Wireless network protocols or protocol adaptations to wireless operation
- H04W80/02—Data link layer protocols
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
Abstract
본 발명은 코드분할 다중접속(CDMA : Code Division Multiplex Access) 디지털 이동통신내의 프로세서간 상호 통신(IPC : Inter Processor Communication) 방식의 통신에서 처리속도와 경제성을 높인 IPC통신을 위한 하이레벨 데이터 링크제어장치(HDLC : High-level Data-Link Control) 제어장치에 대한 것으로, 종래의 IPC통신을 위한 장치는 동적기억수단으로 데이터를 옮겨 처리해야 하며 중앙처리부가 단일 수행을 함으로 통신 속도 및 데이터의 안정성이 좋지 못했던 것을, 중앙처리부의 관할 부분과 IPC의 부분을 분리하여 병렬처리가 가능하게 하였고 안정성을 높였으며, 동적기억수단을 이용하지 않고 공통 입/출력 기억수단을 이용하고 직접 기억수단 접근제어부를 사용하지 않고 HDLC를 사용함으로 통신 속도 및 경제성을 향상시키는 특징이 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명 코드분할 다중접속 디지털 이동통신내 프로세서간 상호통신을 위한 하이레벨 데이터 링크 제어절차 제어장치의 구성도.
Claims (3)
- HDLC 제어장치에 있어서, 외부 장치 및 시스템으로부터 데이터 수신 요구 발생시 데이터를 전송받아 HDLC포맷으로 변환시키는 HDLC변환부(10)와; 상기 HDLC 포맷의 데이터를 입력받아 저장하는 공통 입/출력 기억수단(20)과; 외부 장치 및 시스템으로부터 데이터 송신 요구 발생시 상기 공통 입/출력 기억수단(20)으로 부터 저장되어 있는 데이터를 읽어 선입력-선출력수단(40)에 저장하는 중앙처리부(30)와; 상기 중앙처리부(30)가 저장시킨 데이터를 바이트 단위로 입력된 순서대로 HDLC역변환부(50)로 출력시키는 선입력-선출력수단(40)과; 상기 선입력-선출력수단(40)으로 부터 HDLC 포맷의 데이터를 입력받아 일반 데이터 형태로 변환하여 외부로 전송시키는 HDLC역변환부(50)로 이루어짐을 특징으로 하는 통신 속도 향상을 위한 하이레벨 데이터 링크제어절차 제어장치.
- 제1항에 있어서, 상기 공통 입/출력 기억수단(20)은 바이트 단위로 저장한 데이터를 중앙처리부(30)에서 롱-워드(long-word)인 4바이트 단위로 읽어들일 수 있게 함으로써 통신속도를 4배 증가시킬 수 있도록 4개의 공통 입/출력 기억수단(20)을 사용함을 특징으로 하는 통신 속도 향상을 위한 하이레벨 데이터 링크제어절차 제어장치.
- 제1항에 있어서, 상기 공통 입/출력 기억수단(20)은 중앙처리부(30)의 단일 수행을 극복하여 통신 속도 및 데이터의 안정성을 높이기 위해 중앙처리부(30) 관할 부분과 IPC통신 관할 부분이 병렬처리될 수 있도록 분리되어 이루어짐을 특징으로 하는 통신 속도 향상을 위한 하이레벨 데이터 링크제어절차 제어장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960025987A KR100310229B1 (ko) | 1996-06-29 | 1996-06-29 | 통신속도향상을위한하이레벨데이터링크제어절차제어장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960025987A KR100310229B1 (ko) | 1996-06-29 | 1996-06-29 | 통신속도향상을위한하이레벨데이터링크제어절차제어장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR980007006A true KR980007006A (ko) | 1998-03-30 |
KR100310229B1 KR100310229B1 (ko) | 2001-12-17 |
Family
ID=37530909
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960025987A KR100310229B1 (ko) | 1996-06-29 | 1996-06-29 | 통신속도향상을위한하이레벨데이터링크제어절차제어장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100310229B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100324281B1 (ko) * | 1999-08-31 | 2002-02-25 | 서평원 | 중앙 집중식 고속 데이터 전송 장치 |
KR100686060B1 (ko) * | 2005-08-26 | 2007-02-26 | 엘지전자 주식회사 | 비동기식 상위 레벨 데이터 링크 제어 계층을 이용한인터페이스 제어 방법 및 장치 |
KR100986445B1 (ko) * | 2004-11-17 | 2010-10-08 | 현대자동차주식회사 | Cdma 모뎀과의 통신을 위한 cpu 할당 장치 |
-
1996
- 1996-06-29 KR KR1019960025987A patent/KR100310229B1/ko not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100324281B1 (ko) * | 1999-08-31 | 2002-02-25 | 서평원 | 중앙 집중식 고속 데이터 전송 장치 |
KR100986445B1 (ko) * | 2004-11-17 | 2010-10-08 | 현대자동차주식회사 | Cdma 모뎀과의 통신을 위한 cpu 할당 장치 |
KR100686060B1 (ko) * | 2005-08-26 | 2007-02-26 | 엘지전자 주식회사 | 비동기식 상위 레벨 데이터 링크 제어 계층을 이용한인터페이스 제어 방법 및 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR100310229B1 (ko) | 2001-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960009411A (ko) | 인터버스 버퍼 | |
KR840006530A (ko) | 동기식 중앙 프로세서의 디지탈 데이타 처리장치 및 방법 | |
KR980007006A (ko) | 통신 속도 향상을 위한 하이레벨 데이터 링크제어절차 제어장치 | |
NO180219B (no) | Signalbehandlingsapparat | |
KR970068244A (ko) | 기지국의 안내 방송장치 및 방법 | |
US5701440A (en) | Multi-processor system provided with bus control module | |
KR910003475A (ko) | 시퀀스 제어장치 | |
KR970071294A (ko) | 직렬통신제어기(scc)를 이용한 직접메모리접근(dma) 장치 | |
KR100308261B1 (ko) | 퍼스널컴퓨터를이용한브이오디용간이서버장치 | |
JPH04258084A (ja) | 符号則変換装置 | |
JPS54140439A (en) | Composite computer device | |
JPS54161854A (en) | Input/output control system for information processor | |
KR980007153A (ko) | 디지털 데이터 크기 변환장치(A conversion apparatus of digital data size) | |
KR100449264B1 (ko) | 디지털 신호 처리기의 버퍼 | |
KR960002017A (ko) | 휴대용 단말기 시스템 | |
KR100224750B1 (ko) | 수행업무 테이블 인덱싱 방식을 이용한 프로세서간 통신장치 및 방법 | |
MY122646A (en) | Display device, computer and computer system. | |
KR100223032B1 (ko) | 디지털 통신 시스템 | |
JPS55142476A (en) | Address conversion system for information processing system | |
JPH05260570A (ja) | プラントデータ入出力装置 | |
JP2630071B2 (ja) | データ送受信方式 | |
KR830008233A (ko) | 단일라인 우선순위를 설립시키는 장치를 가지는 통신 멀티플렉서 | |
SU1123045A1 (ru) | Устройство дл передачи телеметрической информации со сжатием | |
JPS6120168A (ja) | 遠隔地デ−タ処理システム | |
KR950022607A (ko) | 신호 서비스장치 내의 프로세서간 통신장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060911 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |