KR970705077A - 팝(POP) 명령 실행 장치 및 방법(Apparatus and Method for Executing Pop Instructions) - Google Patents
팝(POP) 명령 실행 장치 및 방법(Apparatus and Method for Executing Pop Instructions) Download PDFInfo
- Publication number
- KR970705077A KR970705077A KR1019970700558A KR19970700558A KR970705077A KR 970705077 A KR970705077 A KR 970705077A KR 1019970700558 A KR1019970700558 A KR 1019970700558A KR 19970700558 A KR19970700558 A KR 19970700558A KR 970705077 A KR970705077 A KR 970705077A
- Authority
- KR
- South Korea
- Prior art keywords
- stack
- value
- stack pointer
- increment
- base address
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 6
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/34—Addressing or accessing the instruction operand or the result ; Formation of operand address; Addressing modes
- G06F9/355—Indexed addressing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/76—Arrangements for rearranging, permuting or selecting data according to predetermined rules, independently of the content of the data
- G06F7/78—Arrangements for rearranging, permuting or selecting data according to predetermined rules, independently of the content of the data for changing the order of data flow, e.g. matrix transposition or LIFO buffers; Overflow or underflow handling therefor
- G06F7/785—Arrangements for rearranging, permuting or selecting data according to predetermined rules, independently of the content of the data for changing the order of data flow, e.g. matrix transposition or LIFO buffers; Overflow or underflow handling therefor having a sequence of storage locations each being individually accessible for both enqueue and dequeue operations, e.g. using a RAM
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/3004—Arrangements for executing specific machine instructions to perform operations on memory
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Software Systems (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Executing Machine-Instructions (AREA)
Abstract
현존하는 마이크로프로세서에 의해 실행되는 것보다 효율적인 방식에서 스택의 톱의 데이터를 내부 레지스터로 전송하는 팝 명령을 실행하는 장치 및 방법. 팝 명령을 실행하기 위해 필요한 클럭 사이클 수의 감소는 팝 명령의 기본 동작을 하나의 클럭 사이클에서 실행하도록 할 수 있는 마이크로프로세서 구조에 의해 이루어진다. 본 발명에 따른 마이크로프로세서 구조는 하나의 클럭 사이클에서 팝 동작(현 스택 포인터 값과 스택 베이스 어드레스를 이용하여 메모리의 리드동작과 스택 포인터값을 증가하는 동작)을 실행하는 가산기로써의 두개의 산술 논리 처리부를 사용한다. 이는 팝 명령을 실행하는 데 필요한 시간을 상당히 단축시키게 된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 방법에 따른 팝 명령을 효율적으로 처리하는 장치를 구비한 마이크로프로세서의 구조를 보여주는 블럭도.
Claims (7)
- 하나의 클럭 사이클에서 메모리내의 스택 섹션의 톱으로부터 데이타를 내부 레지스터에 전송하기 위한 팝 명령을 실행하기 위한 장치에 있어서, 상기 스택의 시작 위치의 메모리의 어드레스에 대응하는 스택 세그먼트 베이스 어드레스를 제1가산수단에 입력하는 수단과; 상기 스택 세그먼트 베이스 어드레스로부터 상기 스택의 톱의 오프셋에 대응하는 스택 포인트 값을 상기 제1가산수단과 제2가산수단에 입력하는 수단과; 상기 스택 세그먼트 베이스 어드레스와 상기 스택 포인터를 가산하여 상기 스택의 톱의 메모리내의 어드레스를 결정하는 상기 제1가산수단과; 상기 스택 포인터 값에 가산될 증가 값을 제공하는 수단과; 및 상기 스택 포인터 값에 상기 증가값을 가산하여 증가 스택 포인터 값을 경정하는 상기 제2가산수단을 포함하며, 상기 제1 및 제2 가산수단은 동일한 클럭 사이클 동안에 덧셈 연산을 실행하는 것을 특징으로 하는 팝 명령 실행 장치.
- 제1항에 있어서, 연속적인 팝 명령을 실행할 때, 상기 제2가산 수단에 상기 스택 포인터 값 대신에 상기 증가 스택 포인터값을 입력하는 수단을 더 포함하도록 구성된 것을 특징으로 하는 팝 명령 실행 장치.
- 제1항에 있어서, 상기 스택 세그먼트 베이스 어드레스를 상기 제1가산 수단에 입력하는 수단은 레지스터임을 특징으로 하는 팝 명령 실행 장치.
- 제1항에 있어서, 상기 스택 포인터 값을 상기 제1가산수단과 상기 제2가산수단에 입력하는 상기 수단은 레지스터임을 특징으로 하는 팝명령 실행 장치.
- 제1항에 있어서, 상기 제1가산수단은 산술 논리부임을 특징으로 하는 팝 명령 실행 장치.
- 제1항에 있어서, 상기 제2가산수단은 산술 논리부임을 특징으로 하는 팝 명령 실행 장치.
- 하나의 클럭 사이클에서 메모리내의 스택 섹션의 톱으로부터 데이타를 내부 레지스터에 전송하기 위한 팝 명령을 실행하기 위한 방법에 있어서, (1) 상기 스택의 시작 위치의 메모리의 어드레스에 대응하는 스택 세그먼트 베이스 어드레스를 제공하는 단계; (2) 상기 스택 세그먼트 베이스 어드레스로부터 상기 스택의 톱의 오프셋에 대응하는 스택 포인트 값을 제공하는 단계; (3) 상기 스택 세그먼트 베이스 어드레스와 상기 스택 포인터를 가산하여 상기 스택의 톱의 메모리내의 어드레스를 결정하는 단계; (4) 상기 스택포인터 값에 가산될 증가 값을 제공하는 단계; 및 (5) 상기 스택 포인터 값에 상기 증가 값을 가산하여 증가 스택 포인터 값을 결정하는 단계를 포함하며 상기 스택 세그먼트 베이스 어드레스와 상기 스택 포인터를 가산하는 단계와 상기 스택 포인터 값에 상기 증가 값을 가산하는 단계와 상기 스택 포인터 값에 상기 증가 값을 가산하는 단계는 동일한 클럭 사이클 동안에 실행되는 것을 특징으로 하는 팝 명령 실행 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US45208095A | 1995-05-26 | 1995-05-26 | |
US08/452,080 | 1995-05-26 | ||
PCT/US1996/008052 WO1996037828A1 (en) | 1995-05-26 | 1996-05-24 | Apparatus and method for executing pop instructions |
Publications (1)
Publication Number | Publication Date |
---|---|
KR970705077A true KR970705077A (ko) | 1997-09-06 |
Family
ID=23794941
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970700558A KR970705077A (ko) | 1995-05-26 | 1996-05-24 | 팝(POP) 명령 실행 장치 및 방법(Apparatus and Method for Executing Pop Instructions) |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP0772818A1 (ko) |
KR (1) | KR970705077A (ko) |
WO (1) | WO1996037828A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100875377B1 (ko) * | 1999-11-09 | 2008-12-23 | 프리스케일 세미컨덕터, 인크. | 처리 시스템에서 스택 팝 및 푸쉬 동작들을 수행하는 장치 및 방법 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3461434A (en) * | 1967-10-02 | 1969-08-12 | Burroughs Corp | Stack mechanism having multiple display registers |
US3786432A (en) * | 1972-06-20 | 1974-01-15 | Honeywell Inf Systems | Push-pop memory stack having reach down mode and improved means for processing double-word items |
GB2138182B (en) * | 1983-04-14 | 1986-09-24 | Standard Telephones Cables Ltd | Digital processor |
-
1996
- 1996-05-24 KR KR1019970700558A patent/KR970705077A/ko not_active Application Discontinuation
- 1996-05-24 EP EP96916800A patent/EP0772818A1/en not_active Withdrawn
- 1996-05-24 WO PCT/US1996/008052 patent/WO1996037828A1/en not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100875377B1 (ko) * | 1999-11-09 | 2008-12-23 | 프리스케일 세미컨덕터, 인크. | 처리 시스템에서 스택 팝 및 푸쉬 동작들을 수행하는 장치 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
WO1996037828A1 (en) | 1996-11-28 |
EP0772818A1 (en) | 1997-05-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930018378A (ko) | 캐쉬 메모리 시스템의 성능최적화 방법 및 장치 | |
KR970016945A (ko) | 다중 인스트럭션 실행 방법 및 수퍼스칼라 마이크로프로세서 | |
KR920001319A (ko) | 처리기 및 처리기의 처리방법 | |
KR920001321A (ko) | 고속 프로세서에서의 브랜치 처리 방법 및 장치 | |
KR920001323A (ko) | 브랜치를 제거하여 컴퓨터 성능을 개선하는 프로세서 동작방법 | |
KR960035262A (ko) | 데이터 처리 시스템에서 인터럽트 대기의 선택적인 제어를 위한 방법과 장치 | |
KR970705080A (ko) | 외부 메모리로의 액세스 요청을 파이프라이닝하는 마이크로프로세서(Microprocessor with Pipelined Access Request to External Memory) | |
US5390306A (en) | Pipeline processing system and microprocessor using the system | |
JP4465081B2 (ja) | Vliwプロセッサにおける効率的なサブ命令エミュレーション | |
KR970705077A (ko) | 팝(POP) 명령 실행 장치 및 방법(Apparatus and Method for Executing Pop Instructions) | |
EP1177499B1 (en) | Processor and method of executing instructions from several instruction sources | |
JPH10124312A (ja) | 中央処理装置 | |
KR950025532A (ko) | 연산 처리 장치 | |
KR100639146B1 (ko) | 카테시안 제어기를 갖는 데이터 처리 시스템 | |
JPH04268928A (ja) | エミュレーション装置及び半導体装置 | |
JPS61250754A (ja) | 簡易型キヤツシユメモリ | |
JPH0353322A (ja) | 情報処理装置 | |
KR100343459B1 (ko) | 자바 프로세서 | |
KR960018958A (ko) | 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치 | |
JPH0792902A (ja) | プログラマブルコントローラ | |
JPS61156307A (ja) | シ−ケンス制御装置 | |
JPH04140851A (ja) | 情報処理装置の診断方式 | |
JPH02118729A (ja) | 情報処理装置 | |
JPS6398738A (ja) | デ−タ処理装置 | |
Roest | MIPhS: a Configurable Hardware Simulator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |