KR970077814A - Antenna booster mixer circuit - Google Patents

Antenna booster mixer circuit Download PDF

Info

Publication number
KR970077814A
KR970077814A KR1019970017231A KR19970017231A KR970077814A KR 970077814 A KR970077814 A KR 970077814A KR 1019970017231 A KR1019970017231 A KR 1019970017231A KR 19970017231 A KR19970017231 A KR 19970017231A KR 970077814 A KR970077814 A KR 970077814A
Authority
KR
South Korea
Prior art keywords
antenna
booster amplifier
diode
booster
turned
Prior art date
Application number
KR1019970017231A
Other languages
Korean (ko)
Inventor
하루히데 오오따께
아끼라 다까야마
다다유끼 신까이
도시노리 아이까와
마사히로 와까모리
Original Assignee
가따오까 마사따까
알프스덴끼 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP11896196A external-priority patent/JP3481388B2/en
Application filed by 가따오까 마사따까, 알프스덴끼 가부시끼가이샤 filed Critical 가따오까 마사따까
Publication of KR970077814A publication Critical patent/KR970077814A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards

Abstract

비디오 테이프 레코더(VTR)를 오프하여 부스터 증폭기를 멈춘 경우에도, 안테나 입력단자에 입력한 수신신호를 바이패스하여 안테나 출력단자에 출력함으로써, 불필요한 전력소비를 일으키지 않는 안테나 부스터 믹서 회로를 제공한다.Even when the booster amplifier is stopped by turning off the video tape recorder (VTR), an antenna booster mixer circuit is provided which bypasses the received signal input to the antenna input terminal and outputs it to the antenna output terminal.

VTR(1)에 편성되어, 안테나 입력단자(14)와 안테나 출력단자(15)와, 안테나 입력단자(14)와, 안테나 출력단자(15)간에 접속되고, VTR(1)과 전원을 공용하는 부스터 증폭기(7 및 9)와, 부스터 증폭기(7 및 9)에 병렬 접속된 신호 바이패스 회로(12)를 구비하고, 신호의 녹화시 또는 재생시에 VTR(1)의 전원이 온일 때 안테나 입력단자(14)에 인가되는 수신신호가 부스터 증폭기(7)에서 안테나 출력단자(15)에 전송되고, VTR(1)의 전원이 오프일 때, 안테나 입력단자(14)에 인가된 수신신호가 신호 바이패스 회로(12)를 통하여 안테나 출력단자(15)에서 출력된다.It is formed in the VTR 1, and is connected between the antenna input terminal 14, the antenna output terminal 15, the antenna input terminal 14, and the antenna output terminal 15, and shares the power supply with the VTR 1 in common. The booster amplifiers 7 and 9 and a signal bypass circuit 12 connected in parallel to the booster amplifiers 7 and 9, the antenna input terminal when the power supply of the VTR 1 is turned on at the time of recording or reproduction of a signal. The received signal applied to the 14 is transmitted from the booster amplifier 7 to the antenna output terminal 15, and when the power of the VTR 1 is off, the received signal applied to the antenna input terminal 14 is signal It is output from the antenna output terminal 15 through the pass circuit 12.

Description

안테나 부스터 믹서 회로Antenna booster mixer circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명의 안테나 부스터 믹서 회로와 비디오 테이프 레코더 및 텔레비젼 수상기의 배치 접속관계를 나타낸 블록 구성도, 제2도는 본 발명에 따른 안테나 부스터 믹서 회로의 실시예 1를 나타낸 회로구성도, 제3도는 본 발명에 따른 안테나 부스터 믹서 회로의 실시예 2를 나타낸 회로구성도, 제4도는 본 발명에 따른 안테나 부스터 믹서 회로의 실시예 3를 나타낸 회로구성도, 제5도는 제1도 및 제2도에 나타낸 실시예 1 및 2에 있어서, 수신시, 녹화시, 재생시에, 각 구성부분의 상태를 일람표로 나타낸 설명도.FIG. 1 is a block diagram showing the arrangement connection relationship between the antenna booster mixer circuit of the present invention, the video tape recorder and the television receiver, and FIG. 2 is a circuit diagram showing the first embodiment of the antenna booster mixer circuit according to the present invention. FIG. 4 is a circuit diagram showing a second embodiment of the antenna booster mixer circuit according to the present invention. FIG. 4 is a circuit diagram showing a third embodiment of the antenna booster mixer circuit according to the present invention. FIG. Explanatory drawing which showed the state of each component part at the time of reception, recording, and reproduction in Example 1 and 2 shown to the table | surface.

Claims (10)

비디오 테이프 레코더에 편성되어, 안테나 입력단자, 안테나 출력단자, 상기 안테나 입력단자와 상기 안테나 출력단자간에 접속되며 상기 비디오 테이프 레코더와 전원을 공용하는 부스터 증폭기, 및 상기 부스터 증폭기에 병렬 접속된 신호 바이패스 회로를 구비하고, 상기 비디오 테이프 레코더의 전원이 온일 때, 상기 안테나 입력단자에 인가된 안테나 수신신호는 상기 부스터 증폭기에서 상기 안테나 출력단자로 전송되며, 상기 비디오 테이프 레코더의 전원이 오프일 때, 상기 안테나 입력단자에 인가된 상기 안테나 수신신호는 상기 신호 바이패스 회로를 통하여 상기 안테나 출력단자로부터 출력되는 것을 특징으로 하는 안테나 부스터 믹서 회로.A booster amplifier configured in a video tape recorder and connected between an antenna input terminal, an antenna output terminal, the antenna input terminal and the antenna output terminal, and sharing a power supply with the video tape recorder, and a signal bypass connected in parallel to the booster amplifier. A circuit, wherein the antenna received signal applied to the antenna input terminal is transmitted from the booster amplifier to the antenna output terminal when the video tape recorder is powered on, and when the video tape recorder is powered off, And the antenna received signal applied to the antenna input terminal is output from the antenna output terminal through the signal bypass circuit. 제1항에 있어서, 상기 부스터 증폭기와 상기 안테나 출력단자의 사이에 믹서단이 접속되고, 상기 믹서단은 일측의 입력이 상기 부스터 증폭기의 출력에, 타측의 입력이 상기 비디오 테이프 레코더의 재생신호를 고주파 변조하는 고주파 변조기의 출력에 접속되며, 상기 믹서단의 출력이 상기 안테나 출력단자에 각각 접속되는 것을 특징으로 하는 안테나 부스터 믹서 회로.2. The mixer of claim 1, wherein a mixer stage is connected between the booster amplifier and the antenna output terminal, wherein the mixer stage has an input on one side of the booster amplifier and an input on the other side of the booster amplifier. And an output of the mixer stage, the output of the mixer stage being connected to the antenna output terminal, respectively. 제2항에 있어서, 상기 안테나 입력단자와 상기 안테나 출력단자중의 적어도 어느 일측에 상기 부스터증폭기측 또는 상기 신호 바이패스 회로측에의 전환접속을 행하는 전환 스위치를 접속하고, 상기 전환 스위치는 상기 부스터 증폭기의 전원의 온/오프에 대응하여 전환되는 것을 특징으로 하는 안테나 부스터 믹서 회로.3. The switching switch according to claim 2, wherein a switching switch is connected to at least one of the antenna input terminal and the antenna output terminal for switching connection to the booster amplifier side or the signal bypass circuit side, and the switching switch is the booster amplifier. The antenna booster mixer circuit is switched in response to the on / off of the power supply. 제3항에 있어서, 상기 전환 스위치는 하나의 N 채널 FET, 상기 FET의 게이트·소오스간에 접속된 바이패스 저항, 및 상기 FET의 소오스에 음극이 접속된 하나의 스위칭 다이오드로 이루어지고, 상기 FET의 소오스는 상기 안테나 입력단자 또는 상기 안테나 출력단자에, 상기 다이오드의 양극은 상기 부스터 증폭기의 입력 또는 출력 및 버퍼 저항을 통하여 상기 부스터 증폭기의 전원에, 상기 FET의 드레인은 상기 신호 바이패스 회로에 각각 접속되고, 상기 부스터 증폭기의 전원이 온일 때에는, 상기 다이오드가 온되며, 상기 FET가 오프되어 부스터 증폭기측으로 전환되고, 상기 부스터 증폭기의 전원이 온일 때에는, 상기 다이오드가 오프되며, 상기 FET가 온되어 상기 신호 바이패스 회로측으로 전환되는 것을 특징으로 하는 안테나 부스터 믹서 회로.The switching switch according to claim 3, wherein the changeover switch comprises one N-channel FET, a bypass resistor connected between a gate and a source of the FET, and one switching diode connected with a cathode connected to a source of the FET. A source is connected to the antenna input terminal or the antenna output terminal, the anode of the diode is connected to the power supply of the booster amplifier through the input or output of the booster amplifier and the buffer resistor, and the drain of the FET is connected to the signal bypass circuit. When the power of the booster amplifier is on, the diode is turned on, the FET is turned off, and is switched to the booster amplifier side; when the power of the booster amplifier is on, the diode is turned off, the FET is turned on and the signal is An antenna booster mixer circuit, which is switched to the bypass circuit side. 제4항에 있어서, 상기 N 채널 FET는 게이트가 게이트 저항을 통하여 접지 접속되는 것을 특징으로 하는 안테나 부스터 믹서 회로.5. The antenna booster mixer circuit of claim 4, wherein the N-channel FET has a gate connected to ground through a gate resistor. 제3항에 있어서, 상기 전환 스위치는 음극이 공통 접속된 일측 및 타측의 2개의 스위칭용 다이오드로 이루어지고, 상기 2개의 다이오드의 공통접속된 음극은 상기 안테나 입력단자 또는 상기 안테나 출력단자에, 상기 일측 다이오드의 양극은 상기 부스터 증폭기의 입력 또는 출력을 통하여 상기 부스터 증폭기의 전원에, 상기 타측 다이오드의 양극은 상기 신호 바이패스 회로에 각각 접속되며, 상기 부스터 증폭기의 전원이 온일 때, 상기 일측 다이오드가 온되며, 상기 타측 다이오드가 오프되어 상기 부스터 증폭기측으로 전환되고, 상기 부스터 증폭기의 전원이 오프일 때, 상기 타측 다이오드가 온되어 상기 신호 바이패스 회로측으로 전환되는 것을 특징으로 하는 안테나 부스터 믹서 회로.The switch of claim 3, wherein the changeover switch comprises two switching diodes of one side and the other side of which the cathode is commonly connected, and the cathode of the two diodes connected to the antenna input terminal or the antenna output terminal. The anode of one diode is connected to the power supply of the booster amplifier through the input or output of the booster amplifier, and the anode of the other diode is connected to the signal bypass circuit, respectively, and when the power of the booster amplifier is on, the one diode is And the other diode is turned off to switch to the booster amplifier side, and when the power of the booster amplifier is turned off, the other diode is turned on and switched to the signal bypass circuit side. 제1항에 있어서, 상기 안테나 입력단자와 상기 안테나 출력단자중의 적어도 일측에, 상기 부스터 증폭기측 또는 상기 신호 바이패스 회로측에의 전환접속을 행하는 전환 스위치를 접속하고, 상기 전환 스위치는 상기 부스터 증폭기의 전원의 온/오프에 대응하여 전환되는 것을 특징으로 하는 안테나 부스터 믹서 회로.The switching switch for switching to the booster amplifier side or the signal bypass circuit side is connected to at least one of the antenna input terminal and the antenna output terminal, and the switching switch is the booster amplifier. The antenna booster mixer circuit is switched in response to the on / off of the power supply. 제7항에 있어서, 상기 전환 스위치는 하나의 N 채널 FET, 상기 FET의 게이트·소오스간에 접속된 바이패스 저항, 및 상기 FET의 소오스에 음극이 접속된 하나의 스위칭 다이오드로 이루어지며, 상기 FET의 소오스는 상기 안테나 입력단자 또는 상기 안테나 출력단자에, 상기 다이오드의 양극은 상기 부스터 증폭기의 입력 또는 출력 및 버퍼 저항을 통하여 상기 부스터 증폭기의 전원에, 상기 FET의 드레인은 상기 신호 바이패스 회로에 각각 접속되고, 상기 부스터 증폭기의 전원이 온일 때, 상기 다이오드가 온되며, 상기 FET가 오프되어 부스터 증폭기측으로 전환되고, 상기 부스터 증폭기의 전원이 온일 때에, 상기 다이오드가 오프되며, 상기 FET가 온되어 상기 신호 바이패스 회로측으로 전환되는 것을 특징으로 하는 안테나 부스터 믹서 회로.8. The switching switch of claim 7, wherein the changeover switch comprises one N-channel FET, a bypass resistor connected between a gate and a source of the FET, and one switching diode connected with a cathode connected to a source of the FET. A source is connected to the antenna input terminal or the antenna output terminal, the anode of the diode is connected to the power supply of the booster amplifier through the input or output of the booster amplifier and the buffer resistor, and the drain of the FET is connected to the signal bypass circuit. When the power of the booster amplifier is on, the diode is turned on, the FET is turned off and switched to the booster amplifier side; when the power of the booster amplifier is on, the diode is turned off, the FET is turned on and the signal is An antenna booster mixer circuit, which is switched to the bypass circuit side. 제8항에 있어서, 상기 N 채널 FET는 게이트가 게이트 저항을 통하여 접지 접속되는 것을 특징으로 하는 안테나 부스터 믹서 회로.9. The antenna booster mixer circuit of claim 8, wherein the N-channel FET has a gate connected to ground through a gate resistor. 제7항에 있어서, 상기 전환 스위치는 음극이 공통 접속된 일측 및 타측의 2개의 스위칭용 다이오드로 이루어지고, 상기 2개의 다이오드의 공통접속된 음극은 상기 안테나 입력단자 또는 상기 안테나 출력단자에, 상기 일측 다이오드의 양극은 상기 부스터 증폭기의 입력 또는 출력을 통하여 상기 부스터 증폭기의 전원에, 상기 타측 다이오드의 양극은 상기 신호 바이패스 회로에 각각 접속되며, 상기 부스터 증폭기의 전원이 온일 때, 상기 일측 다이오드가 온되며, 상기 타측 다이오드가 오프되어 상기 부스터 증폭기측으로 전환되고, 상기 부스터 증폭기의 전원이 오프일 때, 상기 타측 다이오드가 온되어 상기 신호 바이패스 회로측으로 전환되는 것을 특징으로 하는 안테나 부스터 믹서 회로.The switching switch of claim 7, wherein the changeover switch comprises two switching diodes of one side and the other side of which the cathode is commonly connected, and the cathode of the two diodes connected to the antenna input terminal or the antenna output terminal. The anode of one diode is connected to the power supply of the booster amplifier through the input or output of the booster amplifier, and the anode of the other diode is connected to the signal bypass circuit, respectively, and when the power of the booster amplifier is on, the one diode is And the other diode is turned off to switch to the booster amplifier side, and when the power of the booster amplifier is turned off, the other diode is turned on and switched to the signal bypass circuit side. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019970017231A 1996-05-14 1997-05-06 Antenna booster mixer circuit KR970077814A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP96-118961 1996-05-14
JP11896196A JP3481388B2 (en) 1995-08-30 1996-05-14 Antenna booster mixer circuit

Publications (1)

Publication Number Publication Date
KR970077814A true KR970077814A (en) 1997-12-12

Family

ID=14749568

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970017231A KR970077814A (en) 1996-05-14 1997-05-06 Antenna booster mixer circuit

Country Status (5)

Country Link
KR (1) KR970077814A (en)
CN (1) CN1165412A (en)
DE (1) DE19719946A1 (en)
FR (1) FR2748883B1 (en)
GB (1) GB2313238A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11164212A (en) * 1997-11-28 1999-06-18 Mitsumi Electric Co Ltd Antenna booster circuit for vtr
KR20010013758A (en) * 1998-04-16 2001-02-26 요트.게.아. 롤페즈 Video recorder/reproducer apparatus
JP3526771B2 (en) * 1999-02-05 2004-05-17 シャープ株式会社 RF modulator device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3440119A1 (en) * 1984-11-02 1986-05-07 Philips Patentverwaltung Gmbh, 2000 Hamburg Circuit arrangement for an image recording and reproduction apparatus
KR960008728B1 (en) * 1992-09-30 1996-06-29 Samsung Electro Mech High frequency switching circuit of vcr
EP0679025B1 (en) * 1994-04-21 2000-03-22 Philips Patentverwaltung GmbH Circuit arrangement for the feeding of an antenna signal
JP3481388B2 (en) * 1995-08-30 2003-12-22 アルプス電気株式会社 Antenna booster mixer circuit

Also Published As

Publication number Publication date
CN1165412A (en) 1997-11-19
FR2748883A1 (en) 1997-11-21
GB2313238A (en) 1997-11-19
DE19719946A1 (en) 1997-11-20
FR2748883B1 (en) 1998-11-06
GB9708798D0 (en) 1997-06-25

Similar Documents

Publication Publication Date Title
US5929702A (en) Method and apparatus for high efficiency high dynamic range power amplification
KR950002112A (en) Antenna selector switch
JPH07118666B2 (en) Portable wireless device
US7579893B2 (en) Mute circuit
KR950024158A (en) Transimpedance amplifier
KR880014802A (en) Toggle switch
KR910019331A (en) Switching devices with cascaded switches
KR970077814A (en) Antenna booster mixer circuit
KR970078433A (en) Antenna Booster Mixer Circuit
KR920005607A (en) TV receiver with FM radio
US4146845A (en) Audio amplifier output circuit
JP2002217648A (en) Amplifier with built-in bypass circuit
KR0149636B1 (en) Amplifier circuit
US5191238A (en) Dual FET circuits having floating voltage bias
JP2000228749A (en) Rf modulator
KR910017731A (en) Amplifier circuit
JPH06350478A (en) Communications equipment
WO1999055085A3 (en) Video recorder/reproducer apparatus
JPS60100836A (en) If band switching circuit of fm receiver
KR960035645A (en) Power Reduced Memory Differential Voltage Sense Amplifier and Power Reduction Method
KR0145857B1 (en) Current consumption optimization circuit in operational amplifier
JPS6024714A (en) Voice mixing circuit
JPH0238513Y2 (en)
JP2795059B2 (en) Amplifier circuit
KR940002236Y1 (en) Rf input switching circuit for bs tuner

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application