KR970078433A - Antenna Booster Mixer Circuit - Google Patents

Antenna Booster Mixer Circuit Download PDF

Info

Publication number
KR970078433A
KR970078433A KR1019960036443A KR19960036443A KR970078433A KR 970078433 A KR970078433 A KR 970078433A KR 1019960036443 A KR1019960036443 A KR 1019960036443A KR 19960036443 A KR19960036443 A KR 19960036443A KR 970078433 A KR970078433 A KR 970078433A
Authority
KR
South Korea
Prior art keywords
antenna
booster
booster amplifier
diode
output terminal
Prior art date
Application number
KR1019960036443A
Other languages
Korean (ko)
Other versions
KR100211755B1 (en
Inventor
히데아루 오오다께
시게노리 아이가와
다다유끼 신까이
아끼라 다까야마
마사히로 와까모리
Original Assignee
가다오까 마사다까
아루푸스 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가다오까 마사다까, 아루푸스 덴키 가부시키가이샤 filed Critical 가다오까 마사다까
Publication of KR970078433A publication Critical patent/KR970078433A/en
Application granted granted Critical
Publication of KR100211755B1 publication Critical patent/KR100211755B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/775Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/78Television signal recording using magnetic recording
    • H04N5/782Television signal recording using magnetic recording on tape
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B31/00Arrangements for the associated working of recording or reproducing apparatus with related apparatus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

비디오 테입 레코더(VTR)를 오프하고 부스터 증폭기를 멈춘 경우에도, 안테나 입력단자에 입력한 수신신호를 바이패스하여 안테나 출력단자에 출력하고, 불필요한 전력이 소비되지 않게 하는 안테나 부스터 믹서회로를 제공한다.Even when the video tape recorder (VTR) is turned off and the booster amplifier is stopped, an antenna booster mixer circuit is provided which bypasses the received signal input to the antenna input terminal and outputs it to the antenna output terminal so that unnecessary power is not consumed.

VTR(1)에 조립되고, 안테나 입력단자(14)와 안테나 출력단자(15), 그리고 안테나 입력단자(14) 및 안테나 출력단자(15)간에 접속되고, VTR(1)과 전원이 공용되는 부스터 증폭기(7,9)와, 부스터 증폭기(7,9)에 병렬로 접속된 신호 바이패스회로(12)를 구비하고, 신호의 녹화시에 또는 재생시에 VTR(1)의 전원이 온일 때, 안테나 입력단자(14)에 공급된 수신신호가 부스터 증폭기(7)로부터 안테나 출력단자(15)에 전송되고, VTR(1)의 전원이 오프일 때, 안테나 입력단자(14)에 공급된 수신 신호가 신호 바이패스회로(12)를 거쳐 안테나 출력단자(15)로부터 출력한다.A booster which is assembled to the VTR 1, connected between the antenna input terminal 14 and the antenna output terminal 15, and between the antenna input terminal 14 and the antenna output terminal 15, and shares the power supply with the VTR 1; An amplifier 7 and 9 and a signal bypass circuit 12 connected in parallel to the booster amplifiers 7 and 9, the antenna being powered on when the VTR 1 is turned on during signal recording or reproduction The received signal supplied to the input terminal 14 is transmitted from the booster amplifier 7 to the antenna output terminal 15, and when the power of the VTR 1 is off, the received signal supplied to the antenna input terminal 14 is The signal is output from the antenna output terminal 15 via the signal bypass circuit 12.

Description

안테나 부스터 믹서회로Antenna Booster Mixer Circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명의 안테나 부스터 믹서회로와 비디오 테입 레코더 및 텔레비젼 수상기와의 배치접속 관계를 나타낸 블록 구성도, 제2도는 본 발명에 관계되는 안테나 부스터 믹서회로의 제1실시예를 나타낸 회로구성도, 제3도는 본 발명에 관계되는 안테나 부스터 믹서회로의 제2실시예를 나타낸 회로구성도.FIG. 1 is a block diagram showing the arrangement connection relationship between the antenna booster mixer circuit of the present invention, a video tape recorder and a television receiver, and FIG. 2 is a circuit diagram showing a first embodiment of the antenna booster mixer circuit according to the present invention. 3 is a circuit diagram showing a second embodiment of the antenna booster mixer circuit according to the present invention;

Claims (6)

비디오 테입 레코더에 조립되어 들어가며 안테나 입력단자와, 안테나 출력단자와, 상기 안테나 입력단자 및 상기 안테나 출력단자간에 접속되고, 상기 비디오 테입 레코더와 전원이 공용되는 부스터 증폭기와, 상기 부스터 증폭기에 병렬적으로 접속된 신호 바이패스 회로를 구비하고, 상기 비디오 테입 레코더의 전원이 온일 때, 상기 안테나 입력단자에 공급된 안테나 수신신호는 상기 부스터 증폭기로부터 상기 안테나 출력단자에 전송되고, 상기 비디오 테입 레코더의 전원이 오프일 때, 상기 안테나 입력단자에 공급된 상기 안테나 수신신호는 상기 신호 바이패스 회로를 거쳐 상기 안테나 출력단자로부터 출력되는 것을 특징으로 하는 안테나 부스터 믹서회로.A booster amplifier which is assembled to a video tape recorder and is connected between an antenna input terminal, an antenna output terminal, the antenna input terminal and the antenna output terminal, and a power supply shared with the video tape recorder in parallel with the booster amplifier; When the video tape recorder is powered on, the antenna reception signal supplied to the antenna input terminal is transmitted from the booster amplifier to the antenna output terminal, and the power supply of the video tape recorder is And the antenna boost signal supplied to the antenna input terminal is output from the antenna output terminal via the signal bypass circuit. 제1에 있어서, 상기 부스터 증폭기와 상기 안테나 출력단자간에 믹서단이 접속되고, 상기 믹서단은 한쪽 입력이 상기 부스터 증폭기의 출력에, 다른쪽 입력이 상기 비디오 테입 레코더의 재생신호를 고주파 변조하는 고주파 변조기의 출력에 접속되며, 상기 믹서단의 출력이 상기 안테나 출력단자에 각각 접속되는 것을 특징으로 하는 안테나 부스터 믹서회로.2. The mixer of claim 1, wherein a mixer stage is connected between the booster amplifier and the antenna output terminal, wherein the mixer stage has a high frequency modulation such that one input is an output of the booster amplifier and the other is a high frequency modulation of a playback signal of the videotape recorder. And an output of the mixer stage is connected to the antenna output terminal, respectively. 제1항 또는 제2항에 있어서, 상기 안테나 입력단자, 상기 안테나 출력단자의 적어도 한쪽에, 상기 부스터 증폭기측 또는 상기 신호 바이패스 회로측으로의 전환접속을 행하는 전환 스위치를 접속하고, 상기 전환 스위치는 상기 부스터 증폭기The switching switch according to claim 1 or 2, wherein a switching switch for switching connection to the booster amplifier side or the signal bypass circuit side is connected to at least one of the antenna input terminal and the antenna output terminal. The booster amplifier *의 온/오프에 대응하여 전환되는 것을 특징으로 하는 안테나 부스터 믹서회로.And an antenna booster mixer circuit which is switched in correspondence with the on / off of the previous * . 제3항에 있어서, 상기 전환스위치는 하나의 N채널 FET와, 상기 FET의 게이트·소스간에 접속된 바이어스 저항과 상기 FET의 소스에 음극이 접속된 하나의 스위칭 다이오드로 이루어지고, 상기 FET의 소스가 상기 안테나 입력단자 또는 상기 안테나 출력단자에, 상기 다이오드의 양극이 상기 부스터 증폭기의 입력 또는 출력 및 버퍼저항을 거쳐 상기 부스터 증폭기의 전원에, 상기 FET의 드레인이 상기 신호 바이패스 회로에 각각 접속되고, 상기 부스터 증폭기 전원이 온일 때, 상기 다이오드가 온, 상기 FET가 오프하여 상기 부스터 증폭기측으로 전환되고, 상기 부스터 증폭기의 전원이 오프일 때, 상기 다이오드가 오프, 상기 FET가 온되어 상기 신호 바이패스 회로측으로 전환되는 것을 특징으로 하는 안테나 부스터 믹서회로.4. The switching switch according to claim 3, wherein the changeover switch comprises one N-channel FET, a bias resistor connected between a gate and a source of the FET, and a switching diode connected with a cathode connected to a source of the FET. Is connected to the antenna input terminal or the antenna output terminal, the anode of the diode is connected to the power supply of the booster amplifier via the input or output of the booster amplifier and the buffer resistor, and the drain of the FET is connected to the signal bypass circuit, respectively. And when the booster amplifier power is on, the diode is on, the FET is off and is switched to the booster amplifier side, when the power of the booster amplifier is off, the diode is off, the FET is on and the signal bypass An antenna booster mixer circuit, characterized in that switched to the circuit side. 제4항에 있어서, 상기 N채널 FET는 게이트가 게이트저항을 거쳐 접지 접속되는 것을 특징으로 하는 안테나 부스터 믹서회로.5. The antenna booster mixer circuit according to claim 4, wherein the N-channel FET has a gate connected to ground via a gate resistor. 제3항에 있어서, 상기 전환스위치는 음극이 공통으로 접속된 한쪽 및 다른쪽의 2개의 스위칭용 다이오드로 이루어지고, 상기 2개의 다이오드의 공통 접속된 음극이 상기 안테나 입력단자 또는 상기 안테나 출력단자에 , 상기 한쪽 다이오드의 양극이 상기 부스터 증폭기의 입력 또는 출력을 거쳐 상기 부스터 증폭의 전원에, 상기 다른쪽 다이오드의 양극이 상기 신호 바이패스 회로에 각각 접속되고, 상기 부스터 증폭기 전원이 온일 때에, 상기 한쪽의 다이오드가 온, 상기 다른쪽의 다이오드가 오프되어 상기 부스터 증폭기측으로 전환되고, 상기 부스터 증폭기의 전원이 오프일 때에 상기 다른쪽의 다이오드가 온되어 상기 신호 바이패스 회로측으로 전환되는 것을 특징으로 하는 안테나 부스터 믹서회로.4. The switching switch of claim 3, wherein the changeover switch comprises two switching diodes on one side and the other on which the cathodes are commonly connected, and the common connected cathodes of the two diodes are connected to the antenna input terminal or the antenna output terminal. The one diode of the one diode is connected to the power supply of the booster amplification via the input or output of the booster amplifier, the anode of the other diode is respectively connected to the signal bypass circuit, and the one of the booster amplifier power source is on. A diode of on, the other diode is turned off and switched to the booster amplifier side, and when the power of the booster amplifier is turned off, the other diode is turned on and switched to the signal bypass circuit side. Booster mixer circuit. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019960036443A 1995-08-30 1996-08-29 Antenna booster mixer circuit KR100211755B1 (en)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP22193395 1995-08-30
JP7-221933 1995-08-30
JP8-118961 1996-05-14
JP11896196A JP3481388B2 (en) 1995-08-30 1996-05-14 Antenna booster mixer circuit

Publications (2)

Publication Number Publication Date
KR970078433A true KR970078433A (en) 1997-12-12
KR100211755B1 KR100211755B1 (en) 1999-08-02

Family

ID=26456787

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960036443A KR100211755B1 (en) 1995-08-30 1996-08-29 Antenna booster mixer circuit

Country Status (6)

Country Link
JP (1) JP3481388B2 (en)
KR (1) KR100211755B1 (en)
CN (1) CN1094692C (en)
DE (1) DE19634838B4 (en)
GB (1) GB2305015B (en)
MY (1) MY119494A (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3481388B2 (en) * 1995-08-30 2003-12-22 アルプス電気株式会社 Antenna booster mixer circuit
GB2313238A (en) * 1996-05-14 1997-11-19 Alps Electric Co Ltd Antenna booster mixer circuit
JPH11164212A (en) * 1997-11-28 1999-06-18 Mitsumi Electric Co Ltd Antenna booster circuit for vtr
KR20010013758A (en) * 1998-04-16 2001-02-26 요트.게.아. 롤페즈 Video recorder/reproducer apparatus
JP3526771B2 (en) * 1999-02-05 2004-05-17 シャープ株式会社 RF modulator device
WO2009150625A1 (en) 2008-06-13 2009-12-17 Nxp B.V. Rf switch for an rf splitter

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2162392A (en) * 1984-07-26 1986-01-29 Mohammad Khalid Amin Television interface unit
DE3728381A1 (en) * 1987-08-26 1989-03-09 Thomson Brandt Gmbh CIRCUIT ARRANGEMENT FOR DISTRIBUTING AN ANTENNA SIGNAL
EP0679025B1 (en) * 1994-04-21 2000-03-22 Philips Patentverwaltung GmbH Circuit arrangement for the feeding of an antenna signal
JP3481388B2 (en) * 1995-08-30 2003-12-22 アルプス電気株式会社 Antenna booster mixer circuit

Also Published As

Publication number Publication date
CN1094692C (en) 2002-11-20
DE19634838A1 (en) 1997-03-06
JP3481388B2 (en) 2003-12-22
CN1149229A (en) 1997-05-07
GB2305015A (en) 1997-03-26
GB2305015B (en) 1999-08-04
DE19634838B4 (en) 2004-07-08
GB2305015A8 (en) 1997-06-30
KR100211755B1 (en) 1999-08-02
GB9616100D0 (en) 1996-09-11
JPH09130724A (en) 1997-05-16
MY119494A (en) 2005-06-30

Similar Documents

Publication Publication Date Title
US5208865A (en) Muting circuit using common mode rejection of differential amplifier
KR970078433A (en) Antenna Booster Mixer Circuit
KR920005607A (en) TV receiver with FM radio
US4146845A (en) Audio amplifier output circuit
US4361854A (en) Video switch for a VTR-compatible television receiver
MY127214A (en) Tuner for receiving television signal in vhf band and uhf band.
KR970077814A (en) Antenna booster mixer circuit
KR100206371B1 (en) Power switchting circuit of rf modulator
JP3526771B2 (en) RF modulator device
KR0149636B1 (en) Amplifier circuit
KR100421077B1 (en) Audio Signal Amplifier
KR920022648A (en) Audio system with transient tracking dual voltage power supply
KR960008728B1 (en) High frequency switching circuit of vcr
KR100665362B1 (en) Loop through circuit of digital cable tv tuner
WO1999055085A3 (en) Video recorder/reproducer apparatus
KR950002559Y1 (en) Output signal switching in booster stage of high frequency modulator
JP3032611B2 (en) Microwave amplifier bias circuit
KR0137193Y1 (en) Pop-noise eliminating circuit
JP2923830B2 (en) Recording and playback device
US20080164935A1 (en) Signal splitting apparatus, video apparatus using the same, and signal splitting method
KR0158599B1 (en) Booster circuit of high frequency modulator
JPH11164212A (en) Antenna booster circuit for vtr
KR950010373Y1 (en) Vcr simultaneous recording system
GB2157907A (en) High-frequency switching circuit
JP2787862B2 (en) Signal switching device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090409

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee