KR970076748A - 결정 기반 시간변화 이퀄라이저 - Google Patents

결정 기반 시간변화 이퀄라이저 Download PDF

Info

Publication number
KR970076748A
KR970076748A KR1019970018675A KR19970018675A KR970076748A KR 970076748 A KR970076748 A KR 970076748A KR 1019970018675 A KR1019970018675 A KR 1019970018675A KR 19970018675 A KR19970018675 A KR 19970018675A KR 970076748 A KR970076748 A KR 970076748A
Authority
KR
South Korea
Prior art keywords
filter
infinite impulse
impulse response
data
input
Prior art date
Application number
KR1019970018675A
Other languages
English (en)
Inventor
제임스 에스 프레이터
케빈 지 크리스챤
Original Assignee
베일리 웨인 피
심비오스 로직 인코퍼레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 베일리 웨인 피, 심비오스 로직 인코퍼레이티드 filed Critical 베일리 웨인 피
Publication of KR970076748A publication Critical patent/KR970076748A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03178Arrangements involving sequence estimation techniques
    • H04L25/03248Arrangements for operating in conjunction with other apparatus
    • H04L25/03254Operation with other circuitry for removing intersymbol interference
    • H04L25/03267Operation with other circuitry for removing intersymbol interference with decision feedback equalisers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • H03H17/02Frequency selective networks
    • H03H17/0248Filters characterised by a particular frequency response or filtering method
    • H03H17/0264Filter sets with mutual related characteristics
    • H03H17/0266Filter banks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03006Arrangements for removing intersymbol interference
    • H04L25/03012Arrangements for removing intersymbol interference operating in the time domain
    • H04L25/03019Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
    • H04L25/03057Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception with a recursive structure
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • H03H2017/0072Theoretical filter design
    • H03H2017/009Theoretical filter design of IIR filters

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)
  • Complex Calculations (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Digital Magnetic Recording (AREA)

Abstract

장치로부터의 이전 데이타에 기초하여 입력을 조정하기 위한 제1필터수단을 가지는 장치.더욱이, 가산신호를 생성하기 위하여 제1필터 수단 및 제2필터 수단으로부터의 신호를 가산하는데 가산회로가 사용된다. 상기 장치는 가신신호로부터의 출력신호를 생성하기 위한 심벌 검출 수단을 포함한다. 상기 제2필터 수단은 상기 심벌 검출수단에 의해 발생된 피크 및 다수의 이전 신호에 기초하여 출력신호에서의 조정을 제공한다. 상기 제1 및 제2필터수단의 필터링 특성을 제어하기 위하여 제어수단이 포함되고, 상기 제어수단은 상기 심벌 검출 수단으로부터의 이전 출력신호를 기초로하여 필터링 특성을 제어한다.

Description

결정 기반 시간변화 이퀄라이저
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 바람직한 실시예에 따른 결정 궤환 이퀄라이저(DFE)의 블록도.

Claims (23)

  1. 입력신호을 조정하기 위한 제1필터 수단; 가산신호를 생성하기 위하여 상기 제1필터 수단으로부터의 신호와 제2필터 수단으로부터의 신호를 합하기 위한 가산수단; 상기 가산된 신호로부터 출력신호를 발생하기 위한 심벌 검출 수단; 상기 출력신호를 조정하기 위한 제2필터수단; 및 상기 심벌검출 수단으로부터의 이전 출력 신호에 기초하여 상기 제1필터 수단 및 상기 제2필터수단의 필터링 특성을 제어하는 제어수단을 포함하여 이루어진 데이터 신호 처리 장치.
  2. 제1항에 있어서, 제어수단은, 상기 출력신호에서 생성된 데이터 패턴에 기초하여 상기 제1필터수단의 상기 필터링 특성을 제어하고, 상기 심벌 검출 수단에 의해 생성된 출력신호의 특성에 기초하여 제2필터수단의 상기 필터링 특성을 제어하는 것을 특징으로 하는 데이터 신호 처리 장치.
  3. 제1항에 있어서, 상기 제1필터수단은 무한 임펄스 응답 필터인 것을 특징으로 하는 데이터 신호 처리 장치.
  4. 제1항에 있어서, 상기 제1필터수단은 다수의 필터를 포함하는 필터뱅크이고, 상기 다수의 필터중 하나는 상기 입력신호를 필터링하기 위한 상기 제어수단에 의해 선택되어지는 것을 특징으로 하는 데이터 신호 처리 장치.
  5. 제3항에 있어서, 상기 무한 임펄스 응답 필터는 계수 세트를 위한 입력을 가지는 시간 변화 무한 임펄스 응답 필터이고, 상기 장치는 상기 무한 임펄스 응답 필터에 연결되는 메모리를 더 포함하며, 상기 메모리는 상기 심벌 검출기에 의해 생성된 다양한 다수의 데이터 패턴에 응답하여 생성된 많은 계수 세트를 포함하는 것을 특징으로 하는 데이터 신호 처리 장치.
  6. 제5항에 있어서, 상기 메모리는 상기 제어수단에 의해 상기 무한 임펄스 응답 필터에 연결되고, 상기 제어수단은 상기 심벌 검출 수단과의 연결을 포함하고 상기 심벌 검출 수단에 의해 생성된 출력신호내의 데이타에 기초하여 계수의 수로부터 계수 세트를 선택하는 것을 특징으로 하는 데이터 신호 처리 장치.
  7. 제5항에 있어서, 상기 제2필터수단은 계수 세트를 위한 입력을 가지는 제2무한 입펄스 응답 필터이고, 상기 장치는 상기 제2무한 임펄스 응답 필터에 연결된 제2메모리를 포함하고, 상기 메모리는 상기 심벌 검출 수단에 의해 생성된 다양한 다수의 데이터 패턴에 응답하여 생성된 많은 제2계수 세트를 포함하고, 상기 제2메모리는 제2제어수단에 의해 상기 제1무한 임펄스 응답 필터에 연결되며, 상기 제2제어수단은 상기 심벌 결정 수단과의 연결을 포함하여 상기 심벌 결정 수단에 의해 이미 생성된 상기 출력신호내의 데이타에 기초하여 많은 제2계수로부터 하나의 계수 세트를 선택하는 것을 특징으로 하는 데이터 신호 처리 장치.
  8. 제1항에 있어서, 상기 심벌 검출 수단은 슬라이서인 것을 특징으로 하는 데이터 신호 처리 장치.
  9. 제1항에 있어서, 상기 제1필터수단은 제1필터이고 상기 제2필터수단은 제2필터이며, 상기 제1필터 및 제2필터의 필터링 특성은 결정 궤환 이퀄라이저를 통과한 이전 데이터 패턴에 응답하여 적용될 수 있는 것을 특징으로 하는 데이터 신호 처리 장치.
  10. 제1항에 있어서, 상기 출력신호내에서 생성된 데이터 패턴은 출력신호의 극성인 것을 특징으로 하는 데이터 신호 처리 장치.
  11. 데이터 신호를 처리하기 위한 결정 궤환 이퀄라이저에 있어서, 상기 데이터 신호가 수신되는 입력 및 출력을 가지는 제1무한 임펄스 응답필터 유니트; 제1입력, 제2입력 및 출력을 가지되 상기 제1입력은 상기 무한 임펄스 응답 필터의 출력에 연결되는 가산회로; 입력 및 출력를 가지되 상기 입력은 상기 가산회로의출력에 연결되고 상기 출력은 디지털신호를 생성하는 심벌 검출기; 입력 및 출력을 가지되 입력은 상기 심벌검출기의 출력에 연결되며 출력은 상기 가산회로의 제2출력에 연결되는 제2무한 임펄스 응답 필터 유니트및 상기 제1무한 임펄스 응답 필터 유니트 및 상기 제2무한 임펄스응답 필터 유니트와의 연결을 포함하고,상기 심벌 검출기로부터의 출력 데이터에 기초하여 제1무한 임펄스 응답 필터 유니트 및 제2무한 임펄스 응답필터 유니트를 제어하는 선택 로직 회로를 포함하여 이루어진 결정 궤환 이퀄라이저.
  12. 제11항에 있어서, 상기 제1무한 임펄스 응답 필터 유니트는 입력단에서 수신된 데이터신호의 리딩 에지를 샤프하게 하고, 상기 제2무한 임펄스 응답 필터 유니트는 상기 데이터신호의 포지티브 및 네거티브 펄스 뒤의 테일을 제거하는 것을 특징으로 하는 결정 궤환 이퀄라이저.
  13. 제11항에 있어서, 상기 심벌 검출기는 슬라이서인 것을 특징으로 하는 결정 궤환 이퀄라이저.
  14. 제11항에 있어서, 상기 제1무한 임펄스 응답 필터 유니트는 계수 세트를 위한 입력을 가지는 무한 임펄스 응답 필터 및 상기 무한 임펄스 응답 필터에 연결된 메모리를 포함하고, 상기 메모리는 상기 결정 궤환 이퀄라이저를 통해 전송되는 다양한 패턴에 응답하여 사용된 많은 계수 세트를 포함하는 것을 특징으로 하는 결정궤환 이퀄라이저.
  15. 제14항에 있어서, 상기 다양한 데이터 패턴은 펄스 극성인 것을 특징으로 하는 결정궤환 이퀄라이저.
  16. 제14항에 있어서, 이전 데이터는 로직 1 및 로직 0의 다양한 패턴을 포함하는 것을 특징으로 하는 결정궤환 이퀄라이저.
  17. 제14항에 있어서, 상기 제2무한 임펄스 응답 필터 유니트는 계수 세트를 위한 입력을 가지는 무한 임펄스 응답필터 및 상기 무한 임펄스 응답 필터에 연결된 메모리를 포함하고, 상기 메모리는 상기 결정 궤환 이퀄라이저를 통해 전송되는 이전 데이터에 응답하여 발생된 많은 계수 세트를 포함하는 것을 특징으로 하는 결정 궤환 이퀄라이저.
  18. 제11항에 있어서, 상기 제2무한 임펄스 응답 필터 유니트는 다수의 무한 임펄스 응답필터를 포함하는 것을 특징으로 하는 결정 궤환 이퀄라이저
  19. 이퀄라이저에서 필터를 조정하기 위한 방법에 있어서, 상기 이퀄라이저를 통해 상기 필터에 의해 필터링된 다양한 다수의 데이터를 전송하는 단계; 많은 계수 세트를 생성하기 위하여 상기 다수의 다양한 데이터의 각각에 응답하여 상기 필터를 위한 계수 세트를 생성하는 단계; 상기 이퀄라이저에 의해 발생된 이전의 데이터 패턴에 기초하여 많은 계수 세트중에서 하나의 계수 세트를 선택하는 단계; 및 상기 이퀄라이저를 이동하는 데이터를 필터링하기 위하여 상기 선택된 계수 세트를 이용하는 단계를 포함하여 이루어진 방법.
  20. 디스크 드라이브 시스템내의 자기 디스크로부터 데이터를 읽기 위한 읽기헤드; 상기 읽기헤드에 연결된 프리엠플리파이어 유니트; 읽기채널을 포함하고, 상기 읽기채널은, 상기 프리엠플리파이어 유니트에 연결된 입력 및 출력을 가지는 앤티어라이어싱 유니트; 상기 앤티어라이어싱 유니트에 연결된 입력 및 출력을 가지는 아날로그-디지털 변환기; 입력신호를 조정하기 위한 제1필터수단; 상기 제1필터수단 및 제2필터수단으로부터 신호를 가산하기 위한 가산수단; 상기 가산된 신호로부터 출력신호를 생성하기 위한 심벌 검출 수단; 및 상기 제1필터수단 및 상기 제2필터수단의 필터링 특성을 제어하기 위하여 상기 심벌 검출 수단으로부터의 이전 출력 신호를 기초로하여 필터링특성을 제어하는 제어수단; 및 상기 읽기채널의 출력에 연결되어 상기 디스크 드라이브 시스템내의 데이터 읽기 및 기록을 제어하는 데이터 콘트롤러 및 버스 인터페이스 유니트를 포함하여 이루어진 자기 데이터 저장 시스템.
  21. 제20항에 있어서, 상기 시스템은 입력 및 출력을 가지는 자동 이득 제어 유니트를 더 포함하며, 상기 앤티어라이어싱 유니트의 압력은 상기 자동 이득 제어 유니트에 의해 상기 프리앰플리파이어 유니트와 연결되고, 상기 자동 이득 제어 유니트의 입력은 상기 프리앰플리파이어 유니트와 연결되는 것을 특징으로 하는 자기 데이터 저장 시스템.
  22. 제20항에 있어서, 상기 자기 데이터 저장 시스템은 디스크 드라이브 시스템인 것을 특징으로 하는 자기 데이터 저장 시스템.
  23. 제20항에 있어서, 상기 자기 데이터 저장 시스템은 테이프 드라이브 시스템인 것을 특징으로 하는 자기 데이터 저장 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970018675A 1996-05-16 1997-05-15 결정 기반 시간변화 이퀄라이저 KR970076748A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/648,849 1996-05-16
US08/648,849 US6437932B1 (en) 1996-05-16 1996-05-16 Decision based time-varying equalizers

Publications (1)

Publication Number Publication Date
KR970076748A true KR970076748A (ko) 1997-12-12

Family

ID=24602483

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970018675A KR970076748A (ko) 1996-05-16 1997-05-15 결정 기반 시간변화 이퀄라이저

Country Status (5)

Country Link
US (1) US6437932B1 (ko)
EP (1) EP0808046A3 (ko)
JP (1) JPH1083626A (ko)
KR (1) KR970076748A (ko)
NO (1) NO972209L (ko)

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100459877B1 (ko) * 1998-01-07 2005-01-17 삼성전자주식회사 비선형 등화 장치
US6690754B1 (en) * 1999-06-04 2004-02-10 Agere Systems Inc. Method and apparatus for reducing the computational complexity and relaxing the critical path of reduced state sequence estimation (RSSE) techniques
US6559894B2 (en) * 1999-10-21 2003-05-06 Digeo, Inc. Block-adaptive equalization using partial decision feedback in digital broadcast communications
KR100580166B1 (ko) 1999-11-04 2006-05-15 삼성전자주식회사 등화기의 필터 계수를 조절하여 재생 성능을 높이는 장치및 방법
KR100321741B1 (ko) * 1999-12-28 2002-01-29 박종섭 피드백 등화기와 언노말 슬라이서를 구비하는 결정 궤환등화기
US6862315B1 (en) * 2000-07-25 2005-03-01 Advanced Micro Devices, Inc. Network receiver utilizing pre-determined stored equalizer coefficients
US6542914B1 (en) 2000-09-01 2003-04-01 Lecroy Corporation Method and apparatus for increasing bandwidth in sampled systems
US6865223B1 (en) * 2001-02-05 2005-03-08 3Com Corporation Equalizer adapter for a pulse amplitude modulation receiver
US6697204B2 (en) * 2001-05-25 2004-02-24 Infineon Technologies Ag Method and apparatus for operating a continuous time filter of a read/write channel for a hard disk drive
US6970896B2 (en) * 2001-08-08 2005-11-29 Octasic Inc. Method and apparatus for generating a set of filter coefficients
US6999509B2 (en) * 2001-08-08 2006-02-14 Octasic Inc. Method and apparatus for generating a set of filter coefficients for a time updated adaptive filter
US6965640B2 (en) * 2001-08-08 2005-11-15 Octasic Inc. Method and apparatus for generating a set of filter coefficients providing adaptive noise reduction
US6957240B2 (en) * 2001-08-08 2005-10-18 Octasic Inc. Method and apparatus for providing an error characterization estimate of an impulse response derived using least squares
US7301997B1 (en) * 2001-09-11 2007-11-27 Vitesse Semiconductor Corporation Method and apparatus for improved high-speed adaptive equalization
DE60122733T2 (de) 2001-10-09 2007-09-13 Lucent Technologies Inc. Durch FEC-Korrekturraten geregelter Vorwärtsentzerrer
US7653164B2 (en) * 2001-12-31 2010-01-26 Intel Corporation Adaptive IQ imbalance correction for multicarrier wireless communication systems
US7027538B2 (en) 2002-02-14 2006-04-11 Koninklijke Philips Electronics N.V. Method and system for joint decision feedback equalization and complementary code key decoding using a trellis
US6701335B2 (en) 2002-02-27 2004-03-02 Lecroy Corporation Digital frequency response compensator and arbitrary response generator system
US7822113B2 (en) 2003-12-19 2010-10-26 Broadcom Corporation Integrated decision feedback equalizer and clock and data recovery
US7522847B2 (en) 2003-12-19 2009-04-21 Broadcom Corporation Continuous time filter-decision feedback equalizer architecture for optical channel equalization
US7301473B2 (en) * 2004-08-24 2007-11-27 Halliburton Energy Services Inc. Receiver for an acoustic telemetry system
US7542508B2 (en) * 2005-04-21 2009-06-02 Lsi Logic Corporation Continuous-time decision feedback equalizer
KR100650670B1 (ko) * 2005-09-02 2006-11-29 한국전자통신연구원 적응형 아날로그 등화기 및 이를 갖는 디지털 신호 수신기
US7656977B2 (en) * 2005-10-21 2010-02-02 Lsi Corporation Method and system of frequency domain equalization
JP2007294011A (ja) * 2006-04-25 2007-11-08 Hitachi Global Storage Technologies Netherlands Bv ディスク・ドライブ装置
US8380774B2 (en) * 2007-07-09 2013-02-19 Tandberg Storage Asa Coefficient memory for least mean square finite impulse response filter
US8615539B2 (en) * 2007-07-09 2013-12-24 Tandberg Storage Asa Coefficient control for filter in magnetic media read channel
US8170829B1 (en) 2008-03-24 2012-05-01 Cisco Technology, Inc. Tester bundle
US8781430B2 (en) * 2009-06-29 2014-07-15 Qualcomm Incorporated Receiver filtering devices, systems, and methods
US20110150060A1 (en) * 2009-12-23 2011-06-23 Sun Microsystems, Inc. Voltage Margin Monitoring for an ADC-Based Serializer/Deserializer in Mission Mode
US8963573B2 (en) 2011-12-22 2015-02-24 Cisco Technology, Inc. Universal test system for testing electrical and optical hosts
US8798484B2 (en) * 2012-02-16 2014-08-05 International Business Machines Corporation Optical receiver using infinite impulse response decision feedback equalization
US8824540B2 (en) * 2012-08-22 2014-09-02 International Business Machines Corporation Decision feedback equalizers with high-order continuous time feedback
JP2021048494A (ja) 2019-09-18 2021-03-25 キオクシア株式会社 半導体集積回路及び受信装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3798560A (en) 1973-01-29 1974-03-19 Bell Telephone Labor Inc Adaptive transversal equalizer using a time-multiplexed second-order digital filter
GB2219469A (en) 1988-06-02 1989-12-06 Philips Electronic Associated A decision feedback equaliser and a method of operating a decision feedback equaliser
AU1150492A (en) 1990-12-03 1992-06-25 Board Of Trustees Of The Leland Stanford Junior University Adaptive decision feedback equalizer apparatus for processing information stored on digital storage media
US5132988A (en) 1990-12-03 1992-07-21 Board Of Trustees, Leland Stanford Jr. University Adaptive decision feedback equalizer apparatus for processing information stored on digital storage media
US5293402A (en) 1991-05-02 1994-03-08 Bell Communications Research, Inc. Wideband digital equalizers for subscriber loops
JP3033308B2 (ja) * 1991-12-25 2000-04-17 松下電器産業株式会社 合成ダイバーシチ受信機
US5398259A (en) * 1992-07-01 1995-03-14 Nec Corporation Decision-feedback equalizer for cancelling CW interference
US5321559A (en) 1992-08-27 1994-06-14 Quantum Corporation Asynchronous peak detection of information embedded within PRML class IV sampling data detection channel
US5268848A (en) 1992-09-30 1993-12-07 International Business Machines Corporation Equalizer adjustment for partial-response maximum-likelihood disk drive systems
US5517527A (en) * 1992-12-11 1996-05-14 Industrial Technology Research Institute Adaptive equalizer for ISDN U-interface transceiver
US5283483A (en) 1993-01-27 1994-02-01 Micro Linear Corporation Slimmer circuit technique
KR960012019B1 (ko) * 1993-11-18 1996-09-09 엘지전자 주식회사 에이치디티브이(hdtv)의 채널등화기
JPH07169055A (ja) 1993-12-15 1995-07-04 Hitachi Ltd 光ディスク装置及び光ディスク
US5471504A (en) 1994-04-14 1995-11-28 Computer & Communication Research Laboratories Bilinear decision feedback equalizer
US5539774A (en) * 1994-06-15 1996-07-23 International Business Machines Corporation Dual decision equalization method and device
KR100300954B1 (ko) * 1994-09-27 2001-10-22 윤종용 고정각속도방식의디스크재생장치의적응형등화기
US5675612A (en) * 1995-07-13 1997-10-07 Telefonaktiebolaget Lm Ericsson Method and apparatus for timing recovery

Also Published As

Publication number Publication date
US6437932B1 (en) 2002-08-20
JPH1083626A (ja) 1998-03-31
EP0808046A3 (en) 1999-07-21
NO972209L (no) 1997-11-17
EP0808046A2 (en) 1997-11-19
NO972209D0 (no) 1997-05-14

Similar Documents

Publication Publication Date Title
KR970076748A (ko) 결정 기반 시간변화 이퀄라이저
EP0693750A2 (en) Method and apparatus for cancelling in real-time DC offset in a received analog signal
EP0681771A1 (en) Gain control circuit for synchronous waveform sampling
US4555788A (en) Multiple rate baseband receiver
KR100445391B1 (ko) 통신채널에대한시간영역필터
EP0284280A1 (en) Adaptive threshold adjustment method and apparatus
US4346412A (en) Read signal processing circuit
US6519106B1 (en) Method and apparatus for correcting digital asymmetric read signals
JPH05217289A (ja) アナログ・デジタル信号変換方法及び装置
GB2135856A (en) Digital signal reproducing apparatus
DE69719009D1 (de) Schreibkompensationsvorrichtung für aufzeichnung auf magnetische medien
EP0860827A2 (en) Data verification
US5420726A (en) Channel qualifier for a hard disk drive which differentiates a raw data signal before peak detection and qualification of the signal
GB2033622A (en) Speed control of tape system using a servo speed signal
KR0144870B1 (ko) 노이즈 제거장치
GB2129601A (en) Method and apparatus for the continuous recording of information signals of predetermined length on a magnetic store track
KR100350678B1 (ko) 디스크구동기록장치의엔코디드리드데이타검출장치
JP3003711B2 (ja) 磁気記録再生装置の復調器
JP2560821B2 (ja) データ記憶装置の試験装置
JPS5846092B2 (ja) バイポ−ラ自動等化方式
JPH08274818A (ja) 自動等化回路
KR100271616B1 (ko) 피알엠엘검출방식을채용한자기디스크구동장치의리드채널최적화를위한장치및방법
JPH04214202A (ja) パルス狭幅化装置及びそれによるハードディスク装置
JPH01100712A (ja) 磁気記録再生装置
JPH10162305A (ja) 記録再生制御回路

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid