KR970063948A - 디지털-아날로그 변환기 및 이를 이용한 의사 에너지 감소방법 - Google Patents

디지털-아날로그 변환기 및 이를 이용한 의사 에너지 감소방법 Download PDF

Info

Publication number
KR970063948A
KR970063948A KR1019970004549A KR19970004549A KR970063948A KR 970063948 A KR970063948 A KR 970063948A KR 1019970004549 A KR1019970004549 A KR 1019970004549A KR 19970004549 A KR19970004549 A KR 19970004549A KR 970063948 A KR970063948 A KR 970063948A
Authority
KR
South Korea
Prior art keywords
output
interpolation
stage
rate
input
Prior art date
Application number
KR1019970004549A
Other languages
English (en)
Inventor
에이. 마이어즈 브렌
Original Assignee
스콧 티. 마이쿠엔
해리스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 스콧 티. 마이쿠엔, 해리스 코포레이션 filed Critical 스콧 티. 마이쿠엔
Publication of KR970063948A publication Critical patent/KR970063948A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/08Continuously compensating for, or preventing, undesired influence of physical parameters of noise
    • H03M1/0863Continuously compensating for, or preventing, undesired influence of physical parameters of noise of switching transients, e.g. glitches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/68Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/80Simultaneous conversion using weighted impedances
    • H03M1/802Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices
    • H03M1/804Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices with charge redistribution

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명은 디지털-아날로그 변환방법과, 출력신호의 의사 에너지량을 차수크기만큼 감소시켜 덜 복잡한 재구성 필터를 사용함으로써 아날로그 출력을 원활하게 하는 데이터 변조 시스템의 보간 디지털-아날로그 변환기(20)에 관한 것이다. 본 발명의 프로세서는 샘플 사이에 보간하기 위해 귀환 회로를 갖는 2단계 전하 재분배로 이루어져 있다. DC 옵셋은 보간 샘플 사이에 신호를 충분히 보유할 수 있게 하는 이중 샘플링 기술을 이용하여 최소화된다. 제1변환단(22)은 입력율로 수신된 N비트 데이터 신호 중 선행 n개 비트를 제1출력치로 변환시키고, 제2변환단(26)은 N비트 중 잔여부를 변환시키고 두 변환단들로부터의 신호를 결합하여 결합된 출력(28)을 보간단(30)으로 제공하여, 보간된 출력(32)을 보간 출력율로 제공한다. 귀환 회로(34)는 보간된 출력을 제2변환단(26)의 입력부에 제공한다.

Description

디지털-아날로그 변환기 및 이를 이용한 의사 에너지 감소방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 일실시예의 블록도.

Claims (7)

  1. DAC의 입력신호 중 의사 신호 억제를 향상시키고 보간단으로부터의 출력을 네트웍 데이터 변환단으로 귀환시켜서 DAC로부터 아날로그 신호 출력을 원활히 진행시키기 위해, DAC 입력신호의 입력율의 배수인 비율로 클럭되는 보간단과 통합된 네트웍 데이터 변환단을 가지고 있는 필터 네트웍을 구비하는 것을 특징으로 하는 다단식 전하 재분배 디지털-아날로그 변환기(DAC).
  2. 제1항에 있어서, DAC로의 입력 신호를 수신하고 DAC로의 N 비트 입력 신호중 n 비트를 네트웍 데이터 변환수단으로 공급되는 제1출력치로 변환하기 위한 선행 데이터 변환단을 포함하여, 상기 네트웍 데이터 변환단 N비트 입력 신호중 잔여 비트를 제2출력치로 변환하고 통합 출력치를 제공하도록 제1 및 제2출력치를 통합하기 위한 것이며, 상기 보간단은 통합 출력치를 수신하고 입력율의 배수시간인 보간율로 보간 출력을 공급하기 위한 스위치-축전기 필터를 포함하는 것을 특징으로 하는 다단식 전하 재분배 디지털-아날로그 변환기.
  3. 입력율로 수신된 N 비트 데이터 신호를, 수신된 데이터 신호의 의사 에너지가 아날로그 신호에서 감소되는 아날로그 신호로 변환하기 위한 디지털-아날로그 변환기(DAC)에 있어서, 입력율로 수신된 N비트 데이터 신호중 n비트를 제1출력치로 변환하기 위한 제1변환단과, 필터 네트웍으로 구성되며, 필터 네트웍은 데이터 신호중 N 비트의 잔여부를 제2출력치로 변환하고 제1 및 제2출력치를 통합 출력치로 통합하는 제2변환단과, 제2변환단으로부터 통합 출력치를 수신하고 입렬율의 배수인 보간 출력율로부터 보간 출력을 제공하는 보간단과, 보간단으로부터의 보간 출력을 제2변환단으로 귀환시키기 위한 귀환회로를 포함하여, 보간 출력은 감소된 의사 에너지를 갖는 아날로그 산호가 되는 것을 특징으로 하는 디지털-아날로그 변환기.
  4. 제3항에 있어서, 귀환 회로는 제2변환단과 연결되어 보간 출력을 공급하도록 컴플렉스 폴을 형성하는 축전기를 포함하는 것을 특징으로 하는 변환기.
  5. 제1항 또는 제3항에 있어서, 보간단은 제1작동 증폭기와, 그 입출력을 연결하는 병렬 패스에서 제1 및 제2스위치-축전기를 포함하며, 상기 보간단은 제3스위치-축전기를 통해 제2변환단으로 연결되는 것을 특징으로 하는 변환기.
  6. 입력율로 수신된 N비트 데이터 신호를 아날로그 신호로 변환하는 디지털-아날로그 변환기(DAC)로부터 출력된 아날로그 신호에서 의사 에너지를 감소시키는 방법에 있어서, (a) 입력률로 수신된 N 비트 데이터 신호중 n 비트를 제1변환단에서 제1출력치로 변환하는 단계와, (b) 제2변환단에서 증폭치 출력을 공급하도록 데이터 신호중 N 비트의 잔여부를 제1출력치와 통합하는 단게와, (c) 입력율의 배수인 보간 출력율로 증폭치 출력을 보간하는 보간단으로부터의 보간 증폭 출력을 제공하는 단계와, (d) 보간 증폭 출력을 제2변환단으로의입력으로 귀환시키는 단계로 구성되며, 보간 증폭 출력에서 의사 에너지가 데이터 신호의 직접 변환에 의해 얻어진 것보다 감소되는 것을 특징으로 하는 의사 에너지 감소 방법.
  7. 제6항에 있어서, 귀환 단계는 컴플렉스 폴을 형성하는 단계를 포함하는 것을 특징으로 하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970004549A 1996-02-14 1997-02-14 디지털-아날로그 변환기 및 이를 이용한 의사 에너지 감소방법 KR970063948A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/601,401 1996-02-14
US08/601,401 US5798724A (en) 1996-02-14 1996-02-14 Interpolating digital to analog converter architecture for improved spurious signal suppression

Publications (1)

Publication Number Publication Date
KR970063948A true KR970063948A (ko) 1997-09-12

Family

ID=24407342

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970004549A KR970063948A (ko) 1996-02-14 1997-02-14 디지털-아날로그 변환기 및 이를 이용한 의사 에너지 감소방법

Country Status (6)

Country Link
US (1) US5798724A (ko)
EP (1) EP0790708B1 (ko)
KR (1) KR970063948A (ko)
CN (1) CN1168570A (ko)
DE (1) DE69705976T2 (ko)
TW (1) TW341009B (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6097324A (en) * 1998-06-17 2000-08-01 Lucent Technologies Inc. Method and apparatus for extending the spurious free dynamic range of an analog-to-digital converter
SE514770C2 (sv) * 1999-05-25 2001-04-23 Ericsson Telefon Ab L M Förfarande och arrangemang för korrigering av offsetfel vid A/D-omvandling
GB2355900B (en) 1999-10-29 2004-03-17 Ericsson Telefon Ab L M Radio receiver
US6917321B1 (en) * 2000-05-21 2005-07-12 Analog Devices, Inc. Method and apparatus for use in switched capacitor systems
US7199740B1 (en) 2000-05-21 2007-04-03 Analog Devices, Inc. Method and apparatus for use in switched capacitor systems
US6563479B2 (en) * 2000-12-22 2003-05-13 Visteon Global Technologies, Inc. Variable resolution control system and method for a display device
US6466149B2 (en) * 2000-12-29 2002-10-15 Summit Microelectronics Inc. Apparatus and method for digital to analog conversion
US6501409B1 (en) * 2001-06-13 2002-12-31 Lsi Logic Corporation Switched-capacitor DAC/continuous-time reconstruction filter interface circuit
KR20030009975A (ko) * 2001-07-24 2003-02-05 최영희 디지털통신의 최소오프셋코딩방식
IL165336A0 (en) * 2002-06-27 2006-01-15 Qualcomm Inc Filtering applicable to digital to analog converter systems
WO2005094536A2 (en) * 2004-03-25 2005-10-13 Optichron, Inc. Digital linearizing system
US7640281B2 (en) * 2004-05-18 2009-12-29 The Boeing Company Digital signal control using first order holds
US7991133B2 (en) * 2005-09-29 2011-08-02 Silicon Laboratories Inc. Method and apparatus for generating a metering pulse
US8077821B2 (en) * 2006-09-25 2011-12-13 Zoran Corporation Optimized timing recovery device and method using linear predictor
CN101483420B (zh) * 2008-01-08 2011-06-15 弥亚微电子(上海)有限公司 开关电容带通滤波器和连续时间带通滤波器
US8195118B2 (en) * 2008-07-15 2012-06-05 Linear Signal, Inc. Apparatus, system, and method for integrated phase shifting and amplitude control of phased array signals
US8872719B2 (en) * 2009-11-09 2014-10-28 Linear Signal, Inc. Apparatus, system, and method for integrated modular phased array tile configuration
TWI482439B (zh) * 2012-08-09 2015-04-21 Ili Technology Corp Interpolated digital to analog converter
US9748929B1 (en) * 2016-10-24 2017-08-29 Analog Devices, Inc. Envelope-dependent order-varying filter control
CN109672443B (zh) * 2019-02-19 2023-08-11 合肥奕斯伟集成电路有限公司 数模转换器以及显示装置
CN111262598B (zh) * 2020-02-28 2021-01-26 四川九洲电器集团有限责任公司 一种复杂基带信号重构处理方法及装置
CN112311398B (zh) * 2020-09-27 2023-09-22 电子科技大学 一种dds数字信号生成速率翻倍的方法及系统

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4331894A (en) * 1980-05-29 1982-05-25 American Microsystems, Inc. Switched-capacitor interolation filter
US4857778A (en) * 1988-01-28 1989-08-15 Maxim Integrated Products Programmable universal active filter
US4977403A (en) * 1988-07-29 1990-12-11 Hughes Aircraft Company Digital correction circuit for data converters
US5012245A (en) * 1989-10-04 1991-04-30 At&T Bell Laboratories Integral switched capacitor FIR filter/digital-to-analog converter for sigma-delta encoded digital audio
US5245344A (en) * 1991-01-15 1993-09-14 Crystal Semiconductor High order switched-capacitor filter with dac input
JPH04312014A (ja) * 1991-04-11 1992-11-04 Matsushita Electric Ind Co Ltd スイッチトキャパシタフィルタおよびその回路

Also Published As

Publication number Publication date
EP0790708B1 (en) 2001-08-08
TW341009B (en) 1998-09-21
US5798724A (en) 1998-08-25
EP0790708A3 (en) 1999-07-28
DE69705976D1 (de) 2001-09-13
DE69705976T2 (de) 2002-04-04
CN1168570A (zh) 1997-12-24
EP0790708A2 (en) 1997-08-20

Similar Documents

Publication Publication Date Title
KR970063948A (ko) 디지털-아날로그 변환기 및 이를 이용한 의사 에너지 감소방법
KR930018864A (ko) 파이프라인 아날로그 디지탈 변환기
US20050012545A1 (en) Device and method for signal processing
US20060092063A1 (en) PWM driver and class D amplifier using same
WO2006076420A3 (en) High-speed sampling architecture
EP1039636A3 (en) Multi-rate digital filter for audio sample-rate conversion
US4528551A (en) Digital to analog converter employing sigma-delta modulation for use in telephone systems
EP0308982A3 (en) Analog-to-digital converter having an excellent signal-to-noise ratio for small signals
EP1081863A3 (en) Delta-sigma modulator with two-step quantization, and method for using two-step quantization in delta-sigma modulation
JP2000509927A (ja) スイッチ電流デルタ・シグマ変調器
WO2003075603A3 (en) Digital microphone
EP1182781A3 (en) Multistage converter employing digital dither
US20080197935A1 (en) Arrangement for Pulse-Width Modulating an Input Signal
GB2408858B (en) Word length reduction circuit
WO2001011787A3 (de) Sigma-delta-a/d-wandler
US20190115932A1 (en) Signal processing arrangement, sensor arrangement and signal processing method
KR970055591A (ko) 디지탈 보상형 멀티 비트 시그마 델타 아날로그 디지탈 변환기
CN100502234C (zh) 数字脉冲宽度调制装置及方法
EP1164702A2 (en) Method of performing A/D conversion, and an A/D converter
JP3175070B2 (ja) Ad変換器
US7138859B2 (en) Signal processing device and class D amplifier that can reduce radiation noise even if the number of channels of a digital audio signal inputted thereto increases
JP3758849B2 (ja) データ変換装置
JPS5981918A (ja) Dpcm符号化信号処理回路における復号化回路の信号補間方法
KR970055579A (ko) 2상 연속 파이프 라인 아날로그 디지탈 변환회로
WO2004055983A8 (en) Digital sampling frequency converter

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application