KR970056459A - Data communication device and control method between processors in asynchronous transmission mode system - Google Patents

Data communication device and control method between processors in asynchronous transmission mode system Download PDF

Info

Publication number
KR970056459A
KR970056459A KR1019950064255A KR19950064255A KR970056459A KR 970056459 A KR970056459 A KR 970056459A KR 1019950064255 A KR1019950064255 A KR 1019950064255A KR 19950064255 A KR19950064255 A KR 19950064255A KR 970056459 A KR970056459 A KR 970056459A
Authority
KR
South Korea
Prior art keywords
atm
vci
received
header
processors
Prior art date
Application number
KR1019950064255A
Other languages
Korean (ko)
Inventor
문희근
강병창
이종남
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950064255A priority Critical patent/KR970056459A/en
Publication of KR970056459A publication Critical patent/KR970056459A/en

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

1.청구범위에 기재된 발명이 속하는 기술 분야 - 비동기 전송 모드 시스템내의 프로세서간의 통신 장치 및 통신 제어 방법과 관한 것이다. 2.발명에 해결하려고 하는 기술적 과제 - 종래의 프로세서간의 통신 방법은 버스 구조를 이용하여 통신을 하였다. 따라서 대여폭의 제한으로 ATM에 서는 이용할 수가 없었다. 본 발명은 ATM 스위치를 이용하여 프로세서간의 통신을 용이하게 하는 장치 및 방법을 제공한다. 3.발명의 해결방법의 요지 - 미리 할당된 VCI에 대응하는 다수의 송신 및 수신 프토들을 가지고 있으며 상기 송신 프트로 수신되는 ATM 셀의 헤더내의 VCI정보를 분석하여 해당하는 VCI에 대응하는 수신프트로 수신된 ATM셀을 전송하는 ATM스위치와, 각각 고유의 VCI가 활당되어 있으며 상기 ATM스위칭의 송신 및 수신포트에 접속되며 수신되는 ATM셀을 분석하여 처리하는 하나 이상의프로세서 들로 구성한다.Technical Field [0001] The present invention relates to a communication apparatus and a communication control method between processors in an asynchronous transmission mode system. 2. Technical problem to be solved by the invention-In the conventional method of communication between processors using a bus structure. Therefore, it was not available at ATM due to the limitation of the rental width. The present invention provides an apparatus and method for facilitating communication between processors using an ATM switch. 3. Summary of Solution of the Invention-It has a number of transmit and receive protocols corresponding to pre-allocated VCIs, and analyzes the VCI information in the header of ATM cell which is received by the transmission prompts. An ATM switch for transmitting the received ATM cell, and each one has its own VCI and one or more processors connected to the transmitting and receiving ports of the ATM switching and analyzing and processing the received ATM cell.

Description

비동기 전송 모드 시스템에서의 프로세서간의 데이타 통신 장치 및 제어방법Data communication device and control method between processors in asynchronous transmission mode system

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제 2도는 본 발명에 다른 비동기 전송 모드 시스템에서의 데이타 통신을 위한 블럭도, 제3도는 제2도에 도시된 시스템 프로세서와 가입자 프로세서간의 통신의 일예를 도시한 하드웨어 블럭도, 제4도는 본 발명에 따른 프로세서간의 통신을 위한 제어 흐름도.FIG. 2 is a block diagram for data communication in an asynchronous transmission mode system according to the present invention. FIG. 3 is a hardware block diagram showing an example of communication between a system processor and a subscriber processor shown in FIG. 2, and FIG. Control flow for communication between processors according to.

Claims (7)

비동기 전송 모드 시스템에서의 프로세서간의 통신 장치에 있어서, 미리 할당된 VCI에 대응하는 다수의 송신 및 수신 포트들을 가지고 있으며 상기 송신 포트로 수신되는 ATM 셀의 헤더내의 VCI정보를 분석하여 상기 VCI정보에 대응하는 수신프트로 상기 송신프트로 수신된 ATM셀을 전송하는 ATM스위치와, 각각 고유의 VCI가 할당되어 상기 ATM스위치의 송신및 수신프트에 접속되며, 수신되는 ATM셀을 분석하여 처리하는 하나 이상의 프로세서들로 구성함을 특징으로 하는 비동기 전송 모드 시스템에서의 프로세서간의 데이타 통신 장치.An interprocessor communication apparatus in an asynchronous transmission mode system having a plurality of transmission and reception ports corresponding to a pre-assigned VCI, and analyzing the VCI information in a header of an ATM cell received at the transmission port to correspond to the VCI information. An ATM switch for transmitting the ATM cell received in the transmission shift to a receiving shift, and one or more processors, each of which has a unique VCI, is connected to the transmitting and receiving shafts of the ATM switch, and analyzes and processes the received ATM cell. A data communication device between processors in an asynchronous transmission mode system, characterized in that consisting of. 제1항에 있어서, 상기 ATM스위치는, 고유의 VCI가 항당된 둘이상의 송신 포트 및 수신 포트를 가지고 있으며, 송신 프트로 수신되는 ATM셀내의 헤더를 분석하여 미리 설정된 라우팅 데이블에 근거하여 수신포트에 접속된 프로세서로 ATM셀의 헤더를 전송함을 특징으로 하는 비동기 전송 모드 시스템에서의 프로세서간의 통신 장치.The ATM switch of claim 1, wherein the ATM switch has two or more transmission ports and a reception port corresponding to a unique VCI. The ATM switch analyzes a header in an ATM cell to be received through a transmission prompt, and analyzes a header in a reception port based on a predetermined routing table. A communication device between processors in an asynchronous transmission mode system, characterized by transmitting an ATM cell header to a connected processor. 제1항 또는 제2항에 있어서, 상기 프로세서들 각각은, 본 발명을 달성하기 위한 상기의 각 프로세서는 고유의 VCI 를 가지고 송신시에 고유의 VCI를 갖는 VCI필드를 출력하고, 수신되는 데이타를 리이드하는 프로세서와, 상기 VCI필드를 갖는 데이타의 수신에 응답하여 상기 VCI필드를 갖는 데이타를 ATM셀로 변환하여 상기 ATM스위치의 송신프트로 송신하는 ATM송신부와, 상기 ATM스위치의 수신프트로 수신되는 ATM셀의 헤더를 분석하여 VCI필드가 미리 설정된 IPC용일때 응답하여 ATM셀내의 데이타를 상기 프로세서로 전송하는 ATM수신부로 성함을 특징으로 하는 비동기 전송 모드 시스템에서의 프로세서간의 통신 장치.3. The method according to claim 1 or 2, wherein each of said processors, each of said processors for achieving the present invention, outputs a VCI field with its own VCI and has its own VCI at the time of transmission and receives the received data. A processor to read, an ATM transmitter for converting the data having the VCI field into an ATM cell in response to the reception of the data having the VCI field, and transmitting the data to the transmission shift of the ATM switch, and the ATM received at the receiving shift of the ATM switch. An apparatus for interprocessor communication in an asynchronous transmission mode system, comprising: an ATM receiver which analyzes a header of a cell and transmits data in an ATM cell to the processor in response to a VCI field set for a preset IPC. 미리 할당된 VCI에 대응하는 다수의 송신 및 수신 포트들을 가지고 있으며 상기 송신 프트로 수신되는 ATM셀의 헤더내의 VCI정보를 부석하여 상기 VCI정보에 대응하는 수신포트로 상기 송신포트로 수신된 ATM셀을 전송하는 ATM스위치를 구비한 비동기 전송모드 시스템에서의 프로세서간의 통신제어 방법에 있어서, 각 프로세서로부의 전송되는 ATM셀의 헤더를 분석하는 헤더분석과정과, 상기 헤더분석과정에서 수신된 ATM셀이 프로세서간의 통신 메세지라고 판단시에 응답하여 해당 VCI필드를 갖는 프로세서가 접속된 수신포트로 전송하여 프로세서로 전송하는 IPC메세지 전송과정으로 이루어짐을 특징으로 하는 비동기 전송 모드 시스템에서의 프로세서간의 통신 방법.ATM cells received through the transmission port as a reception port corresponding to the VCI information having a plurality of transmission and reception ports corresponding to the pre-assigned VCI and the VCI information in the header of the ATM cell received by the transmission prompt A method for controlling communication between processors in an asynchronous transmission mode system having an ATM switch for transmitting, the method comprising: a header analysis process for analyzing a header of an ATM cell transmitted from each processor, and an ATM cell received in the header analysis process And a method of transmitting an IPC message to a processor having a corresponding VCI field transmitted to a connected receiving port in response to determining that the message is a communication message. 제4항에 있어서, 상기 헤더분석과정은, ATM셀의 헤더의 VCI필드의 내용을 분석하는 과정을 더 포함함을 특징으로 하는 방법.5. The method of claim 4, wherein the header analysis process further comprises analyzing a content of a VCI field of a header of an ATM cell. 제5항에 있어서, 수신된 ATM셀이 IPC동인지 데이터용인지의 구분을 VCI의 상위 비트로 구분하는 과정을 더 포함함을 특징으로 하는 방법.6. The method of claim 5, further comprising dividing whether the received ATM cell is for IPC or data for higher bits of the VCI. 제4항 내지 제6항에 있어서, 상기 분석된 ATM셀이 데이터용인 경우 ATM의 다른 계층이 읽어 가도록 또다른 ATM계층으로 전달하는 과정을 더 포함함을 특징으로 하는 방법.7. The method of claim 4, further comprising transferring to another ATM layer for the other layer of ATM to read if the analyzed ATM cell is for data. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950064255A 1995-12-29 1995-12-29 Data communication device and control method between processors in asynchronous transmission mode system KR970056459A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950064255A KR970056459A (en) 1995-12-29 1995-12-29 Data communication device and control method between processors in asynchronous transmission mode system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950064255A KR970056459A (en) 1995-12-29 1995-12-29 Data communication device and control method between processors in asynchronous transmission mode system

Publications (1)

Publication Number Publication Date
KR970056459A true KR970056459A (en) 1997-07-31

Family

ID=66623331

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950064255A KR970056459A (en) 1995-12-29 1995-12-29 Data communication device and control method between processors in asynchronous transmission mode system

Country Status (1)

Country Link
KR (1) KR970056459A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100323054B1 (en) * 1999-07-14 2002-02-09 서평원 Inter-Processor Communication Method In ATM Switching System

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100323054B1 (en) * 1999-07-14 2002-02-09 서평원 Inter-Processor Communication Method In ATM Switching System

Similar Documents

Publication Publication Date Title
GB2316843B (en) Bridge router for high performance scalable networking
US4199662A (en) Hybrid control of time division multiplexing
KR860000761A (en) Digital Linkage Device for Telephone Station Operation Set
KR970072805A (en) ATM Switching System
US5912890A (en) Statistical multiplexing apparatus in a time division multiplexing bus
KR970056459A (en) Data communication device and control method between processors in asynchronous transmission mode system
US5621733A (en) Packet data network
KR840004996A (en) Satellite communication system of computer network
FI94816B (en) Method and system for controlling a statistically multiplexed ATM bus, the bus being connected to a bus controller and interface units for transmitting packets, i.e. cells, on the bus
KR910003475A (en) Sequence controller
KR100198467B1 (en) Stand-by processor communication apparatus of atm switching system and communication method using thereof
KR100241333B1 (en) T1/e1 frame relay interworking module
KR100353447B1 (en) Communication apparatus and method between processors by using atm switch
JP2756002B2 (en) Frame transmission method for local area network
KR100286749B1 (en) Cell transfer device of interface module in asynchronous transfer mode switch network
KR890017907A (en) Data transfer method using data buffering
KR970024742A (en) ATM cell demultiplexing controller
KR970008680B1 (en) Asynchronous transfer mode terminal
NO980917L (en) FTTC interface circuit as unit in physical layer
JP3923209B2 (en) ATM network control line signal cell conversion method and multiplexing apparatus
FI75245B (en) KOPPLINGSANORDNING FOER FASTSTAELLANDE AV BESTAENDIGA LAEGESSIGNALER I EN FOERMEDLINGSANORDNING, SPECIELLT I EN DATA- OCH TELEXFOERMEDLINGSANORDNING.
JP3074839B2 (en) Cell traffic monitoring device
KR960027725A (en) Header Conversion System in Asynchronous Transfer Mode (ATM)
KR940017449A (en) Byte unit ATM cell boundary identification and mixing processor
KR970078375A (en) Matching Method between Subprocessor and Device of Electronic Switching System

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
SUBM Surrender of laid-open application requested