KR960027725A - Header Conversion System in Asynchronous Transfer Mode (ATM) - Google Patents

Header Conversion System in Asynchronous Transfer Mode (ATM) Download PDF

Info

Publication number
KR960027725A
KR960027725A KR1019940035744A KR19940035744A KR960027725A KR 960027725 A KR960027725 A KR 960027725A KR 1019940035744 A KR1019940035744 A KR 1019940035744A KR 19940035744 A KR19940035744 A KR 19940035744A KR 960027725 A KR960027725 A KR 960027725A
Authority
KR
South Korea
Prior art keywords
comparison
transmission
data
reception
header
Prior art date
Application number
KR1019940035744A
Other languages
Korean (ko)
Other versions
KR0129606B1 (en
Inventor
박영호
전종암
신현식
엄두섭
김형주
김재근
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR1019940035744A priority Critical patent/KR0129606B1/en
Publication of KR960027725A publication Critical patent/KR960027725A/en
Application granted granted Critical
Publication of KR0129606B1 publication Critical patent/KR0129606B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 수시로 주소 등록 및 해제가 이루어지는 ATM 서비스 환경하에서 CPU 접속을 데이타 흐름과 비동기적으로 해결하여 CPU의 제어가 시스템에 체계적으로 이루어지도록하고, CPU접속 포트(port)를 두 개의 데이타 송 수신 포트와 분리시킴으로써 실시간 헤더 변환을 수행하게 하여 서비스 지연을 최소화하고, 향후 UPC 및 GFC기능을 수용할 수 있는 비동기식전송 모드(ATM) 헤더 변환 시스템에 관한 것이다.The present invention solves the CPU connection asynchronously with the data flow in the ATM service environment where address registration and release are performed from time to time so that the control of the CPU is systematically performed in the system, and the CPU connection port is provided with two data transmission / reception ports. The present invention relates to an asynchronous transmission mode (ATM) header conversion system capable of minimizing service delay by performing real-time header conversion and separating UPC and GFC functions.

Description

비동기식 전송 모드(ATM)의 헤더 변환 시스템Header Conversion System in Asynchronous Transfer Mode (ATM)

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명이 적용되는 광대역 종합 정보 통신망의 로컬 시스템의 블럭 구성도, 제2도는 본 발명에 따른 헤더 변환 시스템의 전체 블럭 구성도.1 is a block diagram of a local system of a broadband integrated information communication network to which the present invention is applied, and FIG. 2 is a block diagram of an entire header conversion system according to the present invention.

Claims (6)

광대역 종합 정보 통신망의 비동기식 전송 모드 셀의 헤더 변환 시스템에 있어서, 비동기식 전송 모드 기능 수행 모듈(12)로부터 송 수신 데이타를 입력받아 송 수신 방향의 각 데이타에 대해서 비동기식 전송 모드셀의 특정 헤더 패턴을 검사하는 송신부 제어 수단(22) 및 수신부 제어 수단(21); 중앙처리장치 버스(16)를 통하여 상기 수신부 제어수단(21)에서 필터링 기능을 각 셀별로 수행하지 않도록 하는 제어 신호 또는 특정 헤더 패턴을 갖는 셀들의 라우팅 정보들을 초기치로 세팅하는 값들을 전달하며, 송신 제어부(22)로 필터링 기능을 각 셀별로 수행하지 않도록 하는 제어 신호를 전달하거나, 비교 테이블(24)에 등록하거나 읽어올 데이타를 일시적으로 저장하거나 또는 장치의 인터럽트 처리와 성능 정보들을 누적하는 중앙처리장치 제어 수단(23); 상기 수신부 제어 수단(21)에서 32 비트 헤더 데이타를 전달받아 비교 테이블(24)에서 장치의 운용 모드에 따라 일치하는 주소의 등록 정보들을 검색하는 수신 비교 수단(25); 상기 송신부제어(22)에서 32 비트 헤더 데이타를 전달받아 비교 테이블(24)에서 장치의 운용 모드에 따라 일치하는 주소의 등록 정보들을 검색하는 송신 비교 수단(26); 상기 중앙처리장치 제어 수단(23)에서 저장중인 등록 정보들을 수신 비교 수단(25)과송신 비교 수단(26)에서 발생된 등록 제어 신호에 따라 비동기적으로 등록 주소를 액세스하여 비교 테이블(24)에 등록 정보를 저장하는 중앙처리장치 접속 수단(27); 상기 수신 비교 수단(25), 송신 비교 수단(26)에서 비교 데이타를, 중앙처리장치 접속부(27)에서 등록 데이타를 전달받아 저장하는 비교 테이블(24); 상기 비교 테이블(24)에서 전달되는 비교 기능의 결과들을 정리하여 장치의 외부로 전달하는 비교 기능 결과부(28)를 포함하여 이루어지는 것을 특징으로 하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.In the header conversion system of the asynchronous transmission mode cell of the broadband integrated information communication network, receiving and receiving data from the asynchronous transmission mode function performing module 12 checks a specific header pattern of the asynchronous transmission mode cell for each data in the transmission and reception direction. Transmitter control means 22 and receiver control means 21; The control unit 21 transmits values to set routing information of cells having a specific header pattern or initial values of the control unit 21 so as not to perform the filtering function for each cell through the central processing unit bus 16, and transmits the values. The central processing unit transmits a control signal to the control unit 22 so as not to perform the filtering function for each cell, temporarily stores data to be registered or read in the comparison table 24, or accumulates interrupt processing and performance information of the device. Device control means (23); Reception comparison means (25) which receives the 32-bit header data from the reception section control means (21) and retrieves registration information of a matching address according to the operation mode of the device in the comparison table (24); Transmission comparison means (26) which receives the 32-bit header data from the transmission control section (22) and retrieves registration information of a matching address according to the operation mode of the device in the comparison table (24); The registration information stored in the central processing unit control means 23 is accessed asynchronously according to the registration control signal generated by the reception comparing means 25 and the transmission comparing means 26 to access the registration address 24 to the comparison table 24. A central processing unit connecting means 27 for storing registration information; A comparison table (24) for storing the comparison data from the reception comparison means (25) and the transmission comparison means (26) and receiving registration data from the central processing unit connection portion (27); And a comparison function result unit (28) which summarizes the results of the comparison function delivered from the comparison table (24) and delivers them to the outside of the apparatus. 제1항에 있어서, 상기 수신부 제어 수단(21)과 송신부 제어 수단(22)은 각각 수신 및 송신 데이타의 입 출력 수행을 수신 입력 지시 신호(RxInEnb)와 송신 입력 지시 신호(TxInEnb)에 동기 되어 버스에서의 데이타 유통을 제어하고 입력된 데이타에서 특정 ATM 셀 헤더 패텬을 갖는 셀들을 미리 제거하여 등록 주소의 수를 줄이며, 비교 기능 수행 후에 장치의 운용 모드에 따라 반환 필드를 선택적으로 다중화하여 수신 방향 데이타 변환 형식으로, 송신에 대해서는 입력된 헤더크기로만 변환하여 출력하는 것을 특징으로하는 광대역 종합 정보 통신망의 비동기식 전송 모드 셀의 헤더 변환 시스템.2. The apparatus of claim 1, wherein the receiver control means (21) and the transmitter control means (22) are configured to perform input / output performance of received and transmitted data, respectively, in synchronization with a receive input instruction signal (RxInEnb) and a transmit input instruction signal (TxInEnb). In order to reduce the number of registered addresses by controlling the distribution of data in cells and removing cells with a specific ATM cell header packet from the input data, and after performing the comparison function, the multiplexed return fields are selectively multiplexed according to the operation mode of the device. A header conversion system for an asynchronous transmission mode cell in a wideband telecommunications network, characterized in that the transmission is converted to only the input header size in transmission format. 제1항에 있어서, 상기 중앙처리장치 제어 수단(23)은 중앙처리장치 버스를 통하여 쓰기 시작 비트와 쓰기주소를 사용하여 비교 데이타와 반환 데이타를 라우팅 데이타를 비교 테이블(24)에 로딩하기 위해 일시적으로 저장하고,읽기 시작 비트와 읽기 주소를 사용하여 비교 테이블(24)에서 읽어 온 정보들을 일시적으로 저장하고, 비교 테이블(24)의임의의 주소에 대한 등록을 해제하기 위하여 등록 해제 비트를 사용하여 수행하는 것을 특징으로 하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.2. The CPU of claim 1, wherein the CPU control means 23 temporarily transfers the comparison data and the return data into the comparison table 24 using the write start bits and the write address via the CPU bus. Saves the information read from the comparison table 24 temporarily using the read start bit and the read address, and uses the deregistration bit to deregister the arbitrary address of the comparison table 24. A header transfer system in asynchronous transmission mode (ATM), characterized in that for performing. 제1항에 있어서, 상기 중앙처리장치 접속 수단(27)은 중앙처리장치 제어 수단(23)에 일시적으로 저장된등록 정보들을 수신 비교 수단(25) 및 송신 비교 수단(26)이 비교 기능을 수행하지 않는 시간 동안 비교 테이블(24)에 해당되는 주소에 정보들을 전달하고 비교 테이블(24)에서 해당되는 주소의 정보들을 읽어서 중앙처리 장치 제어 수단(23)으로전달하거나 해제하는 것을 특징으로하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.2. The CPU 26 of claim 1, wherein the CPU connection means 27 is configured such that the reception comparison means 25 and the transmission comparison means 26 do not perform registration functions temporarily stored in the CPU control means 23. Asynchronous transmission mode, characterized in that the information is transmitted to the address corresponding to the comparison table 24 for a period of time that does not exist, and the information of the corresponding address is read from the comparison table 24 and transferred to or released from the CPU control means 23. (ATM) header conversion system. 제1항에 있어서, 상기 비교 테이블(24)은 양 방향의 중앙처리장치 접속 수단(27), 수신 비교 수단(25), 송신 비교 수단(26)과 데이타를 전달하고, 단 방향의 비교 기능 결과부(28)로 비교 결과 정보들을 전달하는 것을 특징으로하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.The comparison table 24 transfers data with the central processing unit connecting means 27, the reception comparing means 25, and the transmission comparing means 26 in both directions, and compares the results in a single direction. A header transfer system of the asynchronous transmission mode (ATM), characterized in that to pass the comparison result information to the section (28). 제1항에 있어서, 상기 비교 기능 결과부(28)는 비교 기능 수행 결과인 비교 상태(매칭, 비등록, 다중 매칭)와 비교 테이블(24)의 엠티(Empty) 상태를 각각의 송수신 방향에 대한 장치 외부로의 출력 지시신호에 동기된 송신 비등록신호, 송신 매칭 신호, 송신 다중 매칭 신호, 수신 비등록신호, 수신 매칭 신호, 수신 다중 매칭 신호, 수신 매칭 어드레스 등을 출력하는 것을 특징으로 하는 비동기식 전송 모드(ATM)의 헤더 변환 시스템.The comparison function result unit 28 is a comparison state (matching, unregistered, multiple matching) that is the result of performing the comparison function and the empty state of the comparison table 24 for each transmission and reception direction. Asynchronously characterized by outputting a transmission unregistered signal, a transmission matching signal, a transmission multiple matching signal, a reception non-registration signal, a reception matching signal, a reception multiple matching signal, a reception matching address, etc., synchronized with an output instruction signal to the outside of the apparatus. Header Conversion System in Transmission Mode (ATM). ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019940035744A 1994-12-21 1994-12-21 System for transforming atm header KR0129606B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940035744A KR0129606B1 (en) 1994-12-21 1994-12-21 System for transforming atm header

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940035744A KR0129606B1 (en) 1994-12-21 1994-12-21 System for transforming atm header

Publications (2)

Publication Number Publication Date
KR960027725A true KR960027725A (en) 1996-07-22
KR0129606B1 KR0129606B1 (en) 1998-04-14

Family

ID=19402752

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940035744A KR0129606B1 (en) 1994-12-21 1994-12-21 System for transforming atm header

Country Status (1)

Country Link
KR (1) KR0129606B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100236604B1 (en) * 1997-08-23 2000-01-15 서평원 Atm exchange in private branch exchange system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100236604B1 (en) * 1997-08-23 2000-01-15 서평원 Atm exchange in private branch exchange system

Also Published As

Publication number Publication date
KR0129606B1 (en) 1998-04-14

Similar Documents

Publication Publication Date Title
US5956337A (en) ATM switch interface
US5724348A (en) Efficient hardware/software interface for a data switch
KR970019248A (en) Cell data exchange method and exchange device
US5828651A (en) Device for duplicating connectionless server
EP0500238B1 (en) Header translation unit for an ATM switching system
KR960027725A (en) Header Conversion System in Asynchronous Transfer Mode (ATM)
KR880004661A (en) Switching system
KR100198467B1 (en) Stand-by processor communication apparatus of atm switching system and communication method using thereof
KR100383570B1 (en) Apparatus and method for atm trunk interfacing in atm switching system
KR970002748B1 (en) Inner cell generator in atm switch
KR970068327A (en) A matching device between an ATM exchange and a DS1E transmission device
KR100258706B1 (en) Switch network of atm exchange
KR20010011135A (en) Cell copy apparatus and interface apparatus of atm switching system by using it for transmitting point-to-multipoint
KR960002686B1 (en) Module communication receiver of dual-ring structure
KR100241702B1 (en) Atm private net exchanger
KR100317132B1 (en) Multicast cell processor in ATM line card of ATM switching system
JPH1174892A (en) Cell switchboard
KR100334803B1 (en) Cell copy device and method in an atm communication system having the utopia interface for cell transmission between nodes
KR100428779B1 (en) An interface apparatus for inter-processor communication
KR100248546B1 (en) Multiplexer and demultiplexer circuit for ali-25c chip
KR970056358A (en) Cell assembly / disassembly device for fixed speed service interworking in asynchronous transfer mode (ATM) exchange system
WO1999011001B1 (en) Apparatus and method for efficiently transferring atm cells across a backplane in a network switch
KR20000021616A (en) Ipc(inter processor communication) device of communication system using atm(asynchronous transfer mode) cells
KR20000056055A (en) WAN Line Interface Apparatus
KR970013966A (en) ATM Selector

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071024

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee