KR970055424A - 전원 스위치 회로 - Google Patents

전원 스위치 회로 Download PDF

Info

Publication number
KR970055424A
KR970055424A KR1019950053690A KR19950053690A KR970055424A KR 970055424 A KR970055424 A KR 970055424A KR 1019950053690 A KR1019950053690 A KR 1019950053690A KR 19950053690 A KR19950053690 A KR 19950053690A KR 970055424 A KR970055424 A KR 970055424A
Authority
KR
South Korea
Prior art keywords
transistor
terminal
switch
input
pull
Prior art date
Application number
KR1019950053690A
Other languages
English (en)
Other versions
KR0175443B1 (ko
Inventor
신희천
이행우
박성모
여순일
곽명신
임태영
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950053690A priority Critical patent/KR0175443B1/ko
Publication of KR970055424A publication Critical patent/KR970055424A/ko
Application granted granted Critical
Publication of KR0175443B1 publication Critical patent/KR0175443B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/06Modifications for ensuring a fully conducting state
    • H03K17/063Modifications for ensuring a fully conducting state in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor

Landscapes

  • Electronic Switches (AREA)

Abstract

본 발명은 휴대용 전자 기기의 전원을 온/오프(on/off)하기 위한 전원 스위치 회로에 관한 것으로, 한쪽 단자에는 제1전원이 연결되고 다른쪽 단자에는 병렬연결되어 있는 저항과 커패시터를 통하여 제2전원과 연결되는 제1스위치와; 상기 제1스위치의 한 단자에 연결된 제1전원이 자신의 드레인에 입력되는 제1트랜지스터와; 한쪽 단자에는 상기 제1전원이 통과하는 저항과 상기 제1트랜지스터의 게이트단 및 제2전원에 연결된 커패시터가 연결되고 다른쪽 단자에는 저항이 연결된 제2스위치와; 상기 제1트랜지스터의 소오스단에 연결되고, 그 입력이 상기 제1스위치의 한 단자로부터 입력되는 풀 업 트랜지스터와 풀 다운 트랜지스터로 구성된 제1인버터와; 상기 제1트랜지스터의 소오스단에 연결되고, 그 입력이 상기 제1인버터의 출력으로부터 입력되는 풀 업 트랜지스터와 풀 다운 트랜지스터로 구성된 제2인버터를 포함하여 구성되어, 온 스위치를 접속하는 겨우에는 구동하고자 하는 전자 기기에 전원이 공급되어 상기 온 스위치를 개방하여도 계속적으로 전자 기기에 전원을 차단하여 오프시 발생하던 누설전류에 의한 전력의 소모를 방지할 수 있는 효과가 있다.

Description

전원 스위치 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 전원 스위치 회로의 실시예의 회로도,
제2도는 본 발명에 의한 전원 스위치 회로의 다른 실시예의 회로도.

Claims (2)

  1. 한쪽 단자에는 제1전원이 연결되고 다른쪽 단자에는 병렬연결되어 있는 저항과 커패시터를 통하여 제2전원과 연결되는 제1스위치와; 상기 제1스위치의 한 단자에 연결된 제1전원이 자신의 드레인에 입력되는 제1트랜지스터와; 한쪽 단자에는 상기 제1전원이 통과하는 저항과 상기 제1트랜지스터의 게이트단 및 제2전원에 연결된 커패시터가 연결되고 다른쪽 단자에는 저항이 연결된 제2스위치와; 상기 제1트랜지스터의 소오스단에 연결되고, 그 입력이 상기 제1스위치의 한 단자로부터 입력되는 풀 업 트랜지스터와 풀 다운 트랜지스터로 구성된 제1인버터와; 상기 제1트랜지스터의 소오스단에 연결되고, 그 입력이 상기 제1인버터의 출력으로부터 입력되는 풀 업 트랜지스터와 풀 다운 트랜지스터로 구성된 제2인버터를 포함하여 구성되는 것을 특징으로 하는 전원 스위치 회로.
  2. 한쪽 단자에는 제1전원이 연결되고 다른쪽 단자에는 저항과 커패시터가 병렬연결되어 있는 제1스위치와; 상기 제1스위치의 한 단자에 연결된 제1전원이 자신의 드레인에 입력되는 제1트랜지스터와; 한쪽 단자에는 상기 제1전원이 연결되고 다른쪽 단자에는 저항이 연결되는 제2스위치와; 상기 제2스위치의 한 단자가 자신의 게이트단에 연결되고 상기 제1트랜지스터의 게이트단이 그 자신의 드레인단과 연결되며, 그 자신의 소오스단이 제2전원과 연결되는 제2트랜지스터와; 상기 제1트랜지스터의 소오스단에 연결되고, 그 입력이 상기 제1스위치의 한 단자로부터 입력되는 풀 업 트랜지스터와 풀 다운 트랜지스터로 구성된 제1인버터와; 상기 제1트랜지스터의 소오스단에 연결되고, 그 입력이 상기 제1인버터의 출력으로부터 입력되는 풀 업 트랜지스터와 풀 다운 트랜지스터로 구성된 제2인버터를 포함하여 구성되는 것을 특징으로 하는 전원 스위치 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950053690A 1995-12-21 1995-12-21 전원 스위치 회로 KR0175443B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950053690A KR0175443B1 (ko) 1995-12-21 1995-12-21 전원 스위치 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950053690A KR0175443B1 (ko) 1995-12-21 1995-12-21 전원 스위치 회로

Publications (2)

Publication Number Publication Date
KR970055424A true KR970055424A (ko) 1997-07-31
KR0175443B1 KR0175443B1 (ko) 1999-04-01

Family

ID=19442581

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950053690A KR0175443B1 (ko) 1995-12-21 1995-12-21 전원 스위치 회로

Country Status (1)

Country Link
KR (1) KR0175443B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102137530B1 (ko) * 2020-01-06 2020-07-24 영광전설(주) 전자기기, 배전반 및 그 전원 작동 모드 스위칭 회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102137530B1 (ko) * 2020-01-06 2020-07-24 영광전설(주) 전자기기, 배전반 및 그 전원 작동 모드 스위칭 회로

Also Published As

Publication number Publication date
KR0175443B1 (ko) 1999-04-01

Similar Documents

Publication Publication Date Title
KR930003556A (ko) 점진적 턴-온 특성의 cmos 구동기
KR840008097A (ko) 기판 바이어스 전압제어회로 및 방법
KR900013380A (ko) 전압 제어회로
KR880012008A (ko) 전원절환회로
KR950010340A (ko) 정 전류 발생 장치
KR910008863A (ko) 반도체 집적회로
KR910002127A (ko) 전원절환회로
KR900011152A (ko) 전원전압 강하검파 및 초기화회로 재설정 회로
KR920011039A (ko) 스위칭 정전류원회로
KR910003938A (ko) 반도체장치의 cmos형 입력버퍼회로
KR860004380A (ko) 반도체 메모리 장치
KR970029739A (ko) 반도체 전위 공급 장치 및 이를 이용한 반도체 기억 장치
KR970055424A (ko) 전원 스위치 회로
KR950022037A (ko) 저전원 전압용 발진 회로
KR920003703A (ko) 저 동적 임피던스를 갖는 단일-구동 레벨이동기
KR880008535A (ko) 3스테이트부 상보형 mos 집적회로
KR970078007A (ko) 극성 자동전환 회로
KR950022128A (ko) 트랜지스터 회로
KR970055149A (ko) 입출력회로
KR940008135A (ko) Mos전계효과 트랜지스터
KR970013754A (ko) 레벨 쉬프트 회로
KR910016144A (ko) 파우어 업 검출(Power up Detection) 회로
KR920001854A (ko) 출력회로장치
KR970019082A (ko) 배타적 논리합 연산장치
KR970002828A (ko) 인에이블을 가진 풀업/풀다운 양방향 데이타 입출력단회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071024

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee