KR970055246A - 자이레이터 회로를 사용한 복조 회로 - Google Patents

자이레이터 회로를 사용한 복조 회로 Download PDF

Info

Publication number
KR970055246A
KR970055246A KR1019960062795A KR19960062795A KR970055246A KR 970055246 A KR970055246 A KR 970055246A KR 1019960062795 A KR1019960062795 A KR 1019960062795A KR 19960062795 A KR19960062795 A KR 19960062795A KR 970055246 A KR970055246 A KR 970055246A
Authority
KR
South Korea
Prior art keywords
transistor
circuit
operational transconductance
transconductance amplifier
base
Prior art date
Application number
KR1019960062795A
Other languages
English (en)
Other versions
KR0181328B1 (ko
Inventor
도모히로 후지이
Original Assignee
가네꼬 히사시
닛본덴기 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네꼬 히사시, 닛본덴기 가부시끼가이샤 filed Critical 가네꼬 히사시
Publication of KR970055246A publication Critical patent/KR970055246A/ko
Application granted granted Critical
Publication of KR0181328B1 publication Critical patent/KR0181328B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • H03D1/22Homodyne or synchrodyne circuits
    • H03D1/2245Homodyne or synchrodyne circuits using two quadrature channels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/40Impedance converters
    • H03H11/42Gyrators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/46One-port networks
    • H03H11/48One-port networks simulating reactances
    • H03H11/50One-port networks simulating reactances using gyrators

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Networks Using Active Elements (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

본 발명의 복조 회로는 자이레이터 회로 및 복조 회로를 포함한다. 복조회로의 특징은 자이레이터 회로에 있다. 상기 복조 회로는 제1의 연산 트랜스컨덕턴스 증폭기 및 제2의 연산 트랜스컨덕턴스 증폭기를 가지며, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제2 입력 단자가 상기 제2 연산 트랜스컨덕턴스 증폭기의 제1출력 단자에 접속되어 있고, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제2출력 단자가 제2의 연산 트랜스컨덕턴스 증폭기의 제2 입력 단자에 접속되어 있으며, 상기 제1 연산 트랜스컨덕턴스 증폭기의 상기 제2 입력 단자와 상기 제2의 연산 트랜스컨덕턴스 증폭기의 상기 제2 입력 단자 양자가 일정한 dc 전압을 통해서 접지되어 있고, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제1 출력 단자가 상기 제2의 연산 트랜스컨덕턴스 증폭기의 제1 입력 단자에 접속되어 있으며, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제1 및 제2 출력 단자 사이에 커패시터가 접속되어 있으며, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제1 입력 단자가 자이레이터 회로로의 입력 단자로서 작용하고 커패시터의 용량 C는, C=LG2되도록 결정되는데, 여기서, L은 자이레이터 회로의 입력 단자에서 볼 때 자이레이터 회로의 소망의 등가 인덕턴스를 나타내고, G는 자이레이터 회로에 사용된 연산 트랜스컨덕턴스 증폭기들 각각의 트랜스컨덕턴스를 나타낸다.

Description

자이레이터 회로를 사용한 복조 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제8도는 제7도에 도시된 자이레이터 회로를 사용한 복조 회로의 상세 회로도.

Claims (3)

  1. 자이레이터 회로를 사용한 복조 회로에 있어서, 제1의 연산 트랜스컨덕턴스 증폭기 및 제2의 연산 트랜스컨덕턴스 증폭기를 가진 자이레이터 회로를 구비하되, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제2입력 단자가 상기 제2연산 트랜스컨덕턴스 증폭기의 제1출력 단자에 접속되어 있고, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제2출력 단자가 제2의 연산 트랜스컨덕턴스 증폭기의 제2입력 단자에 접속되어 있으며, 상기 제1연산 트랜스컨덕턴스 증폭기의 상기 제2입력 단자와 상기 제2의 연산 트랜스컨덕턴스 증폭기의 상기 제2입력 단자 양자가 일정한 dc 전압을 통해서 접지되어 있고, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제1 출력 단자가 상기 제2의 연산 트랜스컨덕턴스 증폭기의 제1입력 단자에 접속되어 있으며, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제1 및 제2출력 단자 사이에는 커패시터가 접속되어 있으며, 상기 제1의 연산 트랜스컨덕턴스 증폭기의 제1입력 단자가 상기 제2의 연산 트랜스컨덕턴스 증폭기의 제2출력 단자에 접속되어 자이레이터 회로로의 입력 단자로서 작용하고, 커패시터의 용량 C는, C = LG2이 되도록 결정되는데, 여기서 L은 자이레이터 회로의 입력 단자에서 볼 때 자이레이터 회로의 소망의 등가 인덕턴스를 나타내고, G는 자이레이터 회로에 사용된 연산 트랜스컨덕턴스 증폭기들 각각의 트랜스컨덕턴스를 나타내며; 및 브릿지 회로, 브릿지 회로의 출력 노드들에 제공된 신호들로부터 동위상 신호 성분을 감산하기 위한 EX-NOR 게이트 수단, 및 상기 EX-NOR 게이트 수단의 출력을 평균하는 적분수단을 가진 복조 회로를 구비하되, 상기 브릿지 회로의 제1아암은 제1저항기이고, 제2아암은 상기 자이레이터 회로를 인덕터로서 사용한 공진 회로로 구성되며 , 제3아암은 제2저항기이고, 제4아암은 일단부가 ac 전압 부품에 접지되어 있는 제3저항기이며, 북조될 인입 신호는 제1 및 제3아암 그리고 접지 전위를 접속하는 노드 양단에 인가되고, 상기 브릿지 회로의 출력 노드는 상기 제1 및 제2아암을 접속하는 노드 그리고 상기 제3 및 제4아암을 접속하는 노드인 것을 특징으로 하는 자이레이터 회로를 사용한 복조 회로.
  2. 제1항에 있어서, 안정된 전류 공급 수단과 결합되며, 상기 연산 트랜스컨덕턴스 증폭기 각각은 제1도전형의 차동 트랜지스터를 각각 구비한 제1 및 제2차동 증폭기를 갖는 이중 차동 증폭기를 포함하되, 상기 각 차동 증폭기의 상기 차동 트랜스지스터의 에미터들은 상기 제1도전형의 전류원 트랜지스터의 콜렉터에 함께 접속되며, 상기 제1의 차동 증폭기에서의 제1의 차동 트랜지스터는 상기 제2의 차동 증폭기에서의 제1의 차동 트랜지스터의 베이스 및 콜렉터 각각에 접속된 베이스 및 콜렉터를 갖고, 상기 접속된 베이스들은 상기 연산 트랜스컨덕턴스 증폭기의 상기 제1 입력으로서 작용하며 접속된 콜렉터들은 상기 연산 트랜스컨덕턴스 증폭기의 제2 출력으로서 작용하도록 상기 제2도전 형태의 제1의 부하 트랜지스터와 접속되고, 상기 제1의 차동 증폭기에서의 제2의 차동 트랜지스터는 상기 제2의 차동 증폭기에서의 제2의 차동 트랜지스터의 베이스 및 콜렉터 각각과 접속된 베이스 및 콜렉터를 갖고, 차동 증폭기 양자에서의 제2의 차동 트랜지스터의 접속된 베이스들은 상기 연산 트랜스컨덕턴스 증폭기의 상기 제2 입력으로서 작용하고, 상기 차동 증폭기의 양자에서의 제2의 차동 트랜지스터의 접속된 콜렉터들은 상기 연산 트랜스컨덕턴스 증폭기의 제1 출력으로서 작용하도록 제2도전형의 제2부하 트랜지스터에 접속되고; 상기 안정화된 전류 공급 수단은, 제1도전형의 제1 트랜지스터, 상기 제1트랜지스터에 직렬 접속된 제2도전형의 제2트랜지스터, 상기 제1 도전형의 제3트랜지스터 및 상기 제3트랜지스터에 직렬 접속된 상기 제2도전형의 제4 트랜지스터를 구비하되, 상기 제3트랜지스터의 에미터가 전류 조절 저항기의 일단부에 접속되어 있고 ,상기 제1 트랜지스터는 다이오드 접속된 것으로서 다이오드 접속된 제1 트랜지스터의 콜렉터가 상기 제3트랜지스터의 베이스에 접속되고, 상기 제4트랜지스터는 다이오드 접속된 것으로서 다이오드 접속된 제4트랜지스터의 콜렉터가 상기 제2트랜지스터의 베이스에 접속되며, 상기 저항기의 저항은 상기 연산 트랜스컨덕턴스 증폭기의 임의 선택된 하나가 자이레이터 회로의 소망의 인덕턴스를 달성하기 위한 최적의 트랜스컨덕턴스를 갖도록 결정되며; 및 상기 제3 및 제4트랜지스터의 콜렉터 전류는 전류 미러 회로를 통해 상기 연산 트랜스컨덕턴스 증폭기의 상기 전류원 트랜지스터로 전달되는 것을 특징으로 하는 자이레이터 회로를 사용한 복조 회로.
  3. 제2항에 있어서, 상기 안정된 전류 공급 수단에 의해 생성된 전류를 전달하기 위한 제1전달 회로 및 제2전달 회로, 그리고 상기 복조 회로에서의 전류를 안정시키기 위한 전류 증폭 회로를 더 제공하며, 상기 제1 전달 회로는 상기 제4트랜지스터의 베이스에 접속된 베이스를 가진 제2도전형의 제5트랜지스터 및 상기 제5트랜지스터에 직렬 접속된 상기 제1도전형의 다이오드 접속된 제6트랜지스터로 구성되고, 상기 제2전달 회로는 다이오드 접속된 제6트랜지스터의 베이스에 접속된 베이스 상기 연산 트랜스컨덕턴스 증폭기에서의 상기 전류원 트랜지스터의 베이스를 접속하는 제1베이스 라인을 가진 제1도전형 제7트랜지스터와, 상기 연산 트랜스컨덕턴스 증폭기에서의 상기 부하 트랜지스터의 베이스를 접속하는 제2베이스 라인에 접속된 베이스를 가진 제2도전형의 제8트랜지스터로 구성되고, 상기 제8트랜지스터는 상기 제7트랜지스터에 직렬로 접속되며, 상기 전류 증폭기 회로는, 양 트랜지스터의 에미터들이 조절된 전류 공급부에 접속되어 있는 제1도전형태의 제1트랜지스터 및 제2트랜지스터로 구성된 차동 증폭기를 포함하며, 상기 제1트랜지스터는 기준 전압에 결합된 베이스와 상기 차동 증폭기의 출력을 생성하기 위해 상기 제2도전 형태의 제1부하 트랜지스터의 콜렉터에 접속된 콜렉터를 갖고, 상기 제2트랜지스터는 네가티브 궤환 경로를 제공하기 위해 상기 제8트랜지스터의 콜렉터에 접속된 베이스를 갖고 또한 상기 제2도전형의 다이오드 접속된 제2부하 트랜지스터에 접속된 콜렉터를 가지며, 상기 제2부하 트랜지스터의 콜렉터는 차동 증폭기를 안정화시키기 위한 네가티브 궤환 경로를 제공하기 위해 제1부하 트랜지스터의 베이스에 접속되며, 위상 보상 회로는 상기 자이레이터 회로의 바람직하지 못한 진동을 방지하기 위해 차동 증폭기의 출력과 제8트랜지스터의 콜렉터 사이에 접속되고, 상기 차동 증폭기의 출력은 제8트랜지스터의 베이스에 접속되는 것을 특징으로 하는 자이레이터 회로를 사용한 복조회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960062795A 1995-12-08 1996-12-07 자이레이터 회로를 사용한 복조 회로 KR0181328B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP7345867A JP2825076B2 (ja) 1995-12-08 1995-12-08 ジャイレータ回路を用いた復調回路
JP95-345867 1995-12-08

Publications (2)

Publication Number Publication Date
KR970055246A true KR970055246A (ko) 1997-07-31
KR0181328B1 KR0181328B1 (ko) 1999-04-01

Family

ID=18379538

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960062795A KR0181328B1 (ko) 1995-12-08 1996-12-07 자이레이터 회로를 사용한 복조 회로

Country Status (5)

Country Link
US (1) US5793251A (ko)
EP (1) EP0778667B1 (ko)
JP (1) JP2825076B2 (ko)
KR (1) KR0181328B1 (ko)
DE (1) DE69615641T2 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990057175A (ko) * 1997-12-29 1999-07-15 김영환 자이레이터를 이용한 임피던스 정합장치
GB2335810B (en) * 1998-03-24 2001-12-12 Ericsson Telefon Ab L M Demodulator circuits
US7019586B2 (en) * 2004-03-23 2006-03-28 Silicon Laboratories Inc. High-speed Gm-C tuning
US7215227B2 (en) * 2004-03-31 2007-05-08 Silicon Laboratories Inc. Gm-C filter compensation
FR2940432B1 (fr) * 2008-12-23 2011-01-21 H2I Technologies Dispositif pour quantifier et localiser un signal lumineux module a une frequence predeterminee
JP5643782B2 (ja) * 2012-03-21 2014-12-17 株式会社東芝 受信機
CN103107795B (zh) * 2012-12-13 2015-08-26 中国科学院微电子研究所 一种浮地有源电感

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2634352A1 (de) * 1976-07-30 1978-02-02 Siemens Ag Elektromechanisches filter
DE3716025A1 (de) * 1987-05-14 1988-12-01 Blaupunkt Werke Gmbh Digitaler demodulator
GB2208340B (en) * 1987-07-17 1992-01-22 Plessey Co Plc Electrical circuits
JPH0821832B2 (ja) * 1988-02-15 1996-03-04 松下電器産業株式会社 ジャイレータ回路を用いたリアクタンス回路
NL8801143A (nl) * 1988-05-02 1989-12-01 Philips Nv Frequentiedemodulatieschakeling.
US5263192A (en) * 1992-04-06 1993-11-16 Motorola, Inc. Integrated resonant circuit with temperature compensated quality factor

Also Published As

Publication number Publication date
JP2825076B2 (ja) 1998-11-18
KR0181328B1 (ko) 1999-04-01
DE69615641T2 (de) 2002-07-11
JPH09162645A (ja) 1997-06-20
DE69615641D1 (de) 2001-11-08
EP0778667B1 (en) 2001-10-04
EP0778667A1 (en) 1997-06-11
US5793251A (en) 1998-08-11

Similar Documents

Publication Publication Date Title
KR100420913B1 (ko) Gm-C 필터용 고 선형성 고속 트랜스컨덕턴스 증폭기
US4586000A (en) Transformerless current balanced amplifier
KR900017281A (ko) 능동 필터 회로
JPH053166B2 (ko)
US5650746A (en) Circuit arrangement for capacitance amplification
JPS6354006A (ja) 電流ミラ−回路
KR970055246A (ko) 자이레이터 회로를 사용한 복조 회로
US4686487A (en) Current mirror amplifier
US5053718A (en) Feedback control reducing signal distortion produced by differential amplifier stage
US5485074A (en) High ratio current mirror with enhanced power supply rejection ratio
KR960027269A (ko) 자이레이터 회로를 사용한 접지형 인덕턴스 회로
US6441688B1 (en) Single-to-differential buffer amplifier
US5751192A (en) Integrated circuit and method for generating a transimpedance function
US4425551A (en) Differential amplifier stage having bias compensating means
KR950035046A (ko) 캐스코드 증폭기 보상회로
KR970004311A (ko) 자이레이터 회로를 이용한 접지된 인덕턴스 회로
KR930017289A (ko) 가변 주파수 발진 회로
JPH0344685B2 (ko)
JPH04307804A (ja) 単位利得最終段
US4998074A (en) Transistor circuit with base-current compensation
JPS6184913A (ja) 高域通過回路装置
JPH0454712A (ja) 基準電圧源回路
KR100458143B1 (ko) 필터및발진기용의상보형트랜스컨덕터를포함하는전자회로
JPH11513233A (ja) 交流結合増幅器用無インダクタ電圧バイアス回路
US5903190A (en) Amplifier feedforward arrangement and method for enhanced frequency response

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011128

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee