JPS6184913A - 高域通過回路装置 - Google Patents
高域通過回路装置Info
- Publication number
- JPS6184913A JPS6184913A JP21089485A JP21089485A JPS6184913A JP S6184913 A JPS6184913 A JP S6184913A JP 21089485 A JP21089485 A JP 21089485A JP 21089485 A JP21089485 A JP 21089485A JP S6184913 A JPS6184913 A JP S6184913A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- capacitance
- transistors
- circuit device
- emitters
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/34—Networks for connecting several sources or loads working on different frequencies or frequency bands, to a common load or source
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/4508—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using bipolar transistors as the active amplifying circuit
- H03F3/45098—PI types
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/04—Frequency selective two-port networks
- H03H11/12—Frequency selective two-port networks using amplifiers with feedback
- H03H11/1213—Frequency selective two-port networks using amplifiers with feedback using transistor amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/219—Follower transistors are added at the input of the amplifier, e.g. source or emitter followers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45202—Indexing scheme relating to differential amplifiers the differential amplifier contains only resistors in the load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45256—One or more reactive elements are added in the source circuit of the amplifying FETs of the dif amp
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45458—Indexing scheme relating to differential amplifiers the CSC comprising one or more capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45464—Indexing scheme relating to differential amplifiers the CSC comprising one or more coils
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45471—Indexing scheme relating to differential amplifiers the CSC comprising one or more extra current sources
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45496—Indexing scheme relating to differential amplifiers the CSC comprising one or more extra resistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45612—Indexing scheme relating to differential amplifiers the IC comprising one or more input source followers as input stages in the IC
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45702—Indexing scheme relating to differential amplifiers the LC comprising two resistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Networks Using Active Elements (AREA)
- Amplifiers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、特許請求の範囲第1項の前文による増幅器を
有する高域通過回路に関する。
有する高域通過回路に関する。
受動的な次数1の高域通過回路は、入力端子と出力端子
との間の信号経路内に接続されている1つのキャパシタ
ンスと、出力端子と基準電位との間に接続されている1
つの抵抗とを含んでいる。
との間の信号経路内に接続されている1つのキャパシタ
ンスと、出力端子と基準電位との間に接続されている1
つの抵抗とを含んでいる。
このような高域通過回路の駆動は低抵抗で、たとえば1
つのエミッタホロワを介して行われる。フィルタ特性は
負荷の際に変化するので、高域通過回路の後に一般に、
直流レベルの選択をも可能にする1つのインピーダンス
変換器が接続されても)る。
つのエミッタホロワを介して行われる。フィルタ特性は
負荷の際に変化するので、高域通過回路の後に一般に、
直流レベルの選択をも可能にする1つのインピーダンス
変換器が接続されても)る。
2つのたとえば相補性の人力信号のフィルタリングのた
めには2つの対称に構成された高域通過回路が必要であ
る。特に集積回路では、nFのオ−ダーの周波数決定用
キャパシタンスは外部接続によってしか実現可能でない
。しばしばキャパシタンスの端子は、回路の信頼性を阻
害し得る相異なる直流電圧レベルを有する。
めには2つの対称に構成された高域通過回路が必要であ
る。特に集積回路では、nFのオ−ダーの周波数決定用
キャパシタンスは外部接続によってしか実現可能でない
。しばしばキャパシタンスの端子は、回路の信頼性を阻
害し得る相異なる直流電圧レベルを有する。
本発明の目的は、ただ1つのキャパシタンスしか必要と
せず、直流信号と交流信号との間の減結合を許し、また
キャパシタンスの端子における直流電圧レベルを一定に
保つことを可能にする高域通過および増幅回路を提供す
ることである。
せず、直流信号と交流信号との間の減結合を許し、また
キャパシタンスの端子における直流電圧レベルを一定に
保つことを可能にする高域通過および増幅回路を提供す
ることである。
この目的は、本発明によれば、特許請求の範囲第1項に
記載の回路装置により達成される。
記載の回路装置により達成される。
本発明の好ましい実施態様は特許請求の範囲第2項およ
び第3項に示されている。
び第3項に示されている。
以下、2つの図面に示されている実施例により本発明を
一層詳細に説明する。同一の要素には同一の参照符号が
付されている。
一層詳細に説明する。同一の要素には同一の参照符号が
付されている。
本発明の基本思想は、1つの差動増幅器段のエミッタを
1つのキャパシタンスを介して減結合することである。
1つのキャパシタンスを介して減結合することである。
主としてキャパシタンスのインピーダンスにより決定さ
れる限界周波数まで回路は2つの分離された部分回路の
ように作用する。−限界周波数の下側で各部分回路は強
く反結合されており、従ってまたわずかな増幅率しか有
していない、それに対して限界周波数の上側では回路は
高い増幅率を有する差動増幅器のように振る舞う。
れる限界周波数まで回路は2つの分離された部分回路の
ように作用する。−限界周波数の下側で各部分回路は強
く反結合されており、従ってまたわずかな増幅率しか有
していない、それに対して限界周波数の上側では回路は
高い増幅率を有する差動増幅器のように振る舞う。
こうして、ただ1つのキャパシタンスにより2つの人力
信号に対する1つの高域通過回路として、その特性が負
荷の際に変化せず、またその高周波信号がさらに増幅さ
れるものが実現される。
信号に対する1つの高域通過回路として、その特性が負
荷の際に変化せず、またその高周波信号がさらに増幅さ
れるものが実現される。
第1図には本発明による回路の1つの実施例が示されて
いる。2つの同一のnpn)ランジスタT1およびT2
がそれらのコレクタにより抵抗R1およびR2を介して
供給電圧源の1つの極Vc0に接続されており、他方に
おいてそれらのエミッタは電流源S1およびS2から電
流を供給され、それらの他方の端子は供給電圧源の極v
鉦1と接続されている。T1およびT2のエミッタと電
流源StおよびS2との接続点の間に1つのキャパシタ
ンスCが接続されている0回路の入力端を、信号Ui+
およびU、2を与えられるトランジスタTlおよびT2
のベースが形成する0回路の出力端はトランジスタTI
およびT2のコレクタと抵抗R1およびR2との接続点
であり、そこから信号UAIおよびU^2が取出される
。
いる。2つの同一のnpn)ランジスタT1およびT2
がそれらのコレクタにより抵抗R1およびR2を介して
供給電圧源の1つの極Vc0に接続されており、他方に
おいてそれらのエミッタは電流源S1およびS2から電
流を供給され、それらの他方の端子は供給電圧源の極v
鉦1と接続されている。T1およびT2のエミッタと電
流源StおよびS2との接続点の間に1つのキャパシタ
ンスCが接続されている0回路の入力端を、信号Ui+
およびU、2を与えられるトランジスタTlおよびT2
のベースが形成する0回路の出力端はトランジスタTI
およびT2のコレクタと抵抗R1およびR2との接続点
であり、そこから信号UAIおよびU^2が取出される
。
本発明によりトランジスタTIおよびT2のエミッタの
間に接続されているキャパシタンスCの両端子は回路の
両補助出力端に接続されており、そこから信号υG鵞お
よびUc、2が取出される。
間に接続されているキャパシタンスCの両端子は回路の
両補助出力端に接続されており、そこから信号υG鵞お
よびUc、2が取出される。
出力信号および回路の補助出力端の信号はたとえば演算
増幅器により爾後処理され得る。こうして差動増幅器D
Wの出力端は増幅された高周波の信号部分の出力信号U
^を、また差動増幅器DCの出力端は直流または低周波
の信号部分の出力信号URを供給する。
増幅器により爾後処理され得る。こうして差動増幅器D
Wの出力端は増幅された高周波の信号部分の出力信号U
^を、また差動増幅器DCの出力端は直流または低周波
の信号部分の出力信号URを供給する。
主としてキャパシタンスCのインピーダンスにより定め
られる限界周波数まで両トランジスタ回路はキャパシタ
ンスCにより減結合されている。
られる限界周波数まで両トランジスタ回路はキャパシタ
ンスCにより減結合されている。
トランジスタT1およびT2のエミッタ電位は、この場
合、変化する入力信号UEIおよびυE2に追随し得る
けれども、両型′/R源S1およびS2はそれらの非常
に高い内部抵抗に基づいて強い反結合を呈し、従って電
圧増幅率は小さな値にとどまる。
合、変化する入力信号UEIおよびυE2に追随し得る
けれども、両型′/R源S1およびS2はそれらの非常
に高い内部抵抗に基づいて強い反結合を呈し、従って電
圧増幅率は小さな値にとどまる。
有利にこれらの低周波の信号成分が、回路の補助出力端
を形成するトランジスタT1およびT2のエミツタまた
はキャパシタンスCの端子から取出され得る。こうして
得られた信号U(rlおよびU(,2は特にキャパシタ
ンス、いまの場合にはキャパシタンスCの寿命が相異な
る端子電位では減少するという事実を考慮に入れて爾後
処理され得る。たとえば1つの差動増幅器DGにより調
節信号URが得られ、これは本発明による回路の同相レ
ベルおよび他の回路部分の動作点に帰還作用する。
を形成するトランジスタT1およびT2のエミツタまた
はキャパシタンスCの端子から取出され得る。こうして
得られた信号U(rlおよびU(,2は特にキャパシタ
ンス、いまの場合にはキャパシタンスCの寿命が相異な
る端子電位では減少するという事実を考慮に入れて爾後
処理され得る。たとえば1つの差動増幅器DGにより調
節信号URが得られ、これは本発明による回路の同相レ
ベルおよび他の回路部分の動作点に帰還作用する。
主としてキャパシタンスCのインピーダンスにより定め
られる限界周波数に入力信号の周波数が接近するにつれ
て、キャパシタンスCは画部分回路を減結合する能力を
減する。特に上記の限界周波数の上側ではキャパシタン
スCはトランジスタT1およびT2のエミッタの間の短
絡として理解すべきである0両電流源S1およびS2が
有利に同一の電流を供給するので、トランジスタT1お
よびT2のエミッタ電位は入力信号Uε1およびUtz
が高周波で変化する場合には対称の理由から一定である
。この場合には回路は1つの差動増幅器を成し、その増
幅された出力信号はトランジスタT1およびT2のコレ
クタから取出され得る。
られる限界周波数に入力信号の周波数が接近するにつれ
て、キャパシタンスCは画部分回路を減結合する能力を
減する。特に上記の限界周波数の上側ではキャパシタン
スCはトランジスタT1およびT2のエミッタの間の短
絡として理解すべきである0両電流源S1およびS2が
有利に同一の電流を供給するので、トランジスタT1お
よびT2のエミッタ電位は入力信号Uε1およびUtz
が高周波で変化する場合には対称の理由から一定である
。この場合には回路は1つの差動増幅器を成し、その増
幅された出力信号はトランジスタT1およびT2のコレ
クタから取出され得る。
本発明による第2図の回路によれば、入力信号、特にブ
ツシュプル人力信号は直流および交流成分に分離し得る
。その際、この負荷に無関係な高域通過回路の両信号経
路に対して単に1つのキャパシタンスCが必要である。
ツシュプル人力信号は直流および交流成分に分離し得る
。その際、この負荷に無関係な高域通過回路の両信号経
路に対して単に1つのキャパシタンスCが必要である。
第2図には本発明による回路のもう1つの実施例が示さ
れている。第1図の実施例との相違点のミニライて第2
図の実施例を説明する。トランジスタT1の入力端の前
にはエミッタホロワT3が、またトランジスタT2の入
力端の前にはエミッタホロワT4が接続されている。n
pnl−ランジスタT 3およびT4は各1つの電流源
により電流を供給され、またそれらのコレクタにより直
接に供給電圧源の極VCCに接続されている。T3およ
びT4のベースは、人力信号UN+およびUc2を与え
られる回路の入力端を形成する。T3およびT4は、本
発明による高域通過回路の前に接続されている回路部分
を負荷しないようにインピーダンス変換器としての役割
をする。
れている。第1図の実施例との相違点のミニライて第2
図の実施例を説明する。トランジスタT1の入力端の前
にはエミッタホロワT3が、またトランジスタT2の入
力端の前にはエミッタホロワT4が接続されている。n
pnl−ランジスタT 3およびT4は各1つの電流源
により電流を供給され、またそれらのコレクタにより直
接に供給電圧源の極VCCに接続されている。T3およ
びT4のベースは、人力信号UN+およびUc2を与え
られる回路の入力端を形成する。T3およびT4は、本
発明による高域通過回路の前に接続されている回路部分
を負荷しないようにインピーダンス変換器としての役割
をする。
第2図に示されている回路の電流源は第1図と異なり具
体的に示されている。それらはそれぞれ1つのnpれト
ランジスタT5ないしT8を含んでおり、それらのエミ
ッタは抵抗R5ないしR8の各1つを介して供給電圧源
の極V、εに接続されている。T5ないしT8のベース
には共通の電位vsが与えられている。T5ないしT8
のコレクタはこの順序でT3、T1、T2およびT4の
エミッタと接続されている。T6およびR6またはT7
およびR7から成る電流源は第1図中の電流源Slまた
はS2に相当する。4つの電流源は有利にそれぞれ同一
の電流を供給する。
体的に示されている。それらはそれぞれ1つのnpれト
ランジスタT5ないしT8を含んでおり、それらのエミ
ッタは抵抗R5ないしR8の各1つを介して供給電圧源
の極V、εに接続されている。T5ないしT8のベース
には共通の電位vsが与えられている。T5ないしT8
のコレクタはこの順序でT3、T1、T2およびT4の
エミッタと接続されている。T6およびR6またはT7
およびR7から成る電流源は第1図中の電流源Slまた
はS2に相当する。4つの電流源は有利にそれぞれ同一
の電流を供給する。
キャパシタンスCの端子は各々両抵抗R3およびR4の
一方を介してトランジスタTIのエミッタとトランジス
タT6との接続点またはトランジスタT2のエミッタと
トランジスタT7との接続点と接続されている。第1図
と同様にキャパシタンスCの端子、すなわちキャパシタ
ンスCと抵抗R3およびR4との接続点は、直流および
低周波の信号成分U(、IおよびUc、2が取出される
回路の補助出力端を形成する。回路の出力端を第1図と
同様にトランジスタTIおよびT2のコレクタが形成す
る。
一方を介してトランジスタTIのエミッタとトランジス
タT6との接続点またはトランジスタT2のエミッタと
トランジスタT7との接続点と接続されている。第1図
と同様にキャパシタンスCの端子、すなわちキャパシタ
ンスCと抵抗R3およびR4との接続点は、直流および
低周波の信号成分U(、IおよびUc、2が取出される
回路の補助出力端を形成する。回路の出力端を第1図と
同様にトランジスタTIおよびT2のコレクタが形成す
る。
抵抗R3およびR4は、所定の差動増幅率を保証するた
め、本発明による高域通過回路の眼界周波数の上側で内
部反結合を形成する。その他の点では、回路の作動の仕
方は第1図で説明した本発明による回路と同一である。
め、本発明による高域通過回路の眼界周波数の上側で内
部反結合を形成する。その他の点では、回路の作動の仕
方は第1図で説明した本発明による回路と同一である。
第1図は本発明による高域通過および増幅回路の第1の
★絶倒の回路図、第2図は本発明にょるILJli′8
の第2の実施例の回路図である。 C・・・キャパシタンス、DA、DW・・・差動増幅器
、R1〜R8・・・抵抗、5iS2−・−電a#11T
1〜T4・・・トランジスタ。
★絶倒の回路図、第2図は本発明にょるILJli′8
の第2の実施例の回路図である。 C・・・キャパシタンス、DA、DW・・・差動増幅器
、R1〜R8・・・抵抗、5iS2−・−電a#11T
1〜T4・・・トランジスタ。
Claims (1)
- 【特許請求の範囲】 1)1つの伝導形式の2つの同一のトランジスタを有し
、両トランジスタが各々1つの同一の大きさの負荷抵抗
を介して1つの供給電圧源の1つの極に接続されて、ま
た電流源からそれぞれ電流を供給されている回路装置に
おいて、2つの同一のトランジスタ(T1、T2)のエ
ミッタの間に1つのキャパシタンス(C)が接続されて
いることを特徴とする高域通過回路装置。 2)キャパシタンス(C)と2つの同一のトランジスタ
(T1、T2)のエミッタとの間に各1つの同一の大き
さの抵抗(R3、R4)が接続されていることを特徴と
する特許請求の範囲第1項記載の回路装置。 3)キャパシタンス(C)の両端子に補助出力端が接続
されていることを特徴とする特許請求の範囲第1項また
は第2項記載の回路装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE3435016 | 1984-09-24 | ||
DE3435016.0 | 1984-09-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6184913A true JPS6184913A (ja) | 1986-04-30 |
Family
ID=6246210
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21089485A Pending JPS6184913A (ja) | 1984-09-24 | 1985-09-24 | 高域通過回路装置 |
Country Status (2)
Country | Link |
---|---|
EP (1) | EP0176069A1 (ja) |
JP (1) | JPS6184913A (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4808936A (en) * | 1988-03-25 | 1989-02-28 | Tektronix, Inc. | Continuously variable clock delay circuit |
US5241284A (en) * | 1990-02-16 | 1993-08-31 | Nokia Mobile Phones Ltd. | Circuit arrangement for connecting RF amplifier and supply voltage filter |
US5053718A (en) * | 1990-07-03 | 1991-10-01 | Burr-Brown Corporation | Feedback control reducing signal distortion produced by differential amplifier stage |
DE59509527D1 (de) * | 1994-07-08 | 2001-09-27 | Infineon Technologies Ag | Verstärkeranordnung für Hochfrequenzsignale |
DE59811532D1 (de) * | 1997-09-11 | 2004-07-15 | Infineon Technologies Ag | Differenzverstärker |
EP1128546A1 (en) * | 2000-02-28 | 2001-08-29 | Deutsche Thomson-Brandt Gmbh | Upconverter mixer circuit |
EP1128547A3 (en) * | 2000-02-28 | 2001-09-05 | Deutsche Thomson-Brandt Gmbh | Gilbert cell mixer |
FR2832874A1 (fr) * | 2001-11-27 | 2003-05-30 | Koninkl Philips Electronics Nv | Tuner comprenant un filtre selectif |
EP1502364A4 (en) | 2002-04-22 | 2010-03-31 | Ipr Licensing Inc | TRANSMITTER-RECEIVER RADIO WITH MULTIPLE INPUTS AND OUTPUTS |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4917160A (ja) * | 1972-05-22 | 1974-02-15 | ||
JPS56112B2 (ja) * | 1975-02-12 | 1981-01-06 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3323070A (en) * | 1964-05-12 | 1967-05-30 | Tektronix Inc | Variable gain amplifier having constant frequency band pass |
US3660773A (en) * | 1970-02-05 | 1972-05-02 | Motorola Inc | Integrated circuit amplifier having an improved gain-versus-frequency characteristic |
CA1201775A (en) * | 1982-07-19 | 1986-03-11 | Yukio Akazawa | Monolithic integrated circuit device including ac negative feedback type high frequency amplifier circuit |
-
1985
- 1985-09-23 EP EP85112022A patent/EP0176069A1/de not_active Withdrawn
- 1985-09-24 JP JP21089485A patent/JPS6184913A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4917160A (ja) * | 1972-05-22 | 1974-02-15 | ||
JPS56112B2 (ja) * | 1975-02-12 | 1981-01-06 |
Also Published As
Publication number | Publication date |
---|---|
EP0176069A1 (de) | 1986-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2559392B2 (ja) | ブリツジ増幅器 | |
JPS6184913A (ja) | 高域通過回路装置 | |
JPS63136708A (ja) | フィルタ回路 | |
JPH0143485B2 (ja) | ||
US4539529A (en) | Semiconductor amplifier circuit | |
US4560955A (en) | Monolithic integrated transistor HF crystal oscillator circuit | |
US4879522A (en) | Integrated complementary push-pull B final stage | |
US6734720B2 (en) | Operational amplifier in which the idle current of its output push-pull transistors is substantially zero | |
JPH11346125A (ja) | Srpp回路 | |
US4511853A (en) | Differential amplifier circuit having improved control signal filtering | |
JPS5894219A (ja) | フイルタ回路 | |
KR910008936A (ko) | 주파수변환회로 | |
JPH073929B2 (ja) | Am検波回路 | |
JPH03154508A (ja) | 増幅器回路 | |
JPH0527282B2 (ja) | ||
JP2665072B2 (ja) | 増幅回路 | |
JPH04172004A (ja) | 差動回路 | |
US5039890A (en) | Integratable filter circuit | |
JP2558878B2 (ja) | 容量結合回路 | |
US6353362B1 (en) | Resonance free complementary bipolar output stage | |
JPS6229924B2 (ja) | ||
JP2957796B2 (ja) | 移相回路 | |
JP3809716B2 (ja) | 電圧−電流変換回路 | |
JP3148469B2 (ja) | フィルタ回路 | |
JPH0832443A (ja) | ゲート回路 |