KR970054008A - Capacitor Manufacturing Method of Semiconductor Device - Google Patents

Capacitor Manufacturing Method of Semiconductor Device Download PDF

Info

Publication number
KR970054008A
KR970054008A KR1019950050682A KR19950050682A KR970054008A KR 970054008 A KR970054008 A KR 970054008A KR 1019950050682 A KR1019950050682 A KR 1019950050682A KR 19950050682 A KR19950050682 A KR 19950050682A KR 970054008 A KR970054008 A KR 970054008A
Authority
KR
South Korea
Prior art keywords
layer pattern
forming
pattern
etch stop
conductive
Prior art date
Application number
KR1019950050682A
Other languages
Korean (ko)
Other versions
KR0168403B1 (en
Inventor
홍순철
신윤승
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950050682A priority Critical patent/KR0168403B1/en
Publication of KR970054008A publication Critical patent/KR970054008A/en
Application granted granted Critical
Publication of KR0168403B1 publication Critical patent/KR0168403B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • H01L28/92Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by patterning layers, e.g. by etching conductive layers

Abstract

셀 어드레이 영역과 주변회로 영역과의 단차를 적정하게 유지하면서 셀 커패시턴스를 증대시킬 수 있는 원통형 구조의 하부전극을 가지는 커패시터 제조방법이 개시되었다. 본 발명은 반도체 기판의 소정 영역을 노출시키는 평탄화층 패턴 및 제1 식각 저지층 패턴이 형성된 기판 전면에 도전막을 형성하고 상기 콘택홀의 상부에 형성된 도전막의 상의 소정 영역에 제2 식각 저지층 패턴을 형성하는 단계, 상기 제2 식각 저지층을 식각 마스크로하여 도전막 패턴을 형성하는 단계, 상기 도전막 패턴을 노출시키는 절연막 패턴을 형성하는 단계, 상기 절연막 패턴의 표면보다 낮은 높이를 갖도록 변형된 도전막 패텬을 형성하는 단계, 상기 절연막 패턴의 측벽에 스페이서를 형성하는 단계, 및 하부전극을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체장치의 커패시터 제조방법을 제공한다. 본 발명에 의하면 넓은 유효 커패시터 면적을 가지는 원통형 하부 전극을 형성하므로써 셀 어레이 영역과 주변회로 영역과의 단차를 적정하게 유지하여 후속 공정 시의 패턴불량 및 단차 도포성을 좋게하는 동시에 셀 커패시턴스를 증대시킬 수 있다.A method of manufacturing a capacitor having a cylindrical lower electrode capable of increasing cell capacitance while maintaining a proper step between a cell address region and a peripheral circuit region has been disclosed. According to the present invention, a conductive film is formed on the entire surface of the substrate on which the planarization layer pattern and the first etch stop layer pattern are formed, and the second etch stop layer pattern is formed on a predetermined area on the conductive film formed on the contact hole. Forming a conductive layer pattern using the second etch stop layer as an etch mask, forming an insulating layer pattern exposing the conductive layer pattern, and having a height lower than a surface of the insulating layer pattern And forming a pattern, forming a spacer on sidewalls of the insulating film pattern, and forming a lower electrode. According to the present invention, by forming a cylindrical lower electrode having a large effective capacitor area, the step difference between the cell array area and the peripheral circuit area can be properly maintained, thereby improving the pattern capacitance and the step coverage in the subsequent process, and at the same time increasing the cell capacitance. Can be.

Description

반도체 장치의 커패시터 제조방법Capacitor Manufacturing Method of Semiconductor Device

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제4도 내지 제11도는 본 발명의 실시예 1에 따른 커패시터 제조방법을 설명하기 위한 단면도들이다.4 to 11 are cross-sectional views illustrating a method of manufacturing a capacitor according to Embodiment 1 of the present invention.

Claims (14)

반도체 기판 상에 순차적으로 형성된 평탄화층 및 제1 식각 저지층을 패터닝하여 상기 반도체 기판의 소정 영역을 노출시키는 콘택홀을 가지는 평탄화층 패턴 및 제1 식각 저지층 패턴을 형성하는 단계; 상기 평탄화층 패턴 및 제1 식각 저지층 패턴이 형성된 기판 전면에 도전막을 형성하는 단계; 상기 콘택홀의 상부에 형성된 도전막 상의 소정 영역에 제2 식각 저지층 패턴을 형성하는 단계; 상기 제2 식각 저지층을 식각 마스크로하여 상기 도전막을 식각함으로써 상기 제1 식각 저지층 패턴을 노출시키는 도전막 패턴을 형성하는 단계; 상기 도전막 패턴이 형성된 기판 전면에 절연막을 형성하고 상기 절연막 및 상기 제2 식각 저지층 패턴을 순차적으로 식각하연 상기 도전막 패턴을 노출시키는 절연막 패턴을 형성하는 단계; 상기 절연막 패턴을 식각 마스크로하여 상기 절연막 패턴의 표면보다 낮은 높이를 갖도록 상기 도전막 패턴을 식각함으로써 변형된 도전막 패턴을 형성하는 단계; 상기 절연막 패턴의 측벽에 스페이서를 형성하는 단계; 및 상기 스페이서 및 절연막 패턴을 식각 마스크로하여 상기 제1 식각 저지층 패턴을 노출시키지 않도록 상기 변형된 도전막 패턴을 식각함으로써 원통형의 하부전극을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.Patterning the planarization layer and the first etch stop layer sequentially formed on the semiconductor substrate to form a planarization layer pattern and a first etch stop layer pattern having contact holes exposing a predetermined region of the semiconductor substrate; Forming a conductive film on an entire surface of the substrate on which the planarization layer pattern and the first etch stop layer pattern are formed; Forming a second etch stop layer pattern on a predetermined region on the conductive layer formed on the contact hole; Forming a conductive layer pattern exposing the first etch stop layer pattern by etching the conductive layer using the second etch stop layer as an etch mask; Forming an insulating film on an entire surface of the substrate on which the conductive film pattern is formed, and forming an insulating film pattern that exposes the conductive film pattern by sequentially etching the insulating film and the second etch stop layer pattern; Forming a modified conductive film pattern by etching the conductive film pattern to have a height lower than a surface of the insulating film pattern using the insulating film pattern as an etching mask; Forming a spacer on sidewalls of the insulating film pattern; And forming a cylindrical lower electrode by etching the deformed conductive layer pattern so as not to expose the first etch stop layer pattern using the spacer and the insulating layer pattern as an etch mask. Manufacturing method. 제1항에 있어서, 상기 제2 식각 저지층 패턴을 형성하는 단계는 상기 도전막이 형성된 기판 전면에 산화저지층을 형성하는 단계; 상기 산화저지층을 패터닝하여 상기 콘택홀의 상부에 형성된 도전막을 노출시키는 산화저지층 패턴을 형성하는 단계; 상기 노출된 도전막 상에 제2 식각 저지층 패턴을 형성하는 단계; 및 상기 산화저지층 패턴을 제거하는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 1, wherein the forming of the second etch stop layer pattern comprises: forming an oxide blocking layer on an entire surface of the substrate on which the conductive layer is formed; Patterning the oxide blocking layer to form an oxide blocking layer pattern exposing a conductive layer formed on the contact hole; Forming a second etch stop layer pattern on the exposed conductive layer; And removing the oxide blocking layer pattern. 제1항에 있어서, 상기 절연막 패턴은 상기 도전막 패턴의 표면과 같은 높이를 갖거나 낮은 높이를 갖도록 형성하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 1, wherein the insulating layer pattern is formed to have a height equal to or lower than a surface of the conductive layer pattern. 제1항에 있어서, 상기 하부전극을 형성하는 단계 이후에 상기 스페이서 및 절연막 패턴을 식각함으로써 상기 제1 식각 저지층 패턴을 노출시키는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 1, further comprising exposing the first etch stop layer pattern by etching the spacer and the insulating layer pattern after forming the lower electrode. 제1항에 있어서, 상기 하부전극을 형성하는 단계 이후에 상기 스페이서 및 절연막 패턴을 식각하되 상기 절연막 패턴의 일부를 남김으로써 상기 제1 식각 저지층 패턴을 노출시키지 않는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.2. The method of claim 1, further comprising etching the spacers and the insulating layer pattern after forming the lower electrode, but not exposing the first etch stop layer pattern by leaving a portion of the insulating layer pattern. Method for manufacturing a capacitor of a semiconductor device. 제1항에 있어서, 상기 제2 식각 저지층 패턴은 실리콘 산화막으로 형성하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 1, wherein the second etch stop layer pattern is formed of a silicon oxide layer. 제2항에 있어서, 상기 산화저지층은 실리콘 질화물(Si3N4)로 형성하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 2, wherein the oxide blocking layer is formed of silicon nitride (Si 3 N 4 ). 반도체 기판 상에 순차적으로 형성된 평탄화층, 제1 식각 저지층 및 언더컷용 절연막을 패터닝하여 상기 반도체 기판의 소정 영역을 노출시키는 콘택홀을 가지는 평탄화층 패턴, 제1 식각 저지층 패턴 및 언더컷용 절연막 패턴을 형성하는 단계; 상기 평탄화층 패턴, 제1 식각 저지층 패턴 및 언더컷용 절연막 패턴이 형성된 기판 전면에 도전막을 형성하는 단계; 상기 콘택홀의 상부에 형성된 도전막 상의 소정 영역에 제2 식각 저지층 패턴을 형성하는 단계; 상기 제2 식각 저지층 패턴을 식각 마스크로하여 상기 도전막을 식각함으로써 상기 언더컷용 절연막 패턴을 노출시키는 도전막 패턴을 형성하는 단계; 상기 도전막 패턴이 형성된 기판 전면에 절연막을 형성하고 상기 절연막 및 제2 식각 저지층 패턴을 순차적으로 식각하여 상기 도전막 패턴을 노출시키는 절연막 패턴을 형성하는 단계; 상기 절연막 패턴을 식각 마스크로하여 상기 절연막 패턴의 표면보다 낮은 높이를 갖도록 상기 도전막 패턴을 식각함으로써 변형된 도전막 패턴을 형성하는 단계; 상기 절연막 패턴의 측벽에 스페이서를 형성하는 단계; 및 상기 스페이서 및 상기 절연막 패턴을 식각 마스크로하여 상기 언더컷용 절연막 패턴이 노출되지 않도록 상기 변형된 도전막 패턴을 식각함으로써 원통형의 하부전극을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.A planarization layer pattern having a contact hole exposing a predetermined region of the semiconductor substrate by patterning the planarization layer, the first etch stop layer, and the undercut insulating film sequentially formed on the semiconductor substrate, the first etch stop layer pattern, and the undercut insulating film pattern Forming a; Forming a conductive film on an entire surface of the substrate on which the planarization layer pattern, the first etch stop layer pattern, and the undercut insulating layer pattern are formed; Forming a second etch stop layer pattern on a predetermined region on the conductive layer formed on the contact hole; Forming a conductive layer pattern exposing the undercut insulating layer pattern by etching the conductive layer using the second etch stop layer pattern as an etch mask; Forming an insulating layer pattern on the substrate on which the conductive layer pattern is formed, and sequentially etching the insulating layer and the second etch stop layer pattern to expose the conductive layer pattern; Forming a modified conductive film pattern by etching the conductive film pattern to have a height lower than a surface of the insulating film pattern using the insulating film pattern as an etching mask; Forming a spacer on sidewalls of the insulating film pattern; And forming a cylindrical lower electrode by etching the deformed conductive layer pattern such that the undercut insulating layer pattern is not exposed by using the spacer and the insulating layer pattern as an etch mask. Way. 제8항에 있어서, 상기 제2 식각 저지층 패턴을 형성하는 단계는 상기 도전막이 형성된 기판 전면에 산화저지층을 형성하는 단계; 상기 산화저지층을 패터닝하여 상기 콘택홀의 상부에 형성된 도전막을 노출시키는 산화저지층 패턴을 형성하는 단계; 상기 노출된 도전막 상에 제2 식각 저지층 패턴을 형성하는 단계; 및 상기 산화저지층 패턴을 제거하는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 8, wherein the forming of the second etch stop layer pattern comprises: forming an oxide blocking layer on an entire surface of the substrate on which the conductive layer is formed; Patterning the oxide blocking layer to form an oxide blocking layer pattern exposing a conductive layer formed on the contact hole; Forming a second etch stop layer pattern on the exposed conductive layer; And removing the oxide blocking layer pattern. 제8항에 있어서, 상기 절연막 패턴은 상기 도전막 패턴의 표면과 같은 높이를 갖거나 낮은 높이를 갖도록 형성하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 8, wherein the insulating layer pattern is formed to have the same height as the surface of the conductive layer pattern or to have a lower height. 제8항에 있어서, 상기 하부전극을 형성하는 단계 이후에 상기 스페이서 및 절연막 패턴을 식각함으로써 상기 언더컷용 절연막 패턴을 노출시키는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 8, further comprising exposing the undercut insulating layer pattern by etching the spacer and the insulating layer pattern after forming the lower electrode. 제8항에 있어서, 상기 하부전극을 형성하는 단계 이후에 상기 스페이서 및 절연막 패턴을 식각하되 상기 절연막 패턴의 일부를 남김으로써 상기 언더컷용 절연막 패턴을 노출시키지 않는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The semiconductor device of claim 8, further comprising etching the spacer and the insulating layer pattern after forming the lower electrode, but not exposing the undercut insulating layer pattern by leaving a portion of the insulating layer pattern. Capacitor manufacturing method. 제8항에 있어서, 상기 제2 식각 저지층 패턴은 실리콘 산화막으로 형성하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 8, wherein the second etch stop layer pattern is formed of a silicon oxide layer. 제9항에 있어서, 상기 산화저지층은 실리콘 질화물(Si3N4)로 형성하는 것을 특징으로 하는 반도체 장치의 커패시터 제조방법.The method of claim 9, wherein the oxide blocking layer is formed of silicon nitride (Si 3 N 4 ). ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950050682A 1995-12-15 1995-12-15 Capacitor fabrication method of semiconductor device KR0168403B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950050682A KR0168403B1 (en) 1995-12-15 1995-12-15 Capacitor fabrication method of semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950050682A KR0168403B1 (en) 1995-12-15 1995-12-15 Capacitor fabrication method of semiconductor device

Publications (2)

Publication Number Publication Date
KR970054008A true KR970054008A (en) 1997-07-31
KR0168403B1 KR0168403B1 (en) 1998-12-15

Family

ID=19440584

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950050682A KR0168403B1 (en) 1995-12-15 1995-12-15 Capacitor fabrication method of semiconductor device

Country Status (1)

Country Link
KR (1) KR0168403B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100328824B1 (en) * 1999-07-09 2002-03-14 박종섭 Manufacturing method for capacitor

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100917057B1 (en) * 2002-12-26 2009-09-10 매그나칩 반도체 유한회사 Method for forming a capacitor of a semiconductor device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100328824B1 (en) * 1999-07-09 2002-03-14 박종섭 Manufacturing method for capacitor

Also Published As

Publication number Publication date
KR0168403B1 (en) 1998-12-15

Similar Documents

Publication Publication Date Title
KR970024206A (en) A method for manufacturing a capacitor of a semiconductor memory device.
KR970054008A (en) Capacitor Manufacturing Method of Semiconductor Device
KR100218730B1 (en) Fabricating method of semiconductor device
KR960026795A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960026804A (en) Stack capacitor manufacturing method of semiconductor device
KR970013348A (en) Capacitor Manufacturing Method of Semiconductor Device
KR970054076A (en) Capacitor of Semiconductor Device and Manufacturing Method Thereof
KR970003959A (en) Method of forming charge storage electrode of capacitor
KR960026791A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960032747A (en) Capacitor Formation Method of Semiconductor Device
KR960026793A (en) Capacitor Manufacturing Method of Semiconductor Device
KR970018747A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960026854A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960026835A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960026741A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960026811A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960026864A (en) Capacitor Manufacturing Method of Semiconductor Device
KR970003990A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960012324A (en) Gate electrode contact of semiconductor device and manufacturing method thereof
KR980005486A (en) Contact hole formation method of semiconductor device
KR960026856A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960006026A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960026852A (en) Capacitor Manufacturing Method of Semiconductor Device
KR960026164A (en) Method for manufacturing storage electrode of semiconductor device
KR970003466A (en) Contact hole formation method of semiconductor device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050909

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee