KR970013766A - 동기식 디지탈 주파수 합성기 - Google Patents

동기식 디지탈 주파수 합성기 Download PDF

Info

Publication number
KR970013766A
KR970013766A KR1019950025013A KR19950025013A KR970013766A KR 970013766 A KR970013766 A KR 970013766A KR 1019950025013 A KR1019950025013 A KR 1019950025013A KR 19950025013 A KR19950025013 A KR 19950025013A KR 970013766 A KR970013766 A KR 970013766A
Authority
KR
South Korea
Prior art keywords
frequency
signal
frequency signal
value
oscillation
Prior art date
Application number
KR1019950025013A
Other languages
English (en)
Other versions
KR0182947B1 (ko
Inventor
서정곤
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950025013A priority Critical patent/KR0182947B1/ko
Publication of KR970013766A publication Critical patent/KR970013766A/ko
Application granted granted Critical
Publication of KR0182947B1 publication Critical patent/KR0182947B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야: 기준주파수신호에 동기된 일정 주파수의 신호를 디지탈방식에 의해 합성하여 발생하는 주파수 합성기에 관한 것이다.
2. 발명이 해결하고자 하는 기술적 과제: 별도의 메모리를 사용치 않고서도 입력주파수보다 높은 주파수를 안정되게 발생시킨다.
3. 발명의 해결방법의 요지: 기준주파수신호보다 높은 주파수를 가지는 원시주파수신호를 발진하고, 상기 원시주파수신호에 의해 기준주파수신호의 주기를 카운트한다. 상기 카운트값과 미리 설정된 발진주파수값을 비교하여 서로 동일하게 될때 단일 펄스신호를 발생하며, 단일 펄스신호에 응답하여 상기 설정된 발진주파수값을 가지는 주파수신호를 발생한다.
4. 발명의 중요한 용도: 디지탈방식에 의해 주파수를 합성하는데 이용한다.

Description

동기식 디지탈 주파수 합성기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 동기식 디지탈 주파수 합성기의 블럭구성도.

Claims (4)

  1. 기준주파수신호에 동기된 일정 주파수의 신호를 합성하여 발생하는 동기식 디지탈 주파수 합성기에 있어서, 상기 기준주파수신호보다 높은 주파수를 가지는 원시주파수신호를 발진하는 원시주파수 발진기와, 상기 원시주파수신호에 의해 상기 기준주파수신호의 주기를 카운트하는 제1동기카운터와, 미리 설정된 발진주파수값을 저장하는 레지스터와, 상기 제1동기카운터의 카운트값과 상기 레지스터에 저장된 발진주파수값을 비교하여 서로 동일하게 될 때 단일 펄스신호를 발생하는 비교기와, 상기 단일 펄스신호에 응답하여 상기 설정된 발진주파수값을 가지는 주파수신호를 발생하는 제2동기카운터로 구성하는 것을 특징으로 하는 동기식 디지탈 주파수 합성기.
  2. 제1항에 있어서, 상기 원시주파수 발진기가 초기에 한번의 시작신호입력에 응답하여 무한 발진을 하는 것을 특징으로 하는 동기식 디지탈 주파수 합성기.
  3. 제2항에 있어서, 상기 제1동기카운터의 카운트값이 상기 기준주파수신호의 주기에 비례한 원시주파수신호의 주기를 나타내는 값임을 특징으로 하는 디지탈 주파수 합성기.
  4. 제3항에 있어서, 상기 레지스터에 저장되는 발진주파수값이 상기 기준 주파수신호에 대한 상기 제1동기카운터의 카운트값을 참조하여 설정한 원하는 합성주파수값임을 특징으로 하는 디지탈 주파수 합성기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950025013A 1995-08-14 1995-08-14 동기식 디지탈 주파수 합성기 KR0182947B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950025013A KR0182947B1 (ko) 1995-08-14 1995-08-14 동기식 디지탈 주파수 합성기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950025013A KR0182947B1 (ko) 1995-08-14 1995-08-14 동기식 디지탈 주파수 합성기

Publications (2)

Publication Number Publication Date
KR970013766A true KR970013766A (ko) 1997-03-29
KR0182947B1 KR0182947B1 (ko) 1999-04-15

Family

ID=19423477

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950025013A KR0182947B1 (ko) 1995-08-14 1995-08-14 동기식 디지탈 주파수 합성기

Country Status (1)

Country Link
KR (1) KR0182947B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103983451A (zh) * 2014-06-03 2014-08-13 贵州电力试验研究院 次同步振荡系统阻尼的在线测量方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190137509A (ko) 2018-06-01 2019-12-11 (주)오톡스 Cpu 사출기를 이용한 진동스크린의 골재선별용 스크린망 조성물 및 이를 원료로 하여 제조된 스크린망
KR20190137511A (ko) 2018-06-01 2019-12-11 (주)오톡스 1차 숙성 및 2차 숙성을 통해서 제조된 진동스크린의 골재선별용 스크린망
KR20190137510A (ko) 2018-06-01 2019-12-11 (주)오톡스 주형 우레탄 사출기 및 탈포작업을 이용하여 제조된 진동스크린의 골재선별용 스크린망

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103983451A (zh) * 2014-06-03 2014-08-13 贵州电力试验研究院 次同步振荡系统阻尼的在线测量方法

Also Published As

Publication number Publication date
KR0182947B1 (ko) 1999-04-15

Similar Documents

Publication Publication Date Title
KR910007267A (ko) 시간축 발생기 회로와 동일 주파수의 2기준 신호 발생 방법
KR930020841A (ko) 클럭 발생 장치
BR9807549A (pt) Oscilador a cristal programável
JPS59229634A (ja) プログラム可能タイミングシステム
KR970068195A (ko) 가변 레이트 비터비 복호기
KR970013766A (ko) 동기식 디지탈 주파수 합성기
KR960024805A (ko) 클럭발생회로
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR880000836A (ko) 세계시계
JP3536426B2 (ja) 波形発生器
KR920001314A (ko) 다중-동기화 모니터 수평 편향 주파수 변경용 광동작 범위 자동장치
JPH06216646A (ja) 正弦波発生装置
KR940012090A (ko) 클럭분주회로
KR970031912A (ko) 온스크린 디스플레이용 동기신호 생성장치
JPH02262704A (ja) 粘弾性測定用正弦波発生回路
KR920003663A (ko) 정전압 정주파수 인버터 베이스 신호 발생회로
JPH11186899A (ja) クロック発生回路及びクロック発生方法
KR910013706A (ko) 광대역 선속비례 시간펄스 발생회로
KR920003648A (ko) 동기형 클럭발생회로
KR970024608A (ko) 클럭 펄스의 주파수 변환방법 및 회로
KR930009700A (ko) 레이저 가공기의 펄스 및 듀티가변 제어장치
KR900019450A (ko) 사설교환기와 u인터페이스 카드와의 프레임 동기회로
KR920009220A (ko) 화면문자 표시장치
SE8803876D0 (sv) Anordning foer att foerhindra att en kristalloscillator laases till att svaenga vid en oevertonsfrekvens
Rubach Dual mode digitally temperature compensated crystal oscillator

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee