KR970002700B1 - 어드레스 생성장치 - Google Patents

어드레스 생성장치 Download PDF

Info

Publication number
KR970002700B1
KR970002700B1 KR1019940000776A KR19940000776A KR970002700B1 KR 970002700 B1 KR970002700 B1 KR 970002700B1 KR 1019940000776 A KR1019940000776 A KR 1019940000776A KR 19940000776 A KR19940000776 A KR 19940000776A KR 970002700 B1 KR970002700 B1 KR 970002700B1
Authority
KR
South Korea
Prior art keywords
signal
address
internal feedback
block
bit counter
Prior art date
Application number
KR1019940000776A
Other languages
English (en)
Other versions
KR950024576A (ko
Inventor
김영준
Original Assignee
대우전자 주식회사
배순훈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 배순훈 filed Critical 대우전자 주식회사
Priority to KR1019940000776A priority Critical patent/KR970002700B1/ko
Publication of KR950024576A publication Critical patent/KR950024576A/ko
Application granted granted Critical
Publication of KR970002700B1 publication Critical patent/KR970002700B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/08Output circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/38Starting, stopping or resetting the counter
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K21/00Details of pulse counters or frequency dividers
    • H03K21/40Monitoring; Error detection; Preventing or correcting improper counter operation

Landscapes

  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

내용없음.

Description

어드레스 생성장치
본 발명은 압축된 영상신호의 복호기에서 움직임 보상 복호화를 행하는 경우에 필요한 프레임 메모리에 지정되는 어드레스를 생성하기 위한 블록의 어드레스 생성장치에 관한 것으로서, 특히 불규칙하게 전송되는 블록을 보다 정확하게 처리하는데 적합한 어드레스 생성장치에 관한 것이다.
잘 알려진 바와같이, 고선명 텔레비젼(High Definition Television : 이하, HDTV라 칭함), 영상 전화기 등과 같은 영상을 디지틀로 처리하는 장치에서 영상신호는 음성신호에 비해 대역폭이 넓기 때문에 디지틀 방식으로 이를 처리하려고 할 때 상당히 많은 데이타가 발생하게 된다. 하지만 이를 전송하는데 적합한 사용 가능한 대역폭은 한정되어 있으므로 이를 전송하기 위해서는 데이타를 압축시켜야 한다.
따라서, 종래에는 일련의 영상신호를 전송할 때, 한장의 화면과 그 다음 화면의 대응되는 픽셀마다 비교하여 차분을 추출, 전송하는 프레임간 차분 부호화방식을 사용하였으며, 이 경우 수신기에서는 수신된 차분신호를 이전 프레임의 신호에 더하여 현재 프레임을 만들게 된다. 따라서, 수신측의 복호기에서는 현재 프레임을 처리할 때 참고할 이전 프레임의 데이터를 메모리에 가지고 있어야 하며, 이때 필요한 프레임 메모리의 어드레스를 지정해 주기 위해 어드레스 생성기를 사용하는데, 본 발명은 이러한 어드레스 생성기의 개선에 관련된다.
제 1 도는 블록을 구성하는 각 픽셀을 카운터하여 어드레스를 생성하는 종래의 어드레스 생성장치를 도시한 블록도이다.
제 1 도를 참조하면, 종래의 어드레스 생성장치는 열 카운터(100)에 의해 한 블록내의 수평으로 인부한 8개의 픽셀에 대한 블록내의 어드레스를 생성한 후, 캐리 신호 1이 발생하여 행 카운터(200)로 제공하며, 열카운터(100)로부터의 캐리 신호 1에 응답하여 행 카운터(200)가 동작하게 되고, 이것은 블록내의 8개의 수직위치를 나타낸다.
그 결과, 캐리를 이용한 열 카운터(100)와 행 카운터 (200)간의 동작을 통해 하나의 블록에 대한 어드레스가 생성되며, 행 카운터(200)에서 수직 어드레스가 모두 생성된 후에는 캐리 신호 2가 열 카운터(100)로 제공되므로써 그 다음 블록에 대한 어드레스 생성이 한 프레임까지 계속된다.
그러나, 상기한 바와같은 종래의 어드레스 생성장치용 블록 카운터는 클럭신호와 동기하여 카운트하기 때문에 블록과 블록 사이가 불규칙한 간격일 때는 원하지 않는 픽셀 데이타를 억세스하게 되버리는 문제가 있었다.
따라서, 본 발명의 목적은 압축된 영상신호의 복호기에서 움직임 보상 복호화를 행하는 경우에 필요한 프레임 메모리에 지정되는 어드레스를 생성할 때 블록 초기신호와 카운트 결과에 상응하는 내부 궤환신호에 의거하여 카운트 동작을 제어함으로써, N×N 픽셀 단위의 블록과 블록 사이의 간격이 불규칙적인 경우에 데이타의 손실없이 정확한 어드레스를 생성할 수 있는 개선된 어드레스 생성장치를 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명은, 클럭펄스 신호에 따라 소정의 카운트를 이용하여 프레임 메모리에 지정하고자 하는 어드레스 신호를 생성하는 어드레스 생성장치에 있어서, 리셋신호에 의거하여 카운트값을 클리어하고, 상기 클럭펄스의 각 상승에지에서 N×N 픽셀 블록의 픽셀수를 카운트하여 그 카운트값을 어드레스 신호로 출력하며, 상기 카운트된 값이 상기 N×N 픽셀 블록의 총픽셀수와 일치할 때 그에 상응하는 로직신호인 내부 궤환신호를 발생하는 n 비트 카운터; 및 상기 각 N×N 픽셀 블록의 시작을 알리는 블록초기신호와 상기 n 비트 카운터로부터의 내부 궤환신호에 의거하여 상기 n 비트 카운터에서의 카운트 동작 제어를 위한 논리 제어신호를 발생하는 제어수단을 포함하며, 상기 n 비트 카운터는, 상기 리셋신호에 의해 클리어되고, 제어수단으로부터 상기 논리 제어신호가 인가될 때 카운트 동작을 시작하여 그 카우트값을 어드레스로 출력하며, 상기 논리 제어신호인가 이후의 카운트 횟수가 상기 N×N 픽셀 블록의 총픽셀수가 될 때 상기 내부 궤환시호를 발생하여 상기 제어수단에 제공하는 것을 특징으로 하는 어드레스 생성장치를 제공한다.
제 1 도는 블록 카운터를 이용한 종래의 어드레스 생성장치의 블록도.
제 2 도는 본 발명에 따라 불규칙하게 입력되는 블록을 검출하여 카운트하는 어드레스 생성장치를 도시한 블록도.
제 3 도는 본 발명에 따른 어드레스 발생장치에서의 동작을 도시한 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
100 : 열(column) 카운터 200 : 행(row) 카운터
300 : n 비트 카운터 400 : OR 게이트
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 상세히 설명한다.
제 2 도는 본 발명의 바람직한 실시예에 따른 어드레스 발생장치의 블록도로서, 본 발명의 어드레스 생성장치는 n 비트 카운터(300) 및 OR 게이트(400)를 포함한다.
제 3 도는 본 발명에 따른 어드레스 발생장치의 동작을 도시한 타이밍(Timing)도로써, 참조부호 A는 리셋(Reset)신호이고, B는 클럭신호이며, C는 블록의 시작을 나타내는 블록 초기신호(PBS)이고, D는 어드레스 출력신호이며, E는 블록간의 간격을 나타내는 내부 궤환신호이다.
다음에, 본 발명에 따른 어드레스 생성장치를 이용하여 어드레스를 생성하는 과정에 대하여 첨부된 제 2 도 및 제 3 도를 참조하여 설명한다.
제 2 도를 참조하면, n 비트 카운터(300)은 먼저 제 3 도에 도시된 t1 시점에서의 리셋(Reset)신호에 의해서 클리어되는데, 이때 내부 궤환신호는 로우(low)레벨 상태가 된다.
그런다음, t2 시점에서 PBS 신호가 하이(high)레벨 상태로 OR 게이트(400)를 통해 n 비트 카운터(300)에 전달되면, n 비트 카운터(300)에서는 클럭신호(제 3 도의 B) 상승모서리(rising edge)인 t3에서 카운트를 시작하며 여기에서 카운트된 카운트값은 도시 생략된 프레임 메모리의 어드레스로 출력된다. 이때, 내부 궤환신호, 즉 n 비트 카운터(300)에서 출력되어 OR 게이트(400)의 타측단자로 입력되는 내부 궤환신호는 하이(high)레벨 상태로 되고, OR 게이트(400)의 일측단자로 입력되는 PBS 신호는 로우레벨 상태로 된다.
다음에, n 비트 카운터(300)에서의 카운트값이 64가 되면(제 3 도의 t4 구간) 내부 궤환신호는 다시 로우(low) 상태가 되므로써 n 비트 카운터(300)는 카운터 동작을 멈추며, 이후 t5 지점에서 PBS 신호가 하이(high) 상태로 되고, t6 지점에서 상술한 바와같이 어드레스 출력이 되며 다시 내부 궤환신호는 하이(high) 상태가 된다. 이때, n 비트 카운터(300)의 카우터값은 외부 리셋신호에 의해 클리어된다.
상술한 바와같이, OR 게이트(400)는 블록의 시작을 나타내는 블록초기신호 PBS와 블록간의 간격을 나타내는 내부 궤환신호를 입력받아 조합하여 n 비트 카운터(300)로 보내며, n 비트 카운터(300)는 이러한 OR 게이트(400)의 조합출력에 의거하여 그 카운트 동작이 제어된다.
이때, 내부 궤환신호는 리셋신호가 인가되거나 또는 n 비트 카운터(300)의 카운트값이 64 이상일 때 로우(low) 상태를 나타내어 카운터의 값을 유지시키며, 그 이외일 때는 하이(high) 상태를 나타내어 n 비트 카운터(300)의 카운트 동작을 지속시킨다.
이상 설명한 바와같이 본 발명은 블록을 카운트할 때는 동기하여 처리하지만 블록 사이의 처리는 블록간의 간격을 나타내는 내부 궤환신호를 이용하여 비동기적으로 처리함으로써 블록 사이의 간격이 불규칙적인 경우에도 데이타의 손실없이 어드레스 생성을 효과적으로 수행할 수 있다.

Claims (2)

  1. 클럭펄스 신호에 따라 소정의 카운트를 이용하여 프레임 메모리에 지정하고자 하는 어드레스 신호를 생성하는 어드레스 생성장치에 있어서, 리셋신호에 의거하여 카운트값을 클리어하고, 상기 클럭펄스의 각 상승에지에서 N×N 픽셀 블록의 픽셀수를 카운트하여 그 카운트값을 어드레스 신호로 출력하며, 상기 카운트된 값이 상기 N×N 픽셀 블록의 총픽셀수와 일치할 때 그에 상응하는 로직신호인 내부 궤환신호를 발생하는 n 비트 카운터(300); 및 상기 각 N×N 픽셀 블록의 시작을 알리는 블록초기신호와 상기 n 비트(300)로부터의 내부 궤환신호에 의거하여 상기 n 비트 카운터(300)에서의 카운트 동작 제어를 위한 논리제어신호를 발생하는 제어수단(400)을 포함하며, 상기 n 비트 카운트(300)는, 상기 리셋신호에 의해 클리어되고, 제어수단(400)으로부터 상기 논리 제어신호가 인가될 때 카운터 동작을 시작하여 그 카운트값을 어드레스로 출력하며, 상기 논리 제어신호 인가 이후의 카운트 횟수가 상기 N×N 픽셀 블록의 총픽셀수가 될때 상기 내부 궤환신호를 발생하여 상기 제어수단(400)에 제공하는 것을 특징으로 하는 어드레스 생성장치.
  2. 제 1 항에 있어서, 상기 제어수단(400)은, 상기 블록초기신호를 일측 입력하고 하고 상기 내부 궤환신호를 타측 입력으로 하여 논리합하는 오아 게이트로 구성된 것을 특징으로 하는 어드레스 생성장치.
KR1019940000776A 1994-01-18 1994-01-18 어드레스 생성장치 KR970002700B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940000776A KR970002700B1 (ko) 1994-01-18 1994-01-18 어드레스 생성장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940000776A KR970002700B1 (ko) 1994-01-18 1994-01-18 어드레스 생성장치

Publications (2)

Publication Number Publication Date
KR950024576A KR950024576A (ko) 1995-08-21
KR970002700B1 true KR970002700B1 (ko) 1997-03-08

Family

ID=19375795

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940000776A KR970002700B1 (ko) 1994-01-18 1994-01-18 어드레스 생성장치

Country Status (1)

Country Link
KR (1) KR970002700B1 (ko)

Also Published As

Publication number Publication date
KR950024576A (ko) 1995-08-21

Similar Documents

Publication Publication Date Title
CA1137214A (en) Stv subscriber address system
US5142576A (en) System for securely providing restricted video information
KR100385404B1 (ko) 영상신호처리회로
EP0154301A2 (en) Display unit
US4638497A (en) Framing code detector for a teletext receiver
US4369462A (en) Coding system for pay television
US5440400A (en) Device for programming of recording by reference signals recognition
JPS58501531A (ja) ビデオデイスプレイのフリツカ無し順序デイザ画像発生装置
KR970002700B1 (ko) 어드레스 생성장치
US4994913A (en) Still picture transmission-display apparatus
US4429331A (en) Video cipher processing system
US7139030B2 (en) Video signal processing apparatus
KR950003029B1 (ko) 영상신호 처리 장치의 제어신호 발생방법
KR100224286B1 (ko) 참조 신호 인식에 의한 기록의 프로그래밍 장치
KR100590923B1 (ko) 디스플레이 데이터 전송 방법 및 회로
JP3058103B2 (ja) 映像ミュート信号発生回路
KR0168361B1 (ko) 영상신호의 수평동기신호 발생장치
SU1631563A1 (ru) Устройство дл считывани и кодировани изображений объектов
SU1136325A1 (ru) Устройство дл сжати цифровых телевизионных сигналов
KR100468670B1 (ko) 영상디코더와디스플레이장치간의클로즈캡션인터페이스장치및방법
JP2957867B2 (ja) アナログ回路の制御装置
KR100255936B1 (ko) 실시간 화상밝기 분포 처리장치
JPH01114181A (ja) 符号化システム
JP3246096B2 (ja) ディジタル機器の自己診断装置
JPS6037678B2 (ja) 連続符号判別方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee