KR970002550A - 정보처리장치 및 그 제어 방법 - Google Patents

정보처리장치 및 그 제어 방법 Download PDF

Info

Publication number
KR970002550A
KR970002550A KR1019960021753A KR19960021753A KR970002550A KR 970002550 A KR970002550 A KR 970002550A KR 1019960021753 A KR1019960021753 A KR 1019960021753A KR 19960021753 A KR19960021753 A KR 19960021753A KR 970002550 A KR970002550 A KR 970002550A
Authority
KR
South Korea
Prior art keywords
power saving
time
timer
time interval
reference value
Prior art date
Application number
KR1019960021753A
Other languages
English (en)
Other versions
KR100241981B1 (ko
Inventor
카와노 세이이찌
오타니 코수케
마루이찌 토모키
마에자와 야수노리
오시야마 타카시
Original Assignee
제프리 엘. 포만
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 제프리 엘. 포만, 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 제프리 엘. 포만
Publication of KR970002550A publication Critical patent/KR970002550A/ko
Application granted granted Critical
Publication of KR100241981B1 publication Critical patent/KR100241981B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

〈목적〉
유저빌리티와 파워 매니지먼트의 균형을 유지하면서 최적의 타이머값에 의해서 절전동작으로 변환될 수 있는 정보처리장치 및 그 제어 방법을 제공한다.
〈구성〉
이 발명의 실시에 제공되는 정보처리장치는 최후의 유저입력(또는 최후의 처리동작)으로부터 절전 타이머에서 설정한 시간 경과 후에 절전 모드로 변환되는 형태이고, 절전 모드에 돌입후, 비교적 빠른 시기에 다음의 유저 입력(또는 태스크 재개 요구)이 일어났을 경우, 유저에 있어선 절전 타이머가 지나치게 짧아서 조작성이 나쁘다고 느낄 가능성이 높으므로, 다음회부터의 절전 타이머를 길게 재설정하게 되어 있다. 또, 역으로 절전 모드에 돌입후부터 다음의 유저 입력까지의 시간이 긴 경우에는, 절전 모드로의 변환은 유저의 뜻에 맞는 것이며, 오히려 좀더 조기에 변환되는 쪽이 절전 효과가 높아지므로, 다음회부터의 절전 타이머를 짧게 재설정하게되어 있다. 따라서, 유저의 작업을 유저의 의도와 다르게 중단하는 일이 없는 최적의 타이머값에 의해서 절전동작으로 변환할 수 있는 것이다.

Description

정보처리장치 및 그 제어 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 이 발명의 실시에 제공되는 퍼스널 컴퓨터(PC)(100)의 하드웨어 구성을 개략적으로 도시한 도면, 제2도는 PC100의 전력계통을 모식적으로 도시한 도면, 제3도는 이 발명의 실시에 제공되는 PC100으로 실행 가능한 소프트웨어의 계층적 구성을 개략적으로 도시한 도면, 제4도는 서스펜드 루틴, 및 스펜드 모드로부터 복귀해서 태스크를 제거하는 루틴(레줌 루틴)을 플로차트화해서 도시한 도면이다.

Claims (39)

  1. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 유저 입력이 있을 때까지의 시간 간격을 계측하고, 그 시간간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  2. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 유저 입력이 있을 때까지의 시간 간격을 계측하고, 미리 주어진 기준값과 비교하고, 그 기준값보다 작으면 상기 절전 타이머의 설정시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  3. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 유저 입력이 있을 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  4. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 제어 방법에 있어서, 절전 모드로 변환된 때로부터 통산 모드로의 복귀를 지시하는 뜻의 유저 입력이 있을 때가지의 시간 간격에 따라서 상기 절전 타이머의 설정 시간을 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  5. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 제어 방법에 있어서, 절전 모드로 변환된 때로부터 통산 모드로의 복귀를 지시하는 뜻의 유저 입력이 있을 때가지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  6. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 제어 방법에 있어서, 절전 모드로 변환된 때로부터 통산 모드로의 복귀를 지시하는 뜻의 유저 입력이 있을 때가지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  7. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 제어 방법에 있어서, 모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 유저 입력이 있을 때가지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은값으로 변경하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  8. 정보처리장치에 있어서, 프로세서 수단과, 메모리 수단과, 일정시간간격의 신호를 부여하는 제1의 수단과, 최후의 유저 입력으로부터 설정 시간이 경과한 것을 통보하는 절전 타이머와, 절전 타이머로부터의 통보에 따라서 절전 동작을 개시하는 제2의 수단과, 다음의 유저 입력에 의해서 절전 동작을 정지하는 제3의 수단과, 절전 동작의 개시로부터 정지까지의 경과 시간을 계측하는 제4의 수단과, 절전 동작의 개시로부터 정지까지의 경과 시간에 따라서 상기 절전 타이머의 설정시간을 변경하는 제5의 수단을 구비하는 것을 특징으로 하는 정보처리장치.
  9. 제8항에 있어서, 상기 제5의 수단은 절전 동작의 개시에서 정지까지의 시간을 미리 주어진 기준값과 비교하고, 그 경과시간이 그 기준값보다 크면 상기 절전 타이머의 설정시간을 보다 작은값으로 변경하고, 그 경과시간 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  10. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격에 따라서 상기 절전 타이머의 설정 시간을 변경하는 것을 특징으로 하는 정보처리장치.
  11. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 상기 절전 타이머의 설정 시간을 보다 적은 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  12. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  13. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은값으로 변경하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  14. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격에 따라서 상기 절전 타이머의 설정 시간을 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  15. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  16. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  17. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은값으로 변경하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  18. 정보처리장치에 있어서, 프로세서 수단과, 메모리 수단과, 일정 시간 간격의 신호를 부여하는 제1의 수단과, 최후의 유저 입력으로부터 설정 시간이 경과한 것을 입력하는 절전 타이머와, 절전 타이머로부터의 입력에 따라서 절전 동작을 개시하는 제2의 수단과, 다음의 유저 입력에 의해서 절전 동작을 정지하는 제3의 수단과, 절전 동작을 정지하고나서부터 재차 절전 동작으로 개시하기까지의 경과 시간을 계측하는 제2의 수단과, 제4의 수단에 의한 계측 결과에 따라서 상기 절전 타이머의 설정 시간을 변경하는 제5의 수단을 구비하는 것을 특징으로 하는 정보처리장치.
  19. 제18항에 있어서, 상기 제5의 수단은 제4의 수단에 의한 계측 시간을 미리 주어진 기준값과 비교하고, 그 계측 시간이 그 기준값보다 크면 사기 절전 타이머의 설정 수단을 보다 작은 값으로 변경하고 그 계측 시간이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  20. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 처리 동작이 있을 때까지 시간 간격에 따라서 상기 절전 타이머의 설정 시간을 변경하는 것을 특징으로 하는 정보처리장치.
  21. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 절전모드로 변환된 때로부터 통산 모드로의 복귀를 지시하는 뜻의 처리 동작이 있을 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  22. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 처리 동작이 있을 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  23. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 처리 동작이 있을 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  24. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 처리 동작이 있을 때까지의 시간 간격에 따라서 상기 절전 타이머의 설정 시간을 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  25. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 처리 동작이 있을 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  26. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 절전모드로 변환된 때로부터 통산 모드로의 복귀를 지시하는 뜻의 처리 동작이 있을 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  27. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 절전모드로 변환된 때로부터 통상 모드로의 복귀를 지시하는 뜻의 처리 동작이 있을 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  28. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환될 때까지의 시간 간격에 따라서, 상기 절전 타이머의 설정 시간을 변경하는 것을 특징으로 하는 정보처리장치.
  29. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 전력개시시점으로부터 절전모드로 변환된 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  30. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 전력 공급 개시 시점으로부터 절전모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  31. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치에 있어서, 전력 공급 개시 시점으로부터 절전모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은값으로 변경하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  32. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격에 따라서 상기 절전 타이머의 설정 시간을 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  33. 최후의 유저 입력으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 타입의 정보처리장치의 제어 방법에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환될 때까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  34. 최후의 처리 동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 전력 공급 개시시로부터 절전 모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  35. 최후의 처리동작으로부터 절전 타이머의 설정 시간이 경과한 후에 절전 모드로 변환되는 형태의 정보처리장치의 제어 방법에 있어서, 전력 공급 개시 시점으로부터 절전 모드로 변환되기까지의 시간 간격을 계측하고, 그 시간 간격을 미리 주어진 기준값과 비교하고, 그 시간 간격이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하고, 그 시간 간격이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치의 제어 방법.
  36. 정보처리장치에 있어서, 프로세서 수단과, 메모리 수단과, 일정 시간 간격의 신호를 부여하는 제1의 수단과, 최후의 유저 입력으로부터 설정 시간이 경과한 것을 통지하는 절전 타이머와 절전 타이머로부터의 통지에 따라서 절전 동작을 개시하는 제2의 수단과, 다음의 유저 입력에 의해서 절전 동작의 정지하는 제3의 수단과, 절전 동작의 개시로부터 정지까지의 경과 시간을 계측하는 제4의 수단과, 절전 동작의 개시에서 정지까지의 경과 시간에 따라서 상기 절전 타이머의 설정 시간을 변경하는 제5의 수단을 구비하는 것을 특징으로 하는 정보처리장치.
  37. 제36항에 있어서, 상기 제5의 수단은, 절전 동작의 개시에서 정지까지의 경과 시간을 미리 주어진 기준값과 비교하고, 그 경과 시간이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하고, 그 경과 시간이 그 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
  38. 정보처리장치에 있어서, 프로세서 수단과, 메모리 수단과, 일정 시간 간격의 신호를 부여하는 제1의 수단과, 최후의 처리 동작으로부터 설정 시간이 경과한 것을 통지하는 절전 타이머와, 절전 타이머로부터의 통지에 따라서 절전 동작을 개시하는 제2의 수단과, 다음의 처리 동작에 의해서 절전 동작을 정지하는 제3의 수단과, 절전 동작을 정지하고나서부터 재차 절전 동작으로 개시하기까지의 경과 시간을 계측하는 제4의 수단과, 제4의 수단에 의한 계측 결과에 따라서 상기 절전 타이머의 설정 시간을 변경하는 제5의 수단을 구비하는 것을 특징으로 하는 정보처리장치.
  39. 제38항에 있어서, 상기 제5의 수단은, 제4의 수단에 의한 계측 시간을 미리 주어진 기준값과 비교하고, 그 계측 시간이 그 기준값보다 크면 상기 절전 타이머의 설정 시간을 보다 작은 값으로 변경하고, 그 계측 시간이 기 기준값보다 작으면 상기 절전 타이머의 설정 시간을 보다 큰 값으로 변경하는 것을 특징으로 하는 정보처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960021753A 1995-06-22 1996-06-17 정보 처리 장치 및 그 제어 방법 KR100241981B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP15570895A JP3213208B2 (ja) 1995-06-22 1995-06-22 情報処理装置及びその制御方法
JP95-155708 1995-06-22

Publications (2)

Publication Number Publication Date
KR970002550A true KR970002550A (ko) 1997-01-28
KR100241981B1 KR100241981B1 (ko) 2000-02-01

Family

ID=15611779

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960021753A KR100241981B1 (ko) 1995-06-22 1996-06-17 정보 처리 장치 및 그 제어 방법

Country Status (4)

Country Link
US (1) US5822597A (ko)
EP (1) EP0750248A3 (ko)
JP (1) JP3213208B2 (ko)
KR (1) KR100241981B1 (ko)

Families Citing this family (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19703388C1 (de) 1997-01-30 1998-07-23 Ibm Verfahren und Vorrichtung zur Steuerung eines elektronischen Systems zum Zwecke der Energieeinsparung
KR100272163B1 (ko) * 1997-12-30 2000-11-15 윤종용 대기용어레이전압발생기를갖는반도체메모리장치
US6903835B1 (en) * 1998-09-18 2005-06-07 Canon Kabushiki Kaisha Communication apparatus
US6038673A (en) * 1998-11-03 2000-03-14 Intel Corporation Computer system with power management scheme for DRAM devices
US6347377B2 (en) * 1998-11-04 2002-02-12 Phoenix Technologies Ltd. Method and apparatus for providing intelligent power management
US6539485B1 (en) * 1999-05-24 2003-03-25 Jonathan Liu Intelligent sleep mode indicator
JP2001318742A (ja) * 2000-05-08 2001-11-16 Mitsubishi Electric Corp コンピュータシステムおよびコンピュータ読み取り可能な記録媒体
US20030074590A1 (en) * 2001-10-12 2003-04-17 Fogle Steven L. Computer system with improved entry into powersave and lock modes and method of use therefor
US6816977B2 (en) * 2001-12-03 2004-11-09 Hewlett-Packard Development Company, L.P. Power reduction in computing devices using micro-sleep intervals
US7055046B2 (en) * 2002-06-28 2006-05-30 Microsoft Corporation Power management architecture for defining component power states under a global power state and applying a new component power state when a new component power state is greater than a registered power state floor
US7065659B2 (en) * 2002-06-28 2006-06-20 Microsoft Corporation Power management architecture for defining component power states under a global power state and maintaining a power state floor for a specified component if a power state for the specified component under a new global power state is below the power state floor
US6885974B2 (en) * 2003-01-31 2005-04-26 Microsoft Corporation Dynamic power control apparatus, systems and methods
JP4061492B2 (ja) 2003-02-10 2008-03-19 ソニー株式会社 情報処理装置および消費電力制御方法
JP4295204B2 (ja) 2004-12-16 2009-07-15 インターナショナル・ビジネス・マシーンズ・コーポレーション 磁気ディスク装置の電力制御方法、プログラム、電力制御装置、および電子情報機器
US7386747B2 (en) * 2005-05-10 2008-06-10 Qualcomm Incorporated Method and system for reducing power consumption of a programmable processor
US20060265617A1 (en) * 2005-05-18 2006-11-23 Priborsky Anthony L Power management in a system having multiple power modes
JP4341594B2 (ja) * 2005-06-30 2009-10-07 セイコーエプソン株式会社 情報処理装置及び電力制御方法をコンピュータに実行させるためのプログラム
KR100726442B1 (ko) 2006-01-02 2007-06-11 삼성전자주식회사 영상기기의 전원공급장치 및 전원공급방법
US20090138133A1 (en) * 2006-01-06 2009-05-28 Wms Gaming Inc. Power management in wagering game machines
JP2008022669A (ja) * 2006-07-14 2008-01-31 Nec Computertechno Ltd 電源制御システムおよび電源制御方法
US7743267B2 (en) * 2006-11-08 2010-06-22 Xerox Corporation System and method for reducing power consumption in a device
US8487918B1 (en) * 2008-03-07 2013-07-16 Google Inc. Context sensitive back light
JP2009239476A (ja) * 2008-03-26 2009-10-15 Nec Electronics Corp 出力制御システム及びその制御方法
US8078896B2 (en) 2009-03-12 2011-12-13 Sony Ericsson Mobile Communications Ab Adaptive power saving
KR101474315B1 (ko) * 2009-04-14 2014-12-18 시게이트 테크놀로지 엘엘씨 스핀 업 오류를 방지하기 위한 하드디스크 드라이브
JP5353508B2 (ja) * 2009-07-15 2013-11-27 沖電気工業株式会社 電力制御装置及びプログラム
US9275690B2 (en) 2012-05-30 2016-03-01 Tahoe Rf Semiconductor, Inc. Power management in an electronic system through reducing energy usage of a battery and/or controlling an output power of an amplifier thereof
KR101963589B1 (ko) * 2012-06-18 2019-03-29 삼성전자주식회사 휴대단말기에서 RCS(Rich Communication Suite)의 Capability Discovery 수행 방법 및 장치
US9043619B2 (en) * 2012-06-19 2015-05-26 Getac Technology Corporation Method and apparatus for power management according to a situation mode
US9509351B2 (en) 2012-07-27 2016-11-29 Tahoe Rf Semiconductor, Inc. Simultaneous accommodation of a low power signal and an interfering signal in a radio frequency (RF) receiver
US9716315B2 (en) 2013-03-15 2017-07-25 Gigpeak, Inc. Automatic high-resolution adaptive beam-steering
US9531070B2 (en) 2013-03-15 2016-12-27 Christopher T. Schiller Extending beamforming capability of a coupled voltage controlled oscillator (VCO) array during local oscillator (LO) signal generation through accommodating differential coupling between VCOs thereof
US9666942B2 (en) 2013-03-15 2017-05-30 Gigpeak, Inc. Adaptive transmit array for beam-steering
US9837714B2 (en) 2013-03-15 2017-12-05 Integrated Device Technology, Inc. Extending beamforming capability of a coupled voltage controlled oscillator (VCO) array during local oscillator (LO) signal generation through a circular configuration thereof
US9184498B2 (en) 2013-03-15 2015-11-10 Gigoptix, Inc. Extending beamforming capability of a coupled voltage controlled oscillator (VCO) array during local oscillator (LO) signal generation through fine control of a tunable frequency of a tank circuit of a VCO thereof
US9722310B2 (en) 2013-03-15 2017-08-01 Gigpeak, Inc. Extending beamforming capability of a coupled voltage controlled oscillator (VCO) array during local oscillator (LO) signal generation through frequency multiplication
US9780449B2 (en) 2013-03-15 2017-10-03 Integrated Device Technology, Inc. Phase shift based improved reference input frequency signal injection into a coupled voltage controlled oscillator (VCO) array during local oscillator (LO) signal generation to reduce a phase-steering requirement during beamforming
KR102108839B1 (ko) * 2013-06-12 2020-05-29 삼성전자주식회사 불휘발성 메모리 장치를 포함하는 사용자 장치 및 그것의 데이터 쓰기 방법
JP6410253B2 (ja) * 2014-09-18 2018-10-24 東芝メモリ株式会社 電子機器
CN107506018A (zh) * 2017-07-05 2017-12-22 深圳天珑无线科技有限公司 移动终端及其分级省电的方法、具有存储功能的装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5396635A (en) * 1990-06-01 1995-03-07 Vadem Corporation Power conservation apparatus having multiple power reduction levels dependent upon the activity of the computer system
US5504907A (en) * 1991-02-14 1996-04-02 Dell Usa, L.P. Power management system with adaptive control parameters for portable computer
US5532935A (en) * 1991-10-02 1996-07-02 Kabushiki Kaisha Toshiba Electronic device capable of automatically controlling power assumption of components employed in accordance with operating time period by user
JPH05224787A (ja) * 1992-02-12 1993-09-03 Hitachi Ltd 省電力制御方式
US5416726A (en) * 1992-10-06 1995-05-16 Microsoft Corporation Method and system for placing a computer in a reduced power state
US5617572A (en) * 1995-01-31 1997-04-01 Dell Usa, L.P. System for reducing power consumption in computers

Also Published As

Publication number Publication date
JPH096465A (ja) 1997-01-10
JP3213208B2 (ja) 2001-10-02
US5822597A (en) 1998-10-13
KR100241981B1 (ko) 2000-02-01
EP0750248A2 (en) 1996-12-27
EP0750248A3 (en) 1998-02-25

Similar Documents

Publication Publication Date Title
KR970002550A (ko) 정보처리장치 및 그 제어 방법
US6016548A (en) Apparatus for controlling duty ratio of power saving of CPU
KR100247275B1 (ko) 절전형 스크린 세이버 기능을 갖는 컴퓨터 시스템 및 그 제어방법
JPH05507370A (ja) コンピュータ電力管理システム
KR19990001497A (ko) 화면 출력 상태 제어기능을 갖는 컴퓨터 시스템 및 그 제어방법
KR950033777A (ko) 컴퓨터 시스템에서 전력 소모를 감소시키기 위한 방법 및 장치
DE69533762D1 (de) Leistungssteuerungseinheit für Computersystem
JP2002163045A (ja) コンピュータシステム及びその待機モード制御方法
JP2006048728A (ja) 保護モードマイクロプロセッサ及びハードディスクのための中断/再開機能とアイドルモードの実現
KR970066826A (ko) 하드 디스크 드라이브의 전원 절약 장치 및 그 제어 방법
KR20000010174A (ko) 웨이크 온 랜신호를 이용한 컴퓨터 시스템에서의 파워 제어방법및 그 장치
KR960001949A (ko) 스톱 클럭 제어장치와 그 방법
KR940022236A (ko) 모니터의 전원절약장치 및 제어방법
JPH096489A (ja) 情報処理装置
JPH09198289A (ja) ファイルのバックアップ装置
JP3320308B2 (ja) 節電モードを備えた情報処理装置
JPH0726751Y2 (ja) ローバッテリ検出機能付き電子機器
JPH08221044A (ja) Crt表示装置
JPH04172516A (ja) 照明付液晶表示器付情報処理装置
KR970066792A (ko) 노트북피씨의 경보장치 및 그 제어방법
KR970066802A (ko) 퍼스널컴퓨터의 전력제어방법 및 그 장치
JPH08339244A (ja) 情報処理装置
KR20040005272A (ko) 컴퓨터시스템
JPH08320744A (ja) 情報処理装置
JPH03296119A (ja) パーソナルコンピュータの消費電力低減装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20131017

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20141022

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20151016

Year of fee payment: 17

EXPY Expiration of term