KR970002406B1 - 컴퓨터시스템의 감시장치 - Google Patents

컴퓨터시스템의 감시장치 Download PDF

Info

Publication number
KR970002406B1
KR970002406B1 KR1019940009526A KR19940009526A KR970002406B1 KR 970002406 B1 KR970002406 B1 KR 970002406B1 KR 1019940009526 A KR1019940009526 A KR 1019940009526A KR 19940009526 A KR19940009526 A KR 19940009526A KR 970002406 B1 KR970002406 B1 KR 970002406B1
Authority
KR
South Korea
Prior art keywords
computer system
monitoring
control
control logic
program
Prior art date
Application number
KR1019940009526A
Other languages
English (en)
Other versions
KR950029933A (ko
Inventor
정태경
성석경
Original Assignee
삼성중공업 주식회사
경주현
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성중공업 주식회사, 경주현 filed Critical 삼성중공업 주식회사
Priority to KR1019940009526A priority Critical patent/KR970002406B1/ko
Publication of KR950029933A publication Critical patent/KR950029933A/ko
Application granted granted Critical
Publication of KR970002406B1 publication Critical patent/KR970002406B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

내용없음.

Description

컴퓨터시스템의 감시장치
제1도는 본 발명의 바람직한 일실시예에 따른 컴퓨터시스템의 감시장치를 나타낸 블록도.
제2도는 제1도의 디스플레이를 나타낸 상세블록도.
* 도면의 주요부분에 대한 부호의 설명
10 : 제어로직 30 : 공유메모리
50 : 디스플레이 51 : 7-세그먼트제어로직
53 : 7-세그먼트표시기 70 : 마이크로프로세서
80 : 롬 90 : 입출력장치
100 : 컴퓨터시스템 200 : 감시시스템
본 발명은 컴퓨터시스템의 감시장치에 관한 것으로서, 특히 컴퓨터시스템의 동작상태 및 동작순서의 감시가 가능한 장치에 관한 것이다.
보통 컴퓨터시스템은 마이크로프로세서(central processing unit; CPU), 기억장치(롬 또는 램) 및 입·출력장치등으로 구성된다. 이러한 컴퓨터시스템의 동작상태 및 동작순서를 알 수 있으면, 잘못된 동작순서등을 확인 및 수정하여 시스템의 성능을 향상시킬 수 있다. 종래의 경우, 컴퓨터시스템의 감시는 오실로스코프(oscilloscope) 또는 논리분석기(logic analyzer)등의 계측장비를 이용하였다. 오실로스코프 또는 논리분석기등의 계측장비를 사용하여 컴퓨터시스템의 내부를 감시하면 메인컴퓨터에서 처리되는 신호변화를 감시할 수 있으나, 특정신호만을 감시할 수 있으므로 특정목적을 위한 프로그램이 전체 시스템에서 어떻게 사용되는지를 알 수 없는 문제가 있었다. 따라서, 프로그램을 정정하여 컴퓨터시스템의 성능평가(performance evalution)을 통한 성능향상을 기대하기 어려운 문제가 야기된다.
따라서, 본 발명의 목적은 전술한 문제점을 해결하기 위해 메인컴퓨터에서 실행되는 프로그램에 의해 마이크로프로세서 및 주변기기들 사이에서 주고받는 정보를 감시함으로써, 메인컴퓨터에 대한 성능평가를 할 수 있는 컴퓨터시스템의 감시장치를 제공함에 있다.
이러한 컴퓨터시스템의 감시장치는 감시프로그램을 수행하기 위한 마이크로프로세서, 감시프로그램을 저장하기 위한 롬등이 요구된다. 따라서, 컴퓨터시스템의 감시장치를 메인컴퓨터에 영향을 주지않는 별도의 장비로 구현하는 것이 바람직하다. 그리고, 메인컴퓨터와 별도의 마이크로프로세서를 갖는 기존의 통신장치에 감시프로그램을 저장하는 롬을 추가하면 저렴한 가격으로 컴퓨터시스템의 감시장치를 구성할 수 있다.
이와 같은 목적을 달성하기 위한 본 발명의 특징은 컴퓨터시스템의 성능을 감시하기 위한 장치에 있어서, 감시프로그램을 저장하는 롬; 상기 컴퓨터시스템의 어드레스버스 및 데이타버스에 연결되는 메모리; 상기 어드레스버스 및 데이타버스에 연결되어 상기 버스들을 통해 인가되는 신호를 현시하기위한 수단; 및 상기 컴퓨터시스템으로부터의 칩선택신호와 상기 롬에 저장된 감시프로그램에 응답하여 상기 수단들을 제어하기 위한 수단을 포함하는 컴퓨터시스템의 감시장치에 있다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 일실시예를 상세히 설명한다.
제1도는 본 발명의 바람직한 일실시예에 따른 컴퓨터시스템의 감시장치를 나타낸 블록도이다. 본 발명의 실시예에 따른 제1도의 장치는 메인컴퓨터에 연결된 통신장치에 감시기능을 수행하기 위한 수단들을 추가하여 구성한 것이다. 따라서, 제1도의 장치는 일반적인 통신모드와 본 발명에 따른 감시모드를 모드선택에 따라 수행할 수 있다.
제1도에서, 본 발명의 감시시스템(200)은 어드레스버스(A_BUS)와 데이타버스(D_BUS) 및 제어신호전송선(CTL)을 통하여 컴퓨터시스템(100)에 연결된다. 감시시스템(200)은 제어신호전송선(CTL)을 통하여 칩선택신호(CSL)를 인가받는 제어로직(10)을 구비한다. 제어로직(10)은 마이크로프로세서(70)에 연결된다. 마이크로프로세서(70)는 내부버스(I_BUS)를 통하여 공유메모리(20), 디스플레이(50), 롬(80), 및 입출력장치(90)에 연결된다. 공유메모리(20)는 버스들(A_BUS,D_BUS)를 통하여 컴퓨터시스템(100)으로부터 인가되는 정보를 저장한다. 디스플레이(50)는 버스들(A_BUS,D_BUS)에 연결되어 컴퓨터시스템(100)으로부터 인가되는 정보를 현시한다. 롬(50)은 마이크로프로세서(70)에 의해 수행되는 감시프로그램과 통상의 통신기능을 수행하기 위한 프로그램을 저장한다.
컴퓨터시스템(100)이 자체에 내장된 프로그램에 따라 특정동작을 수행하는 동안 발생되는 정보는 제어신호전송선(CTL)과 외부버스들(A_BUS,D_BUS)을 통하여 감시시스템(200)으로 인가된다. 마이크로프로세서(70)는 롬(80)으로부터 독출되는 감시프로그램에 따라 컴퓨터시스템(100)에 대한 감시동작을 수행한다. 제어로직(10)은 제어신호전송선(CTL)을 통하여 인가되는 칩선택신호(CSL)를 마이크로프로세서(70)로 공급한다. 마이크로프로세서(70)는 인가되는 칩선택신호에 응답하여 감시프로그램을 수행한다. 즉, 롬(80)에 저장된 감시프로그램을 독출하여 감시프로그램에 따라 제어로직(10)을 제어한다. 감시프로그램을 독출하여 감시프로그램에 따라 제어로직(10)을 제어한다. 감시프로그램에 따라 제어되는 제어로직(10)은 칩선택신호에 의해 선택된 컴퓨터시스템(100)내부의 롬(ROM)등과 같은 특정칩에 대한 프로그램정보가 현시되도록 디스플레이(50)를 제어한다. 디스플레이(50)가 상술의 프로그램정보를 현시하므로, 사용자는 컴퓨터시스템(100)의 특정칩에 대한 동작상태를 감시할 수 있다. 여기서 말하는 동작상태는 컴퓨터시스템(100)의 특정칩에 대하여 각 순간마다 현시되는 프로그램을 의미한다.
한편, 공유메모리(30)는 외부버스들(A_BUS,D_BUS)을 통하여 컴퓨터시스템(100)으로부터 프로그램정보를 계속 인가받는다. 공유메모리(30)는 컴퓨터시스템(100)으로부터 인가되는 정보중 컴퓨터시스템(100)내부의 롬(ROM)등과 같은 특정칩에 대한 프로그램정보를 제어로직(10)에 의해 발생되는 읽기/쓰기선택신호(R/W_SEL)에 응답하여 저장한다. 읽기/쓰기선택신호(R/W_SEL)는 제어신호전송선(CTL)을 통해 인가되는 칩선택신호(CSL)에 따라 결정된다. 마이크로프로세서(70)는 공유메모리(20)에 저장된 특정칩에 대한 프로그램정보들이 독출되어 현시되도록 제어하면, 디스플레이(50)는 공유메모리(20)로부터 독출되는 프로그램정보들을 독출하는 순서에 따라 현시한다. 이러한 디스플레이(50)의 구성 및 동작을 다음의 제2도를 참조하여 설명한다.
제2도는 제1도의 디스플레이(50)를 나타낸 상세블록도이다. 제2도에서, CSL는 제1도의 제어신호전송선(CTL)을 통해 전송되는 제어신호들중에서 본 발명에서 다루어지는 칩선택신호를 도시한 것이다. 디스플레이(50)는 제어로직(10)으로부터 칩선택신호(CSL)를 인가받는 7-세그먼트제어로직(51)을 구비한다. 7-세그먼트제어로직(51)은 내부데이타버스 및 내부어드레스버스를 통하여 마이크로프로세서(70)에 연결된다. 7-세그먼트표시기(53)는 7-세그먼트제어로직(51)에 의해 제어되므로써, 컴퓨터시스템(100)에 의해 처리되는 프로그램정보를 현시한다.
마이크로프로세서(70)는 공유메모리(20)로부터 특정칩에 대한 프로그램정보를 읽어내어 7-세그먼트제어로직(51)으로 인가되도록 제어로직(10) 및 공유메모리(30)를 제어한다. 7-세그먼트제어로직(51)은, 제어로직(10)과 마이크로프로세서(70)에 의해 연속적으로 프로그램정보를 현시하기 위한 제어신호가 인가되지 않는 경우, 컴퓨터시스템(100)으로부터 인가되는 특정칩에 대한 프로그램정보가 곧바로 7-세그먼트표시기(53)를 통해 현시되도록 제어한다. 반면에, 제어로직(10)과 마이크로프로세서(70)에 의해 연속적으로 프로그램정보를 현시하기 위한 제어신호가 인가되면, 7-세그먼트제어로직(51)은 특정칩에 대한 프로그램정보를 순서대로 7-세그먼트표시기(53)를 통해 현시되도록 제어한다. 따라서, 컴퓨터시스템(100)에서 실행되는 프로그램정보를 알고 있는 사용자는 7-세그먼트표시기(52)를 통해 현시되는 프로그램정보를 통하여 프로그램의 동작순서를 알 수 있으므로, 특정칩에 대한 프로그램의 성능을 알 수 있게 된다. 그 결과, 사용자는 프로그램을 수행하는 도중에 지나치게 로드가 많이 걸리는 칩과 그렇지 않는 칩등을 알 수 있으므로 컴퓨터시스템(100)에 적합한 최적의 프로그램을 작성할 수 있게 한다.
상술한 본 발명의 장치는 메인컴퓨터의 마이크로프로세서 및 주변기기들 사이에서 주고받은 프로그램정보를 감시하므로써, 메인컴퓨터에 대한 성능평가를 할 수 있는 효과를 제공한다. 뿐만 아니라, 메인컴퓨터와 별도의 마이크로프로세서를 갖는 기존의 통신장치에 감시프로그램을 저장하는 롬을 추가하면 저렴한 가격으로 컴퓨터시스템의 감시장치를 구성할 수 있다.

Claims (5)

  1. 컴퓨터시스템의 성능을 감시하기 위한 장치에 있어서, 감시프로그램을 저장하는 롬; 상기 컴퓨터시스템의 어드레스버스 및 데이타버스에 연결되는 메모리; 상기 어드레스버스 및 데이타버스에 연결되어 상기 버스들을 통해 인가되는 신호를 현시하기 위한 수단; 및 상기 컴퓨터시스템으로부터의 칩선택신호와 상기 롬에 저장된 감시프로그램에 응답하여 상기 수단들을 제어하기 위한 수단을 포함하는 컴퓨터시스템의 감시장치.
  2. 제1항에 있어서, 상기 메모리는 상기 컴퓨터시스템으로부터의 정보와 상기 제어수단의 제어동작에 의해 인가되는 정보를 함께 저장하기 위한 공유메모리인 것을 특징으로 하는 컴퓨터시스템의 감시장치.
  3. 제1항에 있어서, 상기 현시수단은 7-세그먼트표시기와, 상기 7-세그먼트표시기를 제어하기 위한 7-세그먼트제어로직을 구비함을 특징으로 하는 컴퓨터시스템의 감시장치.
  4. 제1항 내지 제3항중의 어느 한 항에 있어서, 상기 제어수단은 상기 컴퓨터시스 템으로부터 칩선택신호를 인가받도록 연결되며, 상기 컴퓨터시스템의 동작순서 및 동작상태를 표시하기 위하여 상기 현시수단을 제어하는 제어로직; 및 상기 제어로직으로부터의 칩선택신호와 상기 감시프로그램에 응답하여 상기 수단들을 제어하기 위한 마이크로프로세서를 구비함을 특징으로 하는 컴퓨터시스템의 감시장치.
  5. 제4항에 있어서, 상기 마이크로프로세서는 상기 칩선택신호에 의해 선택된 특정칩에 대한 제어프로그램을 상기 현시수단을 통해 현시하기 위하여 상기 제어로직을 제어하는 것을 특징으로 하는 컴퓨터시스템의 감시장치.
KR1019940009526A 1994-04-30 1994-04-30 컴퓨터시스템의 감시장치 KR970002406B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940009526A KR970002406B1 (ko) 1994-04-30 1994-04-30 컴퓨터시스템의 감시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940009526A KR970002406B1 (ko) 1994-04-30 1994-04-30 컴퓨터시스템의 감시장치

Publications (2)

Publication Number Publication Date
KR950029933A KR950029933A (ko) 1995-11-24
KR970002406B1 true KR970002406B1 (ko) 1997-03-05

Family

ID=19382273

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940009526A KR970002406B1 (ko) 1994-04-30 1994-04-30 컴퓨터시스템의 감시장치

Country Status (1)

Country Link
KR (1) KR970002406B1 (ko)

Also Published As

Publication number Publication date
KR950029933A (ko) 1995-11-24

Similar Documents

Publication Publication Date Title
US5850512A (en) Bus analyzer and method for testing internal data paths thereof
JPH035626B2 (ko)
US6311303B1 (en) Monitor port with selectable trace support
KR970002406B1 (ko) 컴퓨터시스템의 감시장치
US3988603A (en) Micro-programming fault analyzer
EP0059758A1 (en) Numerical control unit
KR0181534B1 (ko) 중앙처리장치의 모니터링 장치를 갖는 컴퓨터
JPS6234261A (ja) メモリのアクセス状況監視装置
JP2765659B2 (ja) データ処理装置の自己テスト方式
KR100315687B1 (ko) 교환 시스템의 에뮬레이션 방법
JPS60147858A (ja) 動作中のメモリ内容読出し方式
KR20000046375A (ko) 마스터 기능 및 슬레이브 기능을 갖는 피씨아이 버스 검색장치
JPH0682285B2 (ja) プログラマブルコントローラ
JPS6175440A (ja) プログラム品質評価装置
JPH08161192A (ja) マイクロコンピュータの周辺モジュール情報表示方法およびエミュレータ、ならびにこのエミュレータを用いたマイクロコンピュータ開発支援装置
KR20000013896A (ko) 마이크로 프로세서의 디버깅회로
JPH05183966A (ja) 集中監視システム
JPH0588946A (ja) ヒストリメモリ書き込み方式
JPH1185559A (ja) エミュレータ
JPH05241988A (ja) マイコン使用機器の解析装置及びその方法
JPS6029423B2 (ja) マイクロコンピユ−タシステム
JPH03163635A (ja) コンピュータ動作状態表示装置
JPH04195341A (ja) 情報処理装置
JPH02150931A (ja) 情報処理装置
JPS61122702A (ja) プロセス制御用計算機

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020306

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee