KR960704296A - 감소된 라인 활성 어드레싱 디스플레이 시스템의 메모리 필요량을 감소시키기 위한 장치 및 방법(method and apparatus for reducing memory requirements in a reduced line active addressing display system) - Google Patents

감소된 라인 활성 어드레싱 디스플레이 시스템의 메모리 필요량을 감소시키기 위한 장치 및 방법(method and apparatus for reducing memory requirements in a reduced line active addressing display system)

Info

Publication number
KR960704296A
KR960704296A KR1019960700661A KR19960700661A KR960704296A KR 960704296 A KR960704296 A KR 960704296A KR 1019960700661 A KR1019960700661 A KR 1019960700661A KR 19960700661 A KR19960700661 A KR 19960700661A KR 960704296 A KR960704296 A KR 960704296A
Authority
KR
South Korea
Prior art keywords
image data
subset
time slots
sequential time
driving
Prior art date
Application number
KR1019960700661A
Other languages
English (en)
Inventor
알리 세이디
Original Assignee
존 에이취. 무어
모토롤라, 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 존 에이취. 무어, 모토롤라, 인크. filed Critical 존 에이취. 무어
Publication of KR960704296A publication Critical patent/KR960704296A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3625Control of matrices with row and column drivers using a passive matrix using active addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3644Control of matrices with row and column drivers using a passive matrix with the matrix divided into sections

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

데이타 통신 수신기(605)는 이미지 데이타 집합을 수신 및 저장하고 제1 및 제2 세그먼트들(705,710)로 분할 된 행들을 갖는 디스플레이(600´) 상에 관련된 이미지들을 디스플레이한다. 데이타 통신수신기(605)는 직교 함수들의 집합을 저장하기 위한 데이타베이스(635), 및 제1 다수의 순차 시간 슬롯들 동안 제1 부집합의 직교 함수들과 관련된 제1 전압들로 디스플레이(600´)의 제 1 세그먼트(705)를 구동하고 직교 함수 집합에 포함된 나머지 함수들과 관련된 제2 전압들로 디스플레이(600´)의 제2 세그먼트(710)를 구동하기 위해 상기 데이타베이스(635)에 결합된 행 구동기들(650)을 포함한다. 행 구동기들(650)은 또한 제2 다수의 순차 시간 슬롯들 동안 나머지 함수와 관련된 제2 전압들로 제1 세그먼트(705)를 구동하고 제1부집합의 직교 함수들과 관련된 제1 전압들로 제2 세그먼트(710)를 구동한다.

Description

감소된 라인 활성 어드레싱 디스플레이 시스템의 메모리 필요량을 감소시키기 위한 장치 및 방법(METHOD AND APPARATUS FOR REDUCING MEMORY REQUIREMENTS IN A REDUCED LINE ACTIVE ADDRESSING DISPLAY SYSTEM)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명에 따라 어드레스된 액정 디스플레이를 포함하는 전자 디바이스의 전기블록도이다.
제7도는 본 발명에 따라 어드레스된 2개의 세금너트들을 갖는 액정 디스플레이를 구동하기 위해 행 전압들과 관련된 행 매트릭스들 및 열 전압들과 관련된 열 매트릭스들을 도시한 도면이다.
제8도는 본 발명에 따라 어드레스된 x개의 행들을 각각 포함하는 y개의 세그먼트들을 갖는 액정 디스플레이를 구동하기 위해 행 전압들과 관련된 행 매트릭스들을 도시한 것이다.
제9도는 본 발명에 따라 액정 디스플레이의 열들을 구동하기 위해 열 전압들과 관련된 열 매트릭스들을 도시한 도면이다.
제10도 내지 제 12도는 본 발명에 따라 행들이 세그먼트들로 분할된 액정 디스플레이를 구동할 때 제6도의 전자 디바이스에 포함된 제어기의 동작을 도시한 플로우챠트이다.

Claims (23)

  1. 행들이 적어도 제1 및 제2 세그먼트들로 분할되는 디스플레이를 구동하기 위한 방법에 있어서, 제1 다수의 순차 시간 슬롯들 동안 완전한 집합(complete set)의 직교 함수(orthonrmal function)들에 포함된 제1 부집합의 함수들과 관련된 제1 전압들로 제1 세그먼트에 포함된 제1 다수의 행들을 구동하는 단계 ; 및 상기 제1 다수의 순차 시간 슬롯들 동안 완전한 집합의 직교 함수들에 포함된 나머지 함수와 관련된 제2 전압들로 제2 세그먼트에 포함된 제2 다수의 행들을 구동하는 단계를 포함하고, 상기 나머지 함수는 상기 제1 부집합의 함수들에 포함되지 않고, 상기 나머지 함수는 일정하지 않은 것을 특징으로 하는 디스플레이 구동 방법.
  2. 제1항에 있어서, 제2 다수의 순차 시간 슬롯들 동안 제1 부집합의 함수들과 관련된 제1 전압들로 제2 세그먼트에 포함된 제2 다수의 행들을 구동하는 단계 ; 및 상기 제2 다수의 순차 시간 슬롯들 동안 나머지 함수와 관련된 제2 전압들로 제1 세그먼트에 포함된 제1 다수의 행들을 구동하는 단계를 포함하는 것을 특징으로 하는 디스플레이 구동 방법.
  3. 제1항에 있어서, 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제2 다수의 행들을 구동하는 단계 전에, 상기 제1 및 제2 세그먼트들에 포함된 행들의 수에 의해 결정된 스케일링 팩터로 나머지 함수의 계수들을 나누는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 구동 방법
  4. 제3항에 있어서, 상기 제2 다수의 순차 시간 슬롯들 동안 상기 제1 다수의 행들을 구동하는 단계 전에, 상기 스케일링 팩터로 나머지 함수의 계수들을 나누는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 구동 방법.
  5. 제2항에 있어서, 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제1 및 제2 다수의 행들을 구동하는 단계 전에, 완전한 집합의 직교 함수들에 포함된 제2 부집합의 함수들을 이용하여 제1 부집합의 수신된 이미지 데이타를 변환함으로써 제1 집합의 변환된 이미지 데이타를 발생시키는 단계 ; 및 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제1 집합의 변환된 이미지 데이타와 관련된 제3 전압들로 디스플레이의 열들을 구동하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 구동 방법.
  6. 제5항에 있어서, 상기 변환 단계 후에, 제1 집합의 변환된 이미지 데이타를 메모리에 저장하는 단계 ; 및 상기 제1 다수의 순차 시간 슬롯들 동안 열들을 구동하는 단계 후에 상기 제1 집합의 변환된 이미지 데이타를 메모리로부터 제거하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 구동방법.
  7. 제6항에 있어서, 상기 제2 다수의 순차 시간 슬롯들 동안 상기 제1 및 제2 다수의 행들을 구동하는 단계 전에, 상기 제2 부집합의 함수들을 이용하여 제2 부집합의 수신된 이미지 데이타를 변환함으로써 제2 집합의 변환된 이미지 데이타를 발생하는 단계로서, 상기 제2 부집합의 수신된 이미지 데이타와 상기 제1 부집합의 수신된 이미지 데이타는 서로 배타적인, 변환 단계; 상기 제거 단계 후에 상기 제2 집합의 변환된 이미지 데이타를 메모리에 저장하는 단계; 및 상기 제2 다수의 순차 시간 슬롯들 동안 상기 제2 집합의 변환된 이미지 데이타와 관련된 제4 전압들로 상기 디스플레이의 열들을 구동하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 구동방법.
  8. 제7항에 있어서, 상기 제2 다수의 순차 시간 슬롯들 동안 열들을 구동하는 단계 후에, 상기 제2 집합의 변환된 이미지 데이타를 메모리로부터 제거하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 구동 방법.
  9. 제7항에 있어서, 상기 제1 및 제2 부집합의 수신된 이미지 데이타를 변환하는 상기 단계들은 상기 제2 부집합의 함수들을 이용하여 왈쉬 변환을 실행함으로써 상기 제1 및 제2 부집합의 수신된 이미지 데이타를 변환하는 상기 단계들은 상기 제2 부집합의 함수들을 이용하여 왈쉬 변환을 실행함으로써 상기 제1 및 제2 부집합의 수신된 이미지 데이타를 변환하는 단계를 포함하고, 상기 제2 부집합의 함수들, 및 상기 제2 부집합의 함수들을 포함하는 상기 완전한 집합의 직교 함수들은 왈쉬 함수들인 것을 특징으로 하는 디스플레이 구동 방법.
  10. 디스플레이의 행들이 적어도 제1 및 제2 세그먼트들로 분할되고, 이미지들들을 디스플레이하기 위한 디스플레이 및 이미지 데이타 집합을 저장하기 위한 메모리를 갖는 전자 디바이스에 있어서, 제1 다수의 순차 시간 슬롯들 동안 제1 부집합의 직교 함수들과 관련된 제1 전압들로 상기 제1 세그먼트에 포함된 제1 다수의 행들을 구동하기 위한 제1 행 구동 수단 ; 및 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제1 부집합의 함수들에 포함되지 않고 일정하지도 않은 나머지 직교 함수와 관련된 제2 전압들로 상기 제2 세그먼트에 포함된 제2 다수의 행들을 구동하기 위해 상기 제1 행 구동 수단에 결합된 제2행 구동 수단을 포함하는 것을 특징으로 하는 전자 디바이스.
  11. 제10항에 있어서, 제2 다수의 순차 시간 슬롯들 동안 제1 부집합의 직교 함수들과 관련된 상기 제1 전압들로 상기 제2 세그먼트에 포함된 상기 제2 다수의 행들을 구동하기 위해 상기 제1행 5구동수단에 결합된 제3행 구동 수단 ; 및 상기 제2 다수의 순차 시간 슬롯들 동안 상기 나머지 직교 함수와 관련된 상기 제2 전압들로 상기 제1 세그먼트에 포함된 상기 제1다수의 행들을 구동하기 위해 상기 제3 행 구동수단에 결합된 제4행 구동 수단을 더 포함하는 것을 특징으로 하는 전자 디바이스.
  12. 제11항에 있어서, 상기 나머지 직교 함수의 계수들은 상기 제1 및 제2 세그먼트들에 포함된 행들의 수에 의해 결정된 스케일링 팩터로 나누어진 것을 특징으로 하는 전자 디바이스.
  13. 제11항에 있어서, 타이밍 값들을 발생시키기 위한 타이밍 회로를 더 포함하는 것을 특징으로 하는 전자 디바이스.
  14. 제11항에 있어서, 제2 부집합의 직교 함수를을 이용하여 이미지 데이타 집합에 포함된 제1 부집합의 이미지 데이타를 변환함으로써 제1 집합의 변환된 이미지 데이타를 발생시키기 위한 제1 변환 수단; 상기 제1 다수의 순차 시간 슬롯들 전에 상기 제1 집합의 변환된 이미지 데이타를 저장하기 위해 상기 메모리 및 상기 제1 변환 수단에 결합된 제1 저장 수단 ; 및 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제1 집합의 변환된 이미지 데이타와 관련된 제3 전압들로 상기 디스플레이의 열들을 구동하기 위한 제1 열 구동수단을 더 포함하는 것을 특징으로 하는 전자 디바이스.
  15. 제14항에 있어서, 상기 제1 다수의 순차 시간 슬롯들 동안 열들을 구동하는 상기 제1 열 구동수단 다음에 상기 메모리로부터 상기 제1 집합의 변환된 이미지 데이타를 제거하기 위해 상기 메모리에 결합된 제거 수단을 더 포함하는 것을 특징으로 하는 전자 디바이스.
  16. 제15항에 있어서, 상기 제2 부집합의 직교 함수들을 이용하여 이미지 데이타 집합에 포함된 제2 부집합의 이미지 데이타를 변환함으로써 제2 집합의 변환된 이미지 데이타를 발생시키기 위한 제2 변환 수단으로서, 상기 제1 및 제2 부집합의 이미지 데이타는 서로 배타적인, 제2 변환 수단 ; 상기 제2 다수의 순차 시간 슬롯들 전에 상기 메모리로부터 상기 제1 집합의 변환된 이미지 데이타를 제거하는 상기 제거 수단 다음에 상기 제2 집합의 변환된 이미지 데이타를 상기 메모리에 저장하기 위해 상기 메모리 및 상기 제2 변환 수단에 결합된 제2 저장수단; 및 상기 제2 다수의 순차 시간 슬롯들 동안 상기 제2 집합의 변환된 이미지 데이타와 관련된 제4 전압들로 상기 디스플레이의 열들을 구동하기 위한 제2 열 구동 수단을 더 포함하는 것을 특징으로 하는 전자 디바이스.
  17. 제16항에 있어서, 상기 제1 및 제2 변환 수단은 상기 제2 부집합의 직교 함수들을 이용하여 왈쉬 변환(Walsh Transforms)을 실행함으로써 상기 제1 및 제2 부집합의 이미지 데이타를 변환하기 위한 변환 회로를 포함하고, 상기 제1 및 제2 부집합의 직교 함수들과 상기 나머지 직교 함수는 완전한 집합의 왈쉬 함수들에 포함되는 것을 특징으로 하는 전자 디바이스.
  18. 제16항에 있어서, 상기 제1, 제2, 제3 및 제4 행 구동 수단은 상기 디스플레이의 행동을 구동하기 위해 상기 디스플레이에 결합된 행 구동기들을 포함하고, 상기 제1 및 제2 열 구동 수단은 상기 디스플레이의 열들을 구동하기 위해 상기 디스플레이에 결합된 열 구동기들을 포함하는 것을 특징으로 하는 전자 디바이스.
  19. 제16항에 있어서, 상기 저장 및 제거 수단은 상기 전자 디바이스의 동작을 제어하고 상기 메모리로부터의 정보를 상기 행 및 열 구동기들에게 제공하기 위해 상기 메모리에 결합된 컨트롤러를 포함하는 것을 특징으로 하는 전자 디바이스.
  20. 제19항에 있어서, 상기 이미지 데이타 집합을 복구하기 위해 무선 주파수 신호를 수신 및 디코딩하기 위해 상기 컨트롤러에 결합된 수신기를 더 포함하는 것을 특징으로 하는 전자 디바이스.
  21. 이미지 데이타 집합을 수신 및 저장하고, 제1 및 제2 세그먼트들로 분할된 행들을 갖는 디스플레이에 그와 관련된 이미지들을 디스플레이하기 위한 데이타 통신 수신기에 있어서, 직교 함수들의 집합을 저장하기 위한 데이타베이스 ; 및 제1 다수의 순차 시간 슬롯들 동안 제1 부집합의 직교 함수들과 관련된 제1 전압들로 상기 디스플레이의 제1 세그먼트를 구동하고 상기 직교 함수들의 집합에 포함된 나머지 함수와 관련된 제2 전압들로 상기 디스플레이의 제2 세그먼트를 구동하기 위해, 또한 제2 다수의 순차 시간 슬롯들 동안 상기 나머지 함수와 관련된 상기 제2 전압들로 제1 세그먼트를 구동하고 상기 제1부집합의 직교 함수들과 관련된 상기 제1 전압들로 상기 제2 세그먼트를 구동하기 위해 상기 데이타베이스에 결합된 행 구동기들을 포함하는데, 상기 나머지 함수는 일정하지 않은 것을 특징으로 하는 데이타 통신 수신기.
  22. 제21항에 있어서, 무선 주파수 신호를 수신하고 그로부터 상기 이미지 데이타 집합을 복구하기 위한 수신기 ; 제2부집합의 직교 함수들을 사용하여 제1 부집합의 이미지 데이타를 변환함으로써 제1 집합의 변환된 이미지 데이타를 발생시키고, 상기 제2 부집합의 직교 함수들을 사용하여 제2 부집합의 이미지 데이타를 변환함으로써 제2 집합의 변환된 이미지 데이타를 발생시키기 위해 상기 데이타베이스 및 상기 수신기에 결합된 변환 회로 ; 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제1 집합의 변환된 이미지 데이타를 저장하고 상기 제2 다수의 순차 시간 슬롯들 동안 상기 제2 집합의 변환된 이미지 데이타를 저장하기 위해 상기 변환 회로에 결합된 메모리 ; 및 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제1 집합의 변환된 이미지 데이타와 관련된 제3 전압들로 상기 디스플레이의 열들을 구동하고 상기 제2 다수의 순차 시간 슬롯들 동안 상기 제2 집합의 변환된 이미지 데이타와 관련된 제4 전압들로 상기 열들을 구동하기 위해 상기 메모리에 결합된 열 구동기들을 더 포함하는 것을 특징으로 하는 데이타 통신 수신기.
  23. 이미지 데이타 집합을 수신 및 저장하고, 제1 및 제2 세그먼트들로 분할된 행들을 갖는 디스플레이에 그와 관련된 이미지들을 디스플레이하기 위한 데이타 통신 수신기에 있어서, 무선 주파수 신호를 수신하고, 그로부터 상기 이미지 데이타 집합을 복구하기 위한 수신기 ; 직교 함수들의 집합을 저장하기 위한 데이타베이스 ; 제1 다수의 순차 시간 슬롯들 동안 제1 부집합의 직교 함수들과 관련된 제1 전압들로 상기 디스플레이의 제1 세그먼트를 구동하고 상기 직교 함수들의 집합에 포함된 나머지 함수와 관련된 제2 전압들에 따라 상기 디스플레이의 제2 세그먼트를 구동하기 위해, 또한 제2 다수의 순차 시간 슬롯들 동안 상기 나머지 함수와 관련된 상기 제2 전압들로 제1 세그먼트를 구동하고 상기 제1 부집합의 직교 함수들과 관련된 상기 제1 전압들로 상기 제2 세그먼트를 구동하기 위해 상기 데이타베이스에 결합된 행 구동기들 ; 제2부 집합의 직교 함수들을 사용하여 제1 부집합의 이미지 데이타를 변환함으로써 제1 집합의 변환된 이미지 데이타를 발생시키고, 상기 제2 부집합의 직교 함수들을 사용하여 제2 부집합의 이미지 데이타를 변환함으로써 제2 집합의 변환된 이미지 데이타를 발생시키기 위해 상기 데이타베이스 및 상기 수신기에 결합된 변환 회로 ; 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제1 집합의 변환된 이미지 데이타를 저장하고 상기 제2 다수의 순차 시간 슬롯들 동안 상기 제2 집합의 변환된 이미지 데이타를 저장하기 위해 상기 변환 회로에 결합된 메모리 ; 및 상기 제1 다수의 순차 시간 슬롯들 동안 상기 제1 집합의 변환된 이미지 데이타와 관련된 제3 전압들로 상기 디스플레이의 열들을 구동하고 상기 제2 다수의 순차 시간 슬롯들 동안 상기 제2 집합의 변환된 이미지 데이타와 관련된 제4 전압들로 상기 열들을 구동하기 위해 상기 메모리에 결합된 열 구동기들을 포함하는 것을 특징으로 하는 데이타 통신 수신기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960700661A 1993-08-09 1994-08-09 감소된 라인 활성 어드레싱 디스플레이 시스템의 메모리 필요량을 감소시키기 위한 장치 및 방법(method and apparatus for reducing memory requirements in a reduced line active addressing display system) KR960704296A (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US10366093A 1993-08-09 1993-08-09
US08/103,660 1993-08-09
US08/103660 1993-08-09
PCT/US1994/008952 WO1995004986A1 (en) 1993-08-09 1994-08-09 Method and apparatus for reducing memory requirements in a reduced line active addressing display system

Publications (1)

Publication Number Publication Date
KR960704296A true KR960704296A (ko) 1996-08-31

Family

ID=22296361

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960700661A KR960704296A (ko) 1993-08-09 1994-08-09 감소된 라인 활성 어드레싱 디스플레이 시스템의 메모리 필요량을 감소시키기 위한 장치 및 방법(method and apparatus for reducing memory requirements in a reduced line active addressing display system)

Country Status (19)

Country Link
US (1) US5646652A (ko)
KR (1) KR960704296A (ko)
CN (1) CN1057182C (ko)
AT (1) ATA155494A (ko)
AU (1) AU661235B2 (ko)
CA (1) CA2129767C (ko)
CH (1) CH690404A5 (ko)
DE (1) DE4428157B4 (ko)
DK (1) DK92994A (ko)
FI (1) FI943692A (ko)
FR (1) FR2709036B1 (ko)
GB (1) GB2280980B (ko)
IE (1) IE80690B1 (ko)
MY (1) MY111798A (ko)
NL (1) NL194849C (ko)
NO (1) NO942949L (ko)
SE (1) SE9402666L (ko)
TW (1) TW252252B (ko)
WO (1) WO1995004986A1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5739803A (en) * 1994-01-24 1998-04-14 Arithmos, Inc. Electronic system for driving liquid crystal displays
US5805130A (en) * 1994-04-27 1998-09-08 Sharp Kabushiki Kaisha Liquid crystal display device and method for driving the same
DE4423213C2 (de) * 1994-07-01 1997-03-20 Escher Wyss Gmbh Walzenanordnung
JP3253481B2 (ja) * 1995-03-28 2002-02-04 シャープ株式会社 メモリインターフェイス回路
US5900857A (en) * 1995-05-17 1999-05-04 Asahi Glass Company Ltd. Method of driving a liquid crystal display device and a driving circuit for the liquid crystal display device
JP3428786B2 (ja) * 1995-10-05 2003-07-22 シャープ株式会社 表示装置の駆動方法および液晶表示装置
GB2329741A (en) * 1997-09-29 1999-03-31 Holtek Microelectronics Inc Liquid crystal display driver
GB0421711D0 (en) 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0421712D0 (en) * 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0421710D0 (en) 2004-09-30 2004-11-03 Cambridge Display Tech Ltd Multi-line addressing methods and apparatus
GB0428191D0 (en) 2004-12-23 2005-01-26 Cambridge Display Tech Ltd Digital signal processing methods and apparatus
CN106529669A (zh) * 2016-11-10 2017-03-22 北京百度网讯科技有限公司 用于处理数据序列的方法和装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5576393A (en) * 1978-12-04 1980-06-09 Hitachi Ltd Matrix drive method for guestthostttype phase transfer liquid crystal
CH645473A5 (en) * 1980-08-05 1984-09-28 Videlec Ag Method for activating a liquid crystal display
US4442454A (en) * 1982-11-15 1984-04-10 Eastman Kodak Company Image processing method using a block overlap transformation procedure
US4549212A (en) * 1983-08-11 1985-10-22 Eastman Kodak Company Image processing method using a collapsed Walsh-Hadamard transform
JPS60257497A (ja) * 1984-06-01 1985-12-19 シャープ株式会社 液晶表示装置の駆動方法
NL8503007A (nl) * 1985-11-04 1987-06-01 Philips Nv Weergeefinrichting met lage stuurspanningen.
JPH0644625B2 (ja) * 1988-12-31 1994-06-08 三星電子株式会社 アクティブマトリックス液晶表示素子用薄膜トランジスタ
US4952036A (en) * 1989-06-07 1990-08-28 In Focus Systems, Inc. High resolution LCD display system
FR2657987B1 (fr) * 1990-02-06 1992-04-10 Commissariat Energie Atomique Procede de commande d'un ecran matriciel comportant deux parties independantes et dispositif pour sa mise en óoeuvre.
US5485173A (en) * 1991-04-01 1996-01-16 In Focus Systems, Inc. LCD addressing system and method
EP0522510B1 (en) * 1991-07-08 1996-10-02 Asahi Glass Company Ltd. Driving method of driving a liquid crystal display element
US5621425A (en) * 1992-12-24 1997-04-15 Seiko Instruments Inc. Liquid crystal display device

Also Published As

Publication number Publication date
FR2709036B1 (fr) 1996-05-31
GB2280980B (en) 1997-04-23
CH690404A5 (fr) 2000-08-31
TW252252B (ko) 1995-07-21
FI943692A0 (fi) 1994-08-09
NL194849C (nl) 2003-04-03
AU6898494A (en) 1995-03-02
GB2280980A (en) 1995-02-15
MY111798A (en) 2001-01-31
ATA155494A (de) 1998-10-15
IE80690B1 (en) 1998-12-02
CA2129767C (en) 1998-11-17
IE940619A1 (en) 1995-02-22
DK92994A (da) 1995-02-10
NO942949L (no) 1995-02-10
US5646652A (en) 1997-07-08
FI943692A (fi) 1995-02-10
NO942949D0 (no) 1994-08-09
WO1995004986A1 (en) 1995-02-16
NL9401294A (nl) 1995-03-01
NL194849B (nl) 2002-12-02
CN1057182C (zh) 2000-10-04
AU661235B2 (en) 1995-07-13
CN1110036A (zh) 1995-10-11
FR2709036A1 (fr) 1995-02-17
DE4428157A1 (de) 1995-02-16
SE9402666D0 (sv) 1994-08-09
CA2129767A1 (en) 1995-02-10
SE9402666L (sv) 1995-02-10
DE4428157B4 (de) 2007-06-28
GB9416073D0 (en) 1994-09-28

Similar Documents

Publication Publication Date Title
KR960015169A (ko) 활성 어드레싱 디스플레이 시스템의 불연속성을 감소시키기 위한 방법 및 장치
EP0496532B1 (en) Liquid crystal display apparatus
KR960704296A (ko) 감소된 라인 활성 어드레싱 디스플레이 시스템의 메모리 필요량을 감소시키기 위한 장치 및 방법(method and apparatus for reducing memory requirements in a reduced line active addressing display system)
KR940009921A (ko) 동일전압으로 구동가능한 액정표시구동방식 및 그 구동회로
JP2002032064A (ja) 液晶表示装置及びその駆動方法
KR960025298A (ko) 데이터전극 구동회로, 주사전극 구동회로, 액정표시장치 및 그 구동방법
US6930693B1 (en) Fast readout of multiple digital bit planes for display of greyscale images
JP2005196135A (ja) 液晶ディスプレイ装置の駆動方法及びその駆動回路
DK0421772T3 (da) Displayudstyr
WO2004046793A3 (en) Liquid crystal display and driving method thereof
US20060012589A1 (en) Method of multiple-frame scans for a video display
KR20030017308A (ko) 표시 장치 및 표시 방법
KR19980071743A (ko) 액정 표시 장치
JPH0219455B2 (ko)
JP2004215273A (ja) 多画面駆動装置及び方法
JPH07225567A (ja) アクティブマトリクス型液晶表示装置の階調駆動回路及びその液晶表示装置
KR940011995A (ko) 표시장치의 구동회로와 구동방법
JP3480101B2 (ja) 画像表示方法、液晶装置及び電子機器
EP0293235B1 (en) Display device and driving system thereof
CN101471041A (zh) 一种液晶显示驱动方法、装置及液晶显示设备
JPS60140297A (ja) ドツトマトリクス液晶表示装置駆動回路
JPH07295511A (ja) 液晶表示装置の駆動方法
KR960702650A (ko) 압축된 데이타를 저장하여 액티브 어드레싱되는 디스플레이에 표시하기 위한 방법 및 장치(method and apparatus for storing compressed data for subsequent presentation on an active addressed display)
JPS61289389A (ja) 液晶パネルの駆動方式
CN116844479A (zh) 栅极驱动电路及其驱动方法和显示面板

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E601 Decision to refuse application