KR960043544A - 가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기 - Google Patents

가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기 Download PDF

Info

Publication number
KR960043544A
KR960043544A KR1019950010740A KR19950010740A KR960043544A KR 960043544 A KR960043544 A KR 960043544A KR 1019950010740 A KR1019950010740 A KR 1019950010740A KR 19950010740 A KR19950010740 A KR 19950010740A KR 960043544 A KR960043544 A KR 960043544A
Authority
KR
South Korea
Prior art keywords
amplifier
variable gain
converter
gain stage
voltage
Prior art date
Application number
KR1019950010740A
Other languages
English (en)
Other versions
KR0155622B1 (ko
Inventor
정덕균
김대정
Original Assignee
문정환
Lg 반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, Lg 반도체주식회사 filed Critical 문정환
Priority to KR1019950010740A priority Critical patent/KR0155622B1/ko
Priority to JP7321509A priority patent/JP2813565B2/ja
Priority to US08/641,935 priority patent/US5821890A/en
Publication of KR960043544A publication Critical patent/KR960043544A/ko
Application granted granted Critical
Publication of KR0155622B1 publication Critical patent/KR0155622B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/02Delta modulation, i.e. one-bit differential modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/478Means for controlling the correspondence between the range of the input signal and the range of signals the converter can handle; Means for out-of-range indication
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • H03M7/30Compression; Expansion; Suppression of unnecessary data, e.g. redundancy reduction
    • H03M7/3002Conversion to or from differential modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명은 가변이득단을 내재한 ΔΣ A/D 변환기로서, 입력신호를 증폭하여 출력하는 증폭기와, 신호전압을 충전하는 축전기와, 필요한 타이밍에 따라 입력신호를 상기 축전기에 연결하고, 또한 상기 축전기에 충전된 전압을 상기 증폭기에 연결하는 다수의 스위치들과, 상기 증폭기의 출력이 일정치 이상이되면 하이출력을 내고 일정치 이하가 되면 로우 출력을 내는 비교기를 포함하여 이루어지는 ΔΣ A/D 변환부와; 기준전압 RS+ 및 RS-에 양단이 연결되고 다수의 저항이 연결되며, 저항의 각 연결점에서 스위치를 통하여 기준전압보다 1/N로 감쇄된 전압을 발생시키는 AGC 조정부를 포함하여 이루어진다.

Description

가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기의 블록도, 제2도는 본 발명의 델타시그마 아날로그 디지탈 변환부의 일예인 회로도.

Claims (6)

  1. 가변이득단을 내재한 ΔΣ A/D 변환기로서, 입력신호를 증폭하여 출력하는 증폭기와, 신호전압을 충전하는 축전기와, 필요한 타이밍에 따라 입력신호를 상기 축전기에 연결하고, 또한 상기 축전기에 충전된 전압을 상기 증폭기에 연결하는 다수의 스위치들과, 상기 증폭기의 출력이 일정치 이상이 되면 하이출력을 내고 일정치 이하가 되면 로우 출력을 내는 비교기를 포함하여 이루어지는 ΔΣ A/D 변환부와; 기준전압 RS에 양단이 연결되고 다수의 저항과 저항의 각 연결점에서 스위치를 통하여 기준전압보다 1/N로 감쇄된 전압(RS/N=)REF을 발생시키는 AGC 조정부를 포함하여 이루어지는 가변이득을 내재한 ΔΣ A/D 변환기.
  2. 제1항에 있어서, 상기 증폭기는 차동연산증폭기인 것을 특징으로 하는 가변이득단을 내재한 ΔΣ A/D 변환기.
  3. 제2항에 있어서, 상기 차동연산증폭기를 2단으로 사용되는 것을 특징으로 하는 가변이득단을 내재한 ΔΣ A/D 변환기.
  4. 제1항에 있어서, 상기 AGC 조정부는 저항치가 R과 2R인 두종류의 저항들을 사다리형으로 연결한 것이 특징인 가변이득단을 내재한 ΔΣ A/D 변환기.
  5. 제1항에 있어서, 상기 AGC 조정부는 저항들을 다수 직렬로 연결한 것이 특징인 가변이득단을 내재한 ΔΣ A/D 변환기.
  6. 제1항에 있어서, 상기 스위치들을 NMOS 트랜지스터인 것이 특징인 가변이득단을 내재한 ΔΣ A/D 변환기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950010740A 1995-05-02 1995-05-02 가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기 KR0155622B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019950010740A KR0155622B1 (ko) 1995-05-02 1995-05-02 가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기
JP7321509A JP2813565B2 (ja) 1995-05-02 1995-12-11 可変利得端を内蔵するデルタシグマアナログディジタル変換器
US08/641,935 US5821890A (en) 1995-05-02 1996-05-02 ΔΣ analog-to-digital converter having built-in variable-gain end

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950010740A KR0155622B1 (ko) 1995-05-02 1995-05-02 가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기

Publications (2)

Publication Number Publication Date
KR960043544A true KR960043544A (ko) 1996-12-23
KR0155622B1 KR0155622B1 (ko) 1998-12-15

Family

ID=19413587

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950010740A KR0155622B1 (ko) 1995-05-02 1995-05-02 가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기

Country Status (3)

Country Link
US (1) US5821890A (ko)
JP (1) JP2813565B2 (ko)
KR (1) KR0155622B1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6445320B1 (en) 1919-11-27 2002-09-03 Yamaha Corporation A/D conversion apparatus
US6005500A (en) * 1997-06-06 1999-12-21 Rosemount, Inc. Transmitter with improved analog to digital converter
US6218972B1 (en) * 1997-09-11 2001-04-17 Rockwell Science Center, Inc. Tunable bandpass sigma-delta digital receiver
US6160859A (en) * 1998-10-19 2000-12-12 Motorola, Inc. Integrated multi-mode bandpass sigma-delta receiver subsystem with interference mitigation and method of using the same
US6456219B1 (en) 2000-02-22 2002-09-24 Texas Instruments Incorporated Analog-to-digital converter including two-wire interface circuit
US6614375B2 (en) * 2001-09-19 2003-09-02 Texas Instruments Incorporated Sigma-delta analog-to-digital converter having improved reference multiplexer
US6677876B1 (en) 2002-08-27 2004-01-13 Motorola, Inc. Differential sigma-delta DAC with dynamic spectral shaping
GB0611639D0 (en) * 2006-06-12 2006-07-19 Global Silicon Ltd A sigma-delta modulator
GB0614259D0 (en) * 2006-07-18 2006-08-30 Global Silicon Ltd A debouncing circuit
JP4809450B2 (ja) * 2009-02-26 2011-11-09 パナソニック株式会社 デルタシグマad変調器
JP5198427B2 (ja) * 2009-12-29 2013-05-15 ザインエレクトロニクス株式会社 シグマデルタ変調器
EP2498400A1 (en) * 2011-03-11 2012-09-12 Dialog Semiconductor GmbH A delta-sigma modulator approach to increased amplifier gain resolution
US10461771B2 (en) * 2018-03-20 2019-10-29 Texas Instruments Incorporated Sigma-delta analog-to-digital converter with multiple counters

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5461454A (en) * 1977-10-07 1979-05-17 Gen Electric Charge transfer type ad converter circuit
US4439756A (en) * 1982-01-20 1984-03-27 International Telephone And Telegraph Corporation Delta-Sigma modulator with switch capacitor implementation
BE899174A (nl) * 1984-03-16 1984-09-17 Bell Telephone Mfg Besturingsketen met terugkoppeling en met geschakelde schakelaars en sigma-delta modulator waarin deze wordt toegepast.
JPS62225084A (ja) * 1986-03-27 1987-10-03 Canon Inc 映像信号処理回路
JPS63262921A (ja) * 1987-04-20 1988-10-31 Nec Corp A/d変換回路
JPS63286024A (ja) * 1987-05-19 1988-11-22 Ricoh Co Ltd アナログ電圧のデジタル変換装置
JPH04114562A (ja) * 1990-09-05 1992-04-15 Canon Inc 画像読取装置
GB2252829B (en) * 1991-02-15 1994-10-19 Crystal Semiconductor Corp Method and apparatus for decreasing the interference and noise sensitivity of a ratiometric converter type of circuit
US5541599A (en) * 1993-06-30 1996-07-30 Crystal Semiconductor Corporation Data independent loading of a reference in a discrete time system
US5548833A (en) * 1994-06-03 1996-08-20 Transwitch Corporation Data independent automatic gain control circuit for telecommunication applications
US5581213A (en) * 1995-06-07 1996-12-03 Hughes Aircraft Company Variable gain amplifier circuit

Also Published As

Publication number Publication date
JPH08307275A (ja) 1996-11-22
KR0155622B1 (ko) 1998-12-15
US5821890A (en) 1998-10-13
JP2813565B2 (ja) 1998-10-22

Similar Documents

Publication Publication Date Title
US4742331A (en) Digital-to-time converter
EP0508360B1 (en) Sampled band-gap voltage reference circuit
KR960043544A (ko) 가변이득단을 내재한 델타시그마 아날로그 디지탈 변환기
JP3132132B2 (ja) D/a変換器
KR960030556A (ko) 전압 폴로워 증폭기 구조의 완전 차동 플래시 아날로그/디지탈 변환기
KR930015372A (ko) 디지탈-아날로그 신호 변환장치
US5633637A (en) Digital-to-analog converter circuit
KR900012442A (ko) 단일 저항성 스트링을 갖는 디지탈 대 아나로그 변환기
KR970705229A (ko) IF 증폭기/제한기(IF Amplifiers/Limiters)
JPH09167965A (ja) 基準電圧発生回路
US5311142A (en) Amplifier circuit with gain that does not vary with power supply fluctuations
KR950002247A (ko) 아날로그 디지탈 변환기
JPH10112654A (ja) 電流セグメント方式ディジタル・アナログ変換器
KR100282443B1 (ko) 디지탈/아날로그 컨버터
JPS57202125A (en) Variable reference voltage generating circuit
JP3189077B2 (ja) Σδad変換器
JP2576222B2 (ja) ディジタルーアナログ変換器
US4864304A (en) Analog voltage signal comparator circuit
KR20000009812A (ko) 디지털-아날로그 변환기
KR920015697A (ko) 이득제어장치
JPH07106872A (ja) 高スルーレート演算増幅器
KR970019102A (ko) 아날로그/디지탈 변환기
KR970068140A (ko) 출력 특성이 조정된 전자 볼륨 회로
KR200195103Y1 (ko) 전압스케일링 및 챠지스케일링 디지털/아나로그변환기
RU1788568C (ru) Инвертирующий усилитель

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050620

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee