KR960032898A - 디지탈 제어신호로 콘덕턴스를 조정할 수 있는 집적회로 - Google Patents

디지탈 제어신호로 콘덕턴스를 조정할 수 있는 집적회로 Download PDF

Info

Publication number
KR960032898A
KR960032898A KR1019960001861A KR19960001861A KR960032898A KR 960032898 A KR960032898 A KR 960032898A KR 1019960001861 A KR1019960001861 A KR 1019960001861A KR 19960001861 A KR19960001861 A KR 19960001861A KR 960032898 A KR960032898 A KR 960032898A
Authority
KR
South Korea
Prior art keywords
conductance
value
signal
control signal
integrated circuit
Prior art date
Application number
KR1019960001861A
Other languages
English (en)
Other versions
KR0172172B1 (ko
Inventor
보드리 장-마리
샤몽 슬레이만
Original Assignee
미쉘 꼴롱브
뷜 에스. 에이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쉘 꼴롱브, 뷜 에스. 에이. filed Critical 미쉘 꼴롱브
Publication of KR960032898A publication Critical patent/KR960032898A/ko
Application granted granted Critical
Publication of KR0172172B1 publication Critical patent/KR0172172B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/28Impedance matching networks
    • H03H11/30Automatic matching of source impedance to load impedance
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/20Modifications of basic electric elements for use in electric measuring instruments; Structural combinations of such elements with such instruments
    • G01R1/203Resistors used for electric measuring, e.g. decade resistors standards, resistors for comparators, series resistors, shunts
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B11/00Automatic controllers
    • G05B11/01Automatic controllers electric
    • G05B11/14Automatic controllers electric in which the output signal represents a discontinuous function of the deviation from the desired value, i.e. discontinuous controllers
    • G05B11/18Multi-step controllers

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Logic Circuits (AREA)
  • Analogue/Digital Conversion (AREA)
  • Manipulation Of Pulses (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Networks Using Active Elements (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 고정된 상대 정확도 Δp로서의 스텝으로 부호화된 디지탈 제어신호(17)수단에 의해 정확한 값(exact value)을 양자화하기 위하여 조정되는 적어도 하나의 콘덕턴스(6)를 포함하는 직접회로에 관한 것이다.
본 콘덕턴스(6)는 스텝값을 한정하는 각각의 콘덕턴스 요소로 이루어지며, 상기 콘덕턴스 요소의 각각은 상기 콘덕턴스(6) 값의 단일 레벨이 상기 디지탈 제어신호(17)의 두개의 연속적 레벨값에 해당하도록 치수화되어 있으며, 만일 상기 디지탈 제어신호(17)의 두개의 레벨값의 처음 레벨값이 정확한 값보다 낮으면, 대응하는 콘덕턴스 요소가 인에이블되고, 혹은 처음 레벨값이 정확한 값보다 높으면, 대응하는 콘덕턴스 요소가 디스에이블된다.
따라서, 상기 콘덕턴스(6)의 조정된 값은, 상기 정확한 값을 사이에 둔 두개의 값 사이에서 변동하지 않으며, 일정한 상대 정확도 Δp로서 정확한 값과 동등하게 된다. 이러한 형의 콘덕턴스는 고주파통신 직접회로에서 사용가능하다.

Description

디지탈 제어신호로 콘덕턴스를 조정할 수 있는 직접회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용된 구동회로를 보이는 도면,
제3도는 본 발명을 적용한 집적된 조정가능 콘덕턴스들을 보이는 도면.

Claims (7)

  1. 고정된 상대 정확도 Δp로써 정확한 값(exact value)을 양자화하기 위하여 스텝값으로 부호화된 디지탈 제어신호(17) 수단에 의해 조정되는 적어도 하나의 콘덕턴스(6)를 포함하며, 이 콘덕턴스(6)는 스텝값을 한정하는 각각의 콘덕턴스 요소로 이루어진 집적회로에 있어서, 상기 콘덕턴스 요소의 각각은 상기 콘덕턴스(6)값의 단일 레벨이 상기 디지탈 제어신호(17)의 두개의 연속적 레벨값에 해당하도록 치수화되어 있는 것을 특징으로 하며, 만일 상기 디지탈 제어신호(17)의 두개의 레벨값의 처음 레벨값이 정확한 값보다 낮으면, 대응하는 콘덕턴스 요소가 인에이블되고, 혹은 상기 디지탈 제어신호(17)의 두개가 레벨값의 처음 레벨값이 정확한 값보다 높으면, 대응하는 콘덕턴스 요소가 디스에이블되는 것을 특징으로 하는 집적회로.
  2. 제1항에 있어서, 이 집적회로는 상기 디지탈 제어신호(17)를 어떤 신호(15)에 의해 정해진 주파수로서 샘플하는 논리유닛(4)을 포함하며, 이 논리유닛(4)은 디지탈 구동신호(21)를 발생시키고, 이 디지탈 구동신호(21)는 상기 신호(17)에 있어서의 q개의 비트들이 1일 때 상기 콘덕턴스(6)에서의 q개의 콘덕턴스 요소를 인에이블하게 하며, 상기 디지탈 구동신호(21)의 q번째 비트는 상기 디지탈 제어신호(17)의 2q-2번째 비트가 1로 샘플되면 1로 세트되고, 상기 디지탈 제어신호(17)의 2q-2번째 비트가 0으로 샘플되면 0으로 세트되는 것을 특징으로 하는 디지탈 제어신호(17) 수단에 의해 조정되는 적어도 하나의 콘덕턴스(6)를 포함하는 집적회로.
  3. 제1항에 있어서, 이 집적회로는 논리유닛(4)을 포함하며, 이 논리유닛(4)은 디지탈 구동신호(21)를 발생시키고, 이 디지탈 구동신호(21)는 상기 신호(17)에 있어서의 q개의 비트들이 1일 때 상기 콘덕턴스(6)에서의 q개의 콘덕턴스 요소를 인에이블하게 하며, 상기 디지탈 구동신호(21)의 q번째 비트는 상기 디지탈 제어신호(17)의 2q-1번째 비트가 1로 스위칭되면 1로 세트되고, 상기 디지탈 제어신호(17)의 2q-2번째 비트가 0으로 스위칭되면 0으로 세트되는 것을 특징으로 하는 디지탈 제어신호(17) 수단에 의해 조정되는 적어도 하나의 콘덕턴스(6)를 포함하는 집적회로.
  4. 제1항에 있어서, 이 집적회로는 콘덕턴스(7)를 포함하며, 이 콘덕턴스(7)는 각각이 스텝값을 한정하는 콘덕턴스 요소를 포함하고, 각 콘덕턴스 요소는 하나의 콘덕턴스값 레셀이 상기 디지탈 제어신호값의 하나의 레벨에 해당하도록 치수화되어 있으며, 상기 제어신호(17)에 있어서 값이 1인 비트의 각각은 상기 콘덕턴스(7)의 콘덕턴스 요소의 하나를 인에이블하며, 값이 0인 비트의 각각은 상기 콘덕턴스(7)의 콘덕턴스 요소의 하나를 디스에이블하는 것을 특징으로 하는 디지탈 제어신호(17) 수단에 의해 조정되는 적어도 하나의 콘덕턴스(6)를 포함하는 집적회로.
  5. 제4항에 있어서, 이 집적회로는 2진신호(22)를 발생시키는 비교기(1)를 포함하며, 상기 2진신호(22)의 제1상태는 집적회로의 외부에 있는 콘덕턴스(8)의 정확한 값보다 낮은 값인 콘덕턴스(7)의 콘덕턴스값에 해당하는 상태이며, 상기 2진신호(22)의 제2상태는 집접회로의 외부에 있는 콘덕턴스(8)의 정확한 값보다 높은 값인 콘덕턴스(7)의 콘덕턴스값에 해당하는 상태인 것을 특징으로 하는 디지탈 제어신호(17) 수단에 의해 조정되는 적어도 하나의 콘덕턴스(6)를 포함하는 집적회로.
  6. 제5항에 있어서, 이 집적회로는 논리유닛(2)을 포함하며, 이 논리유닛(2)은 어떤 신호(15)에 의해 주어진 주파수로서 상기 신호(22)를 샘플하며, 또한 이 논리유닛(2)이 상기 신호(22)가 제1상태인 것을 샘플하면 p번째 비트가 1로 세트된 디지탈 신호(20)를 발생시키고, 상기 신호(22)가 제2상태인 것을 샘플하면 p번째 비트가 0으로 세트된 디지탈 신호(20)를 발생시키는 논리유닛(2)인 것을 특징으로 하는 디지탈 제어신호(17) 수단에 의해 조정되는 적어도 하나의 콘덕턴스(6)를 포함하는 집적회로.
  7. 제6항에 있어서, 상기 논리유닛(2)은 카운터(31) 및 조합회로(34)를 포함하며, 이 카운터(31)는 상기 신호(22)가 제1상태이면 증가되고, 상기 신호(22)가 제2상태이면 감소되는 카운터(31)이고, 상기 조합회로(34)는 상기 카운터(31)에 의해 주어진 값과 동일한 값의 갯수만큼 신호(20)의 비트의 p개를 1로 세트하는 조합회로(34)인 것을 특징으로하는 디지탈 제어신호(17) 수단에 의해 조정되는 적어도 하나의 콘덕턴스(6)를 포함하는 집적회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960001861A 1995-02-08 1996-01-25 디지탈 제어신호로 콘덕턴스를 조정할 수 있는 집적회로 KR0172172B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9501458A FR2730365A1 (fr) 1995-02-08 1995-02-08 Circuit integre avec conductance reglable a partir d'un signal numerique de consigne
FR95-1458 1995-02-08

Publications (2)

Publication Number Publication Date
KR960032898A true KR960032898A (ko) 1996-09-17
KR0172172B1 KR0172172B1 (ko) 1999-03-30

Family

ID=9475954

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960001861A KR0172172B1 (ko) 1995-02-08 1996-01-25 디지탈 제어신호로 콘덕턴스를 조정할 수 있는 집적회로

Country Status (7)

Country Link
US (1) US5652538A (ko)
EP (1) EP0726651B1 (ko)
JP (1) JPH08274582A (ko)
KR (1) KR0172172B1 (ko)
CA (1) CA2169021C (ko)
DE (1) DE69612681T2 (ko)
FR (1) FR2730365A1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1995035228A1 (en) * 1994-06-22 1995-12-28 Intra Development A/S Anti-theft battery
US5990725A (en) * 1997-06-30 1999-11-23 Maxim Integrated Products, Inc. Temperature measurement with interleaved bi-level current on a diode and bi-level current source therefor
SE518573C2 (sv) * 1997-12-04 2002-10-22 Ericsson Telefon Ab L M Elektronisk krets resp. omkopplare för styrning av konduktans samt förfarande för tillverkning av dylik krets
US6037803A (en) * 1997-12-12 2000-03-14 Micron Electronics, Inc. Integrated circuit having two modes of I/O pad termination
US6040714A (en) * 1997-12-12 2000-03-21 Micron Electronics, Inc. Method for providing two modes of I/O pad termination
SE524561C2 (sv) * 2000-04-25 2004-08-24 Intra Internat Ab Strömmätningskrets med två mätområden
US20040113494A1 (en) * 2000-09-01 2004-06-17 Karuppana Samy V. Daytime running light control using an intelligent power management system
JP2003192773A (ja) * 2001-12-26 2003-07-09 Mitsui Chemicals Inc 生体吸収性ポリヒドロキシカルボン酸及びその製造法
US7872454B2 (en) * 2003-08-21 2011-01-18 Marvell World Trade Ltd. Digital low dropout regulator
GB0324516D0 (en) * 2003-10-21 2003-11-26 Ibm A low power digital adaptive termination network
GB0328574D0 (en) * 2003-12-10 2004-01-14 Ibm Electronic component value trimming systems
JP5165214B2 (ja) * 2006-06-26 2013-03-21 オンセミコンダクター・トレーディング・リミテッド 半導体装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4667337A (en) * 1985-08-28 1987-05-19 Westinghouse Electric Corp. Integrated circuit having outputs configured for reduced state changes
US4707620A (en) * 1986-07-22 1987-11-17 Tektronix, Inc. Adjustable impedance driver network
DE3923662A1 (de) * 1989-07-18 1991-01-24 Leybold Ag Schaltungsanordnung zum automatischen abstimmen eines anpassungsnetzwerks
US5039879A (en) * 1990-02-02 1991-08-13 Grumman Aerospace Corp. Digitally programmable gain normalization circuit
IT1249299B (it) * 1991-04-30 1995-02-22 Sgs Thomson Microelectronics Circuito integrato con componenti passivi trimmabili
US5589789A (en) * 1993-10-16 1996-12-31 Nec Corporation Bus driver circuit for high-speed data transmission
US5552744A (en) * 1994-08-11 1996-09-03 Ltx Corporation High speed IDDQ monitor circuit

Also Published As

Publication number Publication date
EP0726651A1 (fr) 1996-08-14
DE69612681T2 (de) 2002-02-07
FR2730365B1 (ko) 1997-03-07
JPH08274582A (ja) 1996-10-18
US5652538A (en) 1997-07-29
CA2169021A1 (fr) 1996-08-09
FR2730365A1 (fr) 1996-08-09
CA2169021C (fr) 2000-01-11
EP0726651B1 (fr) 2001-05-09
DE69612681D1 (de) 2001-06-13
KR0172172B1 (ko) 1999-03-30

Similar Documents

Publication Publication Date Title
KR960032898A (ko) 디지탈 제어신호로 콘덕턴스를 조정할 수 있는 집적회로
EP0647025A1 (en) Delay circuit
WO2002095531A3 (en) Circuit having a controllable slew rate
EP0810731A3 (en) Voltage-controlled transistor drive circuit
KR900019352A (ko) 디지탈 볼륨의 열화방지회로
EP0347031A2 (en) Adjusting apparatus for adjusting sound volume or sound quality
KR970701948A (ko) 신호 수신 및 신호 처리 유니트(signal peceiving and signal processing unit)
KR970055599A (ko) 전송 데이타 정형 장치
EP0389936A3 (en) Level and edge sensitive input circuit
KR970029744A (ko) 기준전압 발생회로
KR970055205A (ko) 브러쉬리스 모터의 기동회로 및 방법
US20020070774A1 (en) High precision receiver with skew compensation
KR970031383A (ko) 디지털신호 뮤트방법과 디지털신호 뮤트방법을 이용하는 디지털신호처리장치와 디지털신호 기록장치(method for muting a digital signal and a digital signal recording apparatus and a digital signal processing apparatus employing the digital signal muting method)
US5706221A (en) Mehtod and apparatus for recovering digital data from baseband analog signal
GB2263206A (en) Frequency synthesizers
KR860003713A (ko) 발진기용 동기화 회로
KR870007588A (ko) 반도체 레이저 구동장치의 긴급 리셋회로
KR900005654Y1 (ko) 저역통과 필터의 통과 대역 조절회로
KR950007419A (ko) 적응적 클램핑 회로
JPH08223009A (ja) Pwm信号変調復調回路
KR960007104Y1 (ko) 디지탈/아날로그 변환기
EE200000556A (et) Demodulaatori skeem
KR100307624B1 (ko) 디지탈음량조절장치
KR960008369Y1 (ko) 디지탈/아날로그 변환기
EP0622963A3 (en) Apparatus for adaptively tuning to a received periodic signal

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010929

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee