KR960028028A - Time Switch Matching Device and Method for 4 Channels per Board in Signal Processing Assembly (STCA) in Electronic Switching System - Google Patents

Time Switch Matching Device and Method for 4 Channels per Board in Signal Processing Assembly (STCA) in Electronic Switching System Download PDF

Info

Publication number
KR960028028A
KR960028028A KR1019940040393A KR19940040393A KR960028028A KR 960028028 A KR960028028 A KR 960028028A KR 1019940040393 A KR1019940040393 A KR 1019940040393A KR 19940040393 A KR19940040393 A KR 19940040393A KR 960028028 A KR960028028 A KR 960028028A
Authority
KR
South Korea
Prior art keywords
time switch
stca
matching
board
channels per
Prior art date
Application number
KR1019940040393A
Other languages
Korean (ko)
Other versions
KR0148409B1 (en
Inventor
박성빈
김준
안광복
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019940040393A priority Critical patent/KR0148409B1/en
Publication of KR960028028A publication Critical patent/KR960028028A/en
Application granted granted Critical
Publication of KR0148409B1 publication Critical patent/KR0148409B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

본 발명은 전전자 교환기 내 STCA 보드 내부로 타임 스위치와의 접속 기능을 담당하는 타임 스위치 정합부를 포함시켜 현재 1키보드 당 1개 채널의 구성을 가지는 STCA 도를 1개 보드 당 4개 채널을 처리토록 하는, 전전자 교환기 내 신호처리어셈블리(STCA) 1개 보드 당 4채널을 위한 타임 스위치 정합장치 및 방법에 관한 것으로, 기존에 사용하고 있는 타임 스위치 정합방식은 주문형 반도체를 사용하므로써 비경제적일 뿐더러, 타임 스위치 장치가 STCA 외부에 설계되어 있어 보드상의 구성이 비합리적이고, 기능과 회로 구현 방법이 적당하지 못한 문제점이 있는 바, 본 발명은 종래의 이런 문제점을 해결하기 위해, 주문형 반도체 대신 프로그램 내장이 가능하나 프로그램블 소자를 사용하여 속도정합장치 칩 1개 당 4개의 채널을 처리토록 하고, 이를 같은 STCA 보드 내에 구현하므로써, 신호 선간의 간섭을 최소화 하며, 보다 집적도를 높이면서 그 유지보수를 원할 하게 할수 있어 안정도 및 신뢰도를 향상시키는 효과가 있다.The present invention includes a time switch matching part that functions to connect with the time switch inside the STCA board in the electronic switchboard, so that the STCA diagram currently having one channel configuration per keyboard can be processed four channels per board. The present invention relates to a time switch matching device and a method for four channels per signal processing assembly (STCA) in an electronic switching system, and the existing time switch matching method is not economical by using a custom semiconductor. Since the time switch device is designed outside the STCA, there is a problem that the configuration on the board is unreasonable and the function and the method of implementing the circuit are not appropriate. In order to solve this problem in the related art, a program may be embedded instead of a custom semiconductor. One channel is used to process four channels per speed-matcher chip, and the same STCA Implementing on board minimizes interference between signal lines, improves integration, and facilitates maintenance, resulting in improved stability and reliability.

Description

전전자 교환기 내 신호처리어셈블리(STCA) 1개 보드 당 4채널을 위한 타임 스위치 정합장치 및 방법Time Switch Matching Device and Method for 4 Channels per Board in Signal Processing Assembly (STCA) in Electronic Switching System

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명에 의한 타임 스위치 정합장치 블럭도, 제2도는 상기 제1도의 동작 순서를 설명하는 타이밍도이다.FIG. 1 is a block diagram of a time switch matching device according to the present invention, and FIG. 2 is a timing chart for explaining the operation procedure of FIG.

Claims (3)

전전자 교환기 내에서 사용되는 타임 스위치 정합장치에 있어서, 어드레스 버스, 데이타 버스, 칩 선택단자 등을 포함하여 이루어져 다중 프로토콜 처리장치와 타임 스위치 정합 장치를 연결하는 중앙장치 정합부(1)와; 칩 내부의 오동작 상태를 파악하여, 상기 중앙처리장치 정합부(1)에서 에러 발생시 중앙처리장치 정합부(1)의 오동작 상태를 다중 프로토콜 처리장치에 보고하고, 이 오동작 상태를 알아 보기 쉽도록 하는 상태 레지스터부(2)와; 속도 정합부(4)로부터 입력되는 직렬 데이타를 공급받아 타임 스위치로 전송하거나, 반대로 같은 속도로 데이타를 타임 스위치에서 받아 속도 정합부(4)로 전송하는 타임 스위치 정합부(3)와; 상기 타임 스위치 정합부(3)로부터 공급된 데이타의 속도를 변경하는 속도 정합부(4)와; 데이타의 입/출력시 정확하게 전송되었는지를 파악하여 데이타 전송의 신뢰성을 확보하기 위해 패리터 검사를 실시하며, 오류 발생시 전송된 데이타의 내용을 무시하는 패리터 발생 및 검사부(5)와; 칩 내부에서 사용되어지는 클럭을 보드로부터 공급받아 적절히 변환하여 사용하는 클럭 공급부(6) 및; 속도 정합부(4)를 통해 64KHz 직렬 데이타로 변환된 데이타를 다중 프로토콜 처리장치로 입력하기 위해, 이들을 정합하는 송/수신 정합부(7)로 구성됨을 특징으로 하는 전전자 교환기내 신호처리어셈블리(STCA) 1개 보드 당 4채널을 위한 타임 스위치 정합장치.A time switch matching device used in an electronic switch, comprising: a central device matching section (1) comprising an address bus, a data bus, a chip selection terminal, and the like to connect a multi-protocol processing device and a time switch matching device; By identifying a malfunction state inside the chip, when the error occurs in the CPU matching unit 1, reports the malfunction state of the CPU matching unit 1 to the multi-protocol processor, and makes it easy to identify the malfunction state. A status register section 2; A time switch matching unit 3 which receives serial data input from the speed matching unit 4 and transmits the same to the time switch, or conversely receives data from the time switch at the same speed and transmits the data to the speed matching unit 4; A speed matching section 4 for changing the speed of the data supplied from the time switch matching section 3; A parrer generation and inspection unit (5) which performs parity check to determine whether data is correctly transmitted and received when inputting / outputting data and to ensure reliability of data transmission; A clock supply unit 6 which receives a clock used in the chip from a board and converts the clock appropriately; In order to input data converted into 64KHz serial data through the speed matching section 4 into a multi-protocol processing apparatus, a signal processing assembly in an electronic switching system comprising a transmission / reception matching section 7 matching them. STCA) Time switch matching device for 4 channels per board. 전전자 교환기 내에 사용되는 타임 스위치 정합장치 구현 방법에 있어서, 신호처리어셈블리(STCA) 보드 외부에 설계되어 있는 타임 스위치 정합장치를 프로그램 내장이 가능한 프로그램블 소자를 사용하여 속도정합 장치 하나 당 4개의 채널을 처리토록 하고, 상기 4개의 채널을 처리하는 속도정합장치와 타임 스위치 정합장치를 STCA 하나의 보드내에 각각 설계하여 STCA 하나의 보드 당 4개의 채널을 처리토록 하는 것을 특징으로 하는 전전자 교환기 내 신호처리어셈블리(STCA) 1개 보드 당 4 채널을 위한 타임 스위치 정합방법.A method of implementing a time switch matching device used in an electronic switch, comprising four channels per speed matching device using a programmable element in which a time switch matching device designed outside of a signal processing assembly (STCA) board is programmable. And a speed matching device and a time switch matching device for processing the four channels are designed in each STCA board to process four channels per STCA board. Processing assembly (STCA) Time switch matching method for 4 channels per board. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019940040393A 1994-12-31 1994-12-31 Apparatus for matching time switch for signal transmit circuit assembly in telephone switch KR0148409B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940040393A KR0148409B1 (en) 1994-12-31 1994-12-31 Apparatus for matching time switch for signal transmit circuit assembly in telephone switch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940040393A KR0148409B1 (en) 1994-12-31 1994-12-31 Apparatus for matching time switch for signal transmit circuit assembly in telephone switch

Publications (2)

Publication Number Publication Date
KR960028028A true KR960028028A (en) 1996-07-22
KR0148409B1 KR0148409B1 (en) 1998-11-02

Family

ID=19406141

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940040393A KR0148409B1 (en) 1994-12-31 1994-12-31 Apparatus for matching time switch for signal transmit circuit assembly in telephone switch

Country Status (1)

Country Link
KR (1) KR0148409B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100347847B1 (en) * 2000-01-14 2002-08-07 주식회사 머큐리 No. 7 SIGNAL TERMINAL APPARATUS FOR USE IN AN EXCHANGE

Also Published As

Publication number Publication date
KR0148409B1 (en) 1998-11-02

Similar Documents

Publication Publication Date Title
EP1696334A3 (en) Device for and method of generating interrupt signals
KR970059947A (en) Data processing system and method for accessing external device
KR860008498A (en) In-device bus service system (機器 內 bus 利 用 system)
KR960028028A (en) Time Switch Matching Device and Method for 4 Channels per Board in Signal Processing Assembly (STCA) in Electronic Switching System
JPS5713530A (en) Data transfer fault processing system
US6430198B1 (en) Apparatus and method of reducing packet length count processing
KR0183197B1 (en) An electronic switching system
KR0128714Y1 (en) Keyboard connection device
KR960027833A (en) Packet integration test apparatus and method of electronic switch
SU1115064A2 (en) Device for checking wiring
KR950023128A (en) Link Processing System of Electronic Switching System with Memory and Line Matching (BPIB-E)
KR890016468A (en) Semiconductor integrated circuit device
KR0153914B1 (en) Phase detector using reference clock
JP2001051026A (en) Electronic-circuit monitoring apparatus
KR100242691B1 (en) Circuit for controlling count of a up/down counter
SU1341678A1 (en) Device for rope-up mounting
KR930001793B1 (en) Main-c.p.u. watching apparatus
KR840005224A (en) Data communication terminal device
KR940018756A (en) Bus interface circuit
KR910021067A (en) Transmission Clock Search Circuit of Serial Interface Device
KR960012839A (en) Primary Group Speed and Basic Speed Multiplexing Subscriber Board Test Device for Electronic Switching System
KR910002172A (en) Multiple Communication Methods and Circuits for Unfixed Master / Slave Systems
KR920013179A (en) Data Transceiver Circuit of Fieldbus Interface Board
KR20000000940A (en) Test system for integrated circuit package use and timing error measuring method thereof
KR970013910A (en) Computer with PnP Modem with Plug and Play Capability for Modem Reset in Modem Down due to External Communication Failure

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070521

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee