KR960027732A - 비동기 전달모드 망 정합 회로팩 - Google Patents
비동기 전달모드 망 정합 회로팩 Download PDFInfo
- Publication number
- KR960027732A KR960027732A KR1019940036125A KR19940036125A KR960027732A KR 960027732 A KR960027732 A KR 960027732A KR 1019940036125 A KR1019940036125 A KR 1019940036125A KR 19940036125 A KR19940036125 A KR 19940036125A KR 960027732 A KR960027732 A KR 960027732A
- Authority
- KR
- South Korea
- Prior art keywords
- transmission
- receiving
- signal
- information
- control
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5603—Access techniques
- H04L2012/5609—Topology
- H04L2012/5613—Bus (including DQDB)
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5638—Services, e.g. multimedia, GOS, QOS
- H04L2012/5646—Cell characteristics, e.g. loss, delay, jitter, sequence integrity
- H04L2012/5652—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
- H04L2012/5653—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5678—Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
- H04L2012/5681—Buffer or queue management
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Communication Control (AREA)
Abstract
본 발명은 비동기 전달모드(ATM) 망 정합 회로팩에 관한 것으로, 시스템버스에 접속되어 제어 명령 신호를 출력하는 시스템버스접속수단(21); 고속 데이타 버스에 연결되고 상기 시스팀 버스 접속수단(21)에 접속하며 송신 셀 관련 정보 및 송신부 상태정보를 출력하는 송신수단(22); 상기 송신수단(22) 및 상기 시스팀 버스접속수단(21)에 연결되어 수신 셀관련정보 및 수신수단 상태 정보를 출력하는 수신수단(23); 상기 송신수단(22)으로 부터 송신 셀 관련 정보를 수신하여 송신가능 신호를 제공하고 상기 수신수단(23)으로 수신 셀 관련 정보를 제공하여 수신 가능신호를 전달받으며 물리 계층 상태 정보를 출력하는 물리계층수단(24); 상기 물리 계층수단(24)으로 부터의 데이타를 신호 변환하여 송신 선로로 출력하도록 하는 제1 신호 변환수단(25); 수신 선로로 부터의 데이타를 입력받아 신호 변환하여 출력하는 제2 신호 변환수단(26); 상기 제2 신호 변환수단(26)으로 부터의 수신 데이타를 입력받아 클럭 및 데이타를 상기 물리 계층수단(24)으로 제공하는 클럭 복원 및 재타이밍수단(27); 상기 클럭 복원 및 재타이밍수단(27)으로 부터의 클럭을 입력받아 복원 클럭을상기 고속 데이타 버스로 출력하는 고정 비트율 정보 송신 복원 클럭 분주수단(28); 및 상기 수신수단(23)으로 부터의 수신 관련 정보를 입력받아 루프 신호에 의해 송신 정보로 상기 송신수단(22)으로 제공하는 루프백 버퍼수단(29)을 구비하는 것을 특징으로 한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용된 ATM망 정합장치의 구성 예시도.
Claims (10)
- 비동기 전달모드(ATM;Asynchronous Transfer Mode)를 사용하는 광대역 ISDN 또는 사설통신망에 협대역ISDN 단말장치들 또는 이더넷들과 같은 사설통신망 또는 비디오정합수단 또는 임의의 사용자 정보를 시스템버스와 고속데이타 버스 수단을 사용하여 정합하여 단독 또는 복합적으로 통신하고자 하는 시스템에 있어서, 시스템버스에 접속되어제어 명령 신호를 출력하는 시스템버스접속수단(21); 고속 데이타 버스에 연결되고 상기 시스팀 버스 접속수단(21)에 접속하며 송신 셀 관련 정보 및 송신부 상태정보를 출력하는 송신수단(22); 상기 송신수단(22) 및 상기 시스팀 버스접속수단(21)에 연결되어 수신셀 관련 정보 및 수신수단 상태 정보를 출력하는 수신수단(23); 상기 송신수단(22)으로 부터 송신 셀 관련 정보를 수신하여 송신 가능 신호를 제공하고 상기 수신수단(23)으로 수신 셀 관련 정보를 제공하여 수신 가능 신호를 전달받으며 물리 계층 상태 정보를 출력하는 물리계층 수단(24); 상기 물리 계층수단(24)으로 부터의 데이타를 신호 변환하여 송신 선로로 출력하도록 하는 제1 신호 변환수단(25); 수신 선로로 부터의 데이타를 입력받아 신호 변환하여출력하는 제2 신호 변환수단(26); 상기 제2 신호 변환수단(26)으로 부터의 수신 데이타를 입력받아 클럭 및 데이타를 상기 물리 계층수단(24)으로 제공하는 클럭 복원 및 재타이밍수단(27); 상기 클럭 복원 및 재타이밍수단(27)으로 부터의 클럭을 입력받아 복원클럭을 상기 고속 데이타 버스로 출력하는 고정 비트율 정보 송신 복원 클럭 분주수단(28); 및 상기 수신수단(23)으로 부터의 수신 관련 정보를 입력받아 루프 신호에 의해 송신 정보로 상기 송신수단(22)으로 제공하는 루프백 버퍼수단(29)을 구비하는 것을 특징으로 하는 비동기 전달 모드 망 정합 회로팩.
- 제1항에 있어서, 상기 송신수단(22)은, 상기 시스템 버스 접속수단(21)에 접속되어 송신 제어 메모리 관련정보를 출력하는 송신 정보 제어 메모리 접속부(31); 상기 시스템 버스 접속수단(21) 및 상기 송신 정보 제어 메모리 접속부(31)에 접속되어 가변 비트율 송신 정보 저장 메모리 관련 정보를 출력하는 가변 비트율 송신 정보 저장 메모리 접속부(32); 상기 송신 정보 제어 메모리 접속부(31) 및 가변 비트율 송신 정보 저장 메모리 접속부(32)에 연결되어 송신 셀관련 정보 및 고정 비트율 정보 송신 완료 신호를 출력하는 AAL 및ATM 계층 송신소자(34); 상기 AAL 및 ATM 계층 송신소자(34) 및 상기 가변 비트율 송신 정보 저장 메모리접속부(32)에 접속하여 상기 고속 데이타 버스로부터의 송신 데이타를 입력받아 송신부 상태 정보를 출력하는고정 비트율 송신 정보 접속부(33); 및 상기 AAL 및 ATM 계층 송신소자(34)로부터의 송신 셀 데이타 및송신 유효셀 준비 신호를 입력받아 물리계층으로 송신 셀 관련 정보를 제공하는 송신셀 정합타이밍 조정 프로그램 소자(35)를 구비하고 있는 것을 특징으로 하는 비동기 모드 망 정합 회로팩.
- 제2항에 있어서, 상기 송신 정보 제어 메모리 접속부(31)는, 상기 시스템 버스 접속수단(21)과 제어 및 응답신호를 송수신하고 상기 AAL 및 ATM 계층 송신소자(34)로 부터의 제어 신호를 송수신하며 버퍼 제어신호 및 메모리 제어 신호를 출력하는 송신 제어 메모리 제어 회로부(311); 상기 송신 제어 메모리 제어 회로부(311)로부터의 메모리 제어 신호를 입력받고 상기 AAL 및 ATM 계층 송신소자(34)에 연결되는 송신 제어 메모리(312); 상기 시스템 버스 접속수단(21)으로 부터의 어드레스 신호를 입력받고 상기 송신 제어 메모리 제어회로부(311)로 부터의 버퍼 제어 신호를 입력받으며송신 제어 메모리 어드레스 신호를 상기 송신 제어 메모리(312)로 제공하는 어드레스 버퍼부(313); 상기 시스템 버스접속수단(21)으로 부터의 데이타 신호를 입력받고 상기 송신 제어 메모리 제어회로부(311)로 부터의 버퍼 제어 신호를입력받으며 송신 제어 메모리 어드레스 신호를 상기 송신 제어 메모리(312) 및 상기 AAL 및 ATM 계층 송신소자(34)와송수신 하는 데이타 버퍼부(314)를 구비하고 있는 것을 특징으로 하는 비동기 전달모드 망 정합 회로팩.
- 제2항에 있어서, 상기 가변 비트율 송신 정보 저장 메모리 접속부(32)는, 상기 시스템 접속수단(21) 및 상기 송신 정보 제어 메모리 접속부(31)에 연결되어 제어 및 응답 신호를 입력받고 상기 AAL 및 ATM 계층 송신소자(34)와제어 신호를 송수신하는 송신 저장 메모리 제어 회로부(321); 상기 송신 저장 메모리 제어 회로부(311)로 부터의 메모리제어 신호를 입력받고 상기 AAL 및 ATM 계층 송신소자(34)에 연결되는 송신 저장 모리(322); 상기 시스템 버스 접속수단(21)으로 부터의 어드레스 신호를 입력받고 상기 송신 저장 메모리 제어회로부(321)로 부터의 버퍼 제어 신호를 입력받으며 송신 제어 메모리 어드레스 신호를 상기 송신 저장 메모리(322)로 제공하는 어드레스 버퍼부(313); 및 상기 시스템버스 접속수단(21)으로 부터의 데이타 신호를 입력받고 상기 송신 저장 메모리 제어회로부(321)로 부터의 버퍼 제어 신호를 입력받으면 송신 제어 메모리 어드레스 신호를 상기 송신 저장 메모리(322) 및 상기 AAL 및 ATM 계층 송신소자(34)와 송수신 하는 데이타 버퍼부(324)를 구비하고 있는 것을 특징으로 하는 비동기 전달모드 망 정합 회로팩.
- 제2항에 있어서, 상기 고정 비트율 송신 정보 접속부(33)는, 상기 고속 데이타 버스로 부터 송신 데이타를입력받아 래치하는 제1 및 제2 래치(336,337) 상기 제1 및 제2 래치(336,337) 각각에 연결되는 제1 및 제2 송신FIFO(333,334); 상기 제1 및 제2 송신 FIFO(333,334) 각각에 연결되어 상기 가변 비트율 송신 정보 저장 메모리 접속부(32)로 송신 저장 메모리 데이타를 제공하는 제1 및 제2 데이타 버퍼부(331,332); 및 상기 제1 및 제2 래치(336,337), 제1 및 제2 송신 FIFO(333,334), 제1 및 제2 데이타 버퍼부(331,332)에 연결되고 상기 고속 데이타 버스로 접속되며 상기가변 비트율 송신 정보 저장 메모리 접속부(32)로 부터의 송신 저장 메모리 어드레스를 송수신하고, 상기 AAL 및 ATM 계층 송신소자(34)아 고정 비트율 정보를 송수신하는 고정 비트율 정보 송신 제어 프로그램 소자(335)를 구비하고 있는 것을 특징으로 하는 비동기 전달 망 정합 회로팩.
- 제1항에 있어서, 상기 수신수단(23)은, 상기 시스템 버스 접속수단(21)에 접속되어 수신 제어 메모리 관련정보를 출력하는 수신 정보 제어 메모리 접속부(41); 상기 시스템 버스 접속수단(21) 및 상기 수신 정보 제어 메모리 접속부(41)에 접속되어 가변 비트율 수신 정보 저장 메모리 관련 정보를 출력하는 가변 비트율 수신 정보 저장 메모리 접속부(42); 상기 수신 정보 제어 메모리 접속부(41) 및 가변 비트율 수신 정보 저장 메모리 접속부(42)에 연결되어 수신 셀관련 정보 및 고정 비트율 정보 송신 완료 신호를 출력하는 AAL 및 ATM 계층 수신소자(44);상기 AAL 및 ATM 계층 수신소자(44) 및 상기 가변 비트율 수신 정보 저장 메모리 접속부(42)에 접속하여 상기 고속 데이타 버스로 부터의 수신 데이타를 입력받아 수신부 상태 정보를 출력하는 고정 비트율 수신 정보 접속부(43); 및 상기AAL 및 ATM 계층 수신소자(44)로 부터의 수신 셀 데이타 및 수신 유효셀 준비 신호를 입력받아 물리계층으로 수신 셀 관련 정보를 제공하는 수신셀 정합 타이밍 조정 프로그램 소자(45)를 구비하고 있는 것을 특징으로 하는 비동기 모드 망 정합 회로팩.
- 제6항에 있어서, 상기 수신 정보 제어 메모리 접속부(41)는, 상기 시스템 버스 접속수단(21)과 제어 및 응답신호를 송수신하고 상기 AAL 및 ATM 계층 수신소자(44)로 부터의 제어 신호를 송수신하며 버퍼 제어신호 및 메모리 제어 신호를 출력하는 수신 제어 메모리 제어회로부(411); 상기 수신 제어 메모리 제어 회로부(411)로 부터의 메모리 제어신호를 입력받고 상기 AAL 및 ATM 계층 수신소자(44)에 연결되는 수신 제어 메모리(412); 상기 시스템 버스 접속수단(21)으로 부터의 어드레스 신호를 입력받고 상기 수신 제어 메모리 제어회로부(411)로 부터의 버퍼 제어 신호를 입력받으며수신 제어 메모리 어드레스 신호를 상기 수신 제어 메모리(412)로 제공하는 어드레스 버퍼부(413); 및 상기 시스템 버스 접속수단(21)으로 부터의 데이타 신호를 입력받고 상기 수신 제어 메모리 제어회로부(411)로 부터의 버퍼 제어 신호를 입력받으며 수신 제어 메모리 어드레스 신호를 상기 수신 제어 메모리(412) 및 상기 AAL 및 ATM 계층 수신소자(44)와송수신 하는 데이타 버퍼부(414)를 구비하고 있는 것을 특징으로 하는 비동기 전달모드 망 정합 회로팩.
- 제6항에 있어서, 상기 가변 비트율 수신 정보 저장 메모리 접속부(42)는, 상기 시스템 접속수단(21) 및 상기 수신 정보 제어 메모리 접속부(41)에 연결되어 제어 및 응답 신호를 입력받고 상기 AAL 및 ATM 계층 수신소자(44)와제어 신호를 송수신하는 수신 저장 메모리 제어 회로부(421); 상기 수신 저장 메모리 제어 회로부(411)로 부터의 메모리제어 신호를 입력받고 상기 AAL 및 ATM 계층 수신소자(44)에 연결되는 수신 저장 메모리(422); 상기 시스템 버스 접속수단(21)으로 부터의 어드레스 신호를 입력받고 상기 수신 저장 메모리 제어회로부(421)로 부터의 버퍼 제어 신호를 입력받으며 수신 제어 메모리 어드레스 신호를 상기 수신 저장 메모리(422)로 제공하는 어드레스 버퍼부(413); 및 상기 시스템버스 접속수단(21)으로 부터의 데이타 신호를 입력받고 상기 수신 저장 메모리 제어회로부(421)로 부터의 버퍼 제어 신호를 입력받으며 수신 제어 메모리 어드레스 신호를 상기 수신 저장 메모리(422) 및 상기 AAL 및 ATM 계층 수신소자(44)와 송수신 하는 데이타 버퍼부(424)를 구비하고 있는 것을 특징으로 하는 비동기 전달모드 망 정합 회로팩.
- 제6항에 있어서, 상기 고정 비트율 수신 정보 접속부(43)는, 상기 고속 데이타 버스로 부터 수신 데이타를입력받아 상기 가변 비트율 수신 정보 저장 메모리 접속부(42)로 수신 저장 메모리 데이타를 제공하는 제1 및 제2 데이타버퍼부(431, 432); 및 상기 제1 및 제2 데이타 버퍼부(431, 432)로 버퍼 제어신호를 출력하고 상기 고속 데이타 버스로접속되며 상기 가변 비트율 수신 정보 저장 메모리 접속부(42)로 부터의 수신 저장 메모리 어드레스를 송수신하고, 상기AAL 및 ATM 계층 수신소자(44)와 고정 비트율 정보를 송수신하는 고정 비트율 정보 수신 제어 프로그램 소자(335)를 구비하고 있는 것을 특징으로 하는 비동기 전달 망 정합 회로팩.
- 제1항에 있어서, 상기 물리계층 수단(24)은, 물리적으로 이탈착 가능하게 하여 실장함으로써 다종의 선로를 사용할 수 있게 구성하며, 상기 송신수단(22) 및 수신수단(23)간에는 선로의 통신속도에 따라 송신 및 수신 셀 데이타의 유효 시점을 알려주는 송신셀 유효클럭에 기준하여 정보를 주고받도록 한 것을 특징으로 하는 비동기 전달 망 정합 회로팩.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940036125A KR0132956B1 (ko) | 1994-12-23 | 1994-12-23 | 비동기 전달모드 망 정합 회로팩 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940036125A KR0132956B1 (ko) | 1994-12-23 | 1994-12-23 | 비동기 전달모드 망 정합 회로팩 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960027732A true KR960027732A (ko) | 1996-07-22 |
KR0132956B1 KR0132956B1 (ko) | 1998-04-21 |
Family
ID=19403011
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940036125A KR0132956B1 (ko) | 1994-12-23 | 1994-12-23 | 비동기 전달모드 망 정합 회로팩 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0132956B1 (ko) |
-
1994
- 1994-12-23 KR KR1019940036125A patent/KR0132956B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0132956B1 (ko) | 1998-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5784370A (en) | Method and apparatus for regenerating a control signal at an asynchronous transfer mode (ATM) layer or a physical (PHY) layer | |
US5982772A (en) | Cell interface block partitioning for segmentation and re-assembly engine | |
US6356557B1 (en) | Hot insertable UTOPIA interface with automatic protection switching for backplane applications | |
US5748917A (en) | Line data architecture and bus interface circuits and methods for dual-edge clocking of data to bus-linked limited capacity devices | |
KR960027732A (ko) | 비동기 전달모드 망 정합 회로팩 | |
JPH10322352A (ja) | データ送信装置 | |
US6757288B1 (en) | Device and method for controlling a data transmission operation between a first ATM device and a second ATM device | |
KR100321981B1 (ko) | 클럭지연 보상장치 | |
KR100212831B1 (ko) | Atm 어답터의 유토피아 송신접속장치 | |
KR960003225B1 (ko) | 서비스 품질(qos)등급에 따른 atm 셀 다중화 처리 장치 | |
JP3055530B2 (ja) | Atmをstmデータに変換するaal1終端装置の2重化方法及びその構成 | |
KR0185867B1 (ko) | 유토피아 인터페이스에 있어서 통합 버퍼를 갖춘 분할 및 조립 계층과 물리계층간의 접속장치 | |
KR0129610B1 (ko) | 고정속도 셀 데이터 송수신장치 | |
KR970056385A (ko) | 에이티엠 적응 계층 타입 5 서비스를 위한 패킷 데이타 분리/재결합 장치 및 그 방법 | |
KR970056356A (ko) | 비동기 전달모드 계층과 물리 계층간 접속 시스템 | |
KR960027734A (ko) | 복수의 고속 데이타 송수신 회로 | |
KR100233257B1 (ko) | 비동기 전달 모드 교환기에서의 비대칭 디지털 가입자 회선 처리 장치 | |
KR100364744B1 (ko) | 동기전송모듈(stm) 링크 포트 이중화 장치 | |
KR100452506B1 (ko) | 비동기 전송방식의 물리계층간 인터페이스 장치 및 그 방법 | |
KR970013936A (ko) | 항등소스비트율 서비스의 에이티엠(atm) 셀 구성 및 분해 장치 | |
KR970002748B1 (ko) | 에이티엠(atm) 교환기의 내부셀 생성장치 | |
KR960043642A (ko) | 비동기식 전송 모드 통신방식의 외부데이타 전송장치 | |
KR20010057812A (ko) | 멀티프로토콜 레이블 스위칭 망의 에지 라우터에서의비동기전달모드 스위치 정합장치 | |
KR0153923B1 (ko) | 에이티엠 계층 장치와 부가헤더를 가지는 에이티엠 계층 장치간의 인터페이스 장치 및 그 방법 | |
KR0153943B1 (ko) | 셀 송신 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20041201 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |