KR960024952A - 에러 정정 및 프레임 복구용 순환 선로 부호화 장치 - Google Patents

에러 정정 및 프레임 복구용 순환 선로 부호화 장치 Download PDF

Info

Publication number
KR960024952A
KR960024952A KR1019940036126A KR19940036126A KR960024952A KR 960024952 A KR960024952 A KR 960024952A KR 1019940036126 A KR1019940036126 A KR 1019940036126A KR 19940036126 A KR19940036126 A KR 19940036126A KR 960024952 A KR960024952 A KR 960024952A
Authority
KR
South Korea
Prior art keywords
bit
timing
signal
crc
cell
Prior art date
Application number
KR1019940036126A
Other languages
English (en)
Other versions
KR970009756B1 (ko
Inventor
정희영
이범철
박권철
Original Assignee
양승택
재단법인 한국전자통신연구소
조백제
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소, 조백제, 한국전기통신공사 filed Critical 양승택
Priority to KR1019940036126A priority Critical patent/KR970009756B1/ko
Priority to US08/571,077 priority patent/US5703882A/en
Priority to JP33751495A priority patent/JP2744603B2/ja
Publication of KR960024952A publication Critical patent/KR960024952A/ko
Application granted granted Critical
Publication of KR970009756B1 publication Critical patent/KR970009756B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03866Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using scrambling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/048Speed or phase control by synchronisation signals using the properties of error detecting or error correcting codes, e.g. parity as synchronisation signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling
    • H04L2012/5673Coding or scrambling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Power Engineering (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Correction Of Errors (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 에러 정정 및 프레임 복구용 수정된(modified) 순환(cyclic) 선로(line) 부호화 장치에 관한 것으로, 적은 k비트의 잉여(redundancy) 비트를 사용하여 n비트의 수정된 순환 부호 단어(code-word)를 생성하여 k비트의 순환잉여확인(CRC) 비트 중 일부를 주기적인 스크램블 비트를 이용하여 부분적으로 스크램블링하는 에러 정정 및 프레임 복구용 순환 선로 부호화 장치를 제공하기 위하여, 소정의 잉여 비트를 생성하는 수정된 CRC 생성 수단(21); 상기 잉여 비트를 스크램블링 하는 가변 주기적 표본 스크램블링 수단(22); 타이밍 신호를 출력하는 타이밍 제어 수단(23); 및 타이밍 신호를 이용하여 다중화하는 다중화 수단(24)을 구비하는 순환 선로 부호화 장치의 송신부와, 블럭의 동기검출 결과와 샘플 비트를 출력하고, 동기에 에러 신호를 출력하는 수정된 CRC 검출 수단(25); 디스크램블링 비트를 생성하는 가변 주기 표본 디스크램링 수단(27); 타이밍 신호를 발생하는 타이밍 복구 수단(26); 및 셀 데이터를 역 다중화 시키는 역 다중화 수단(28)을 구비하는 순환 선로 부호화 장치의 수신부를 포함하여 여러가지 크기의 셀을 이용할 수 있고 셀의 사용자 정보를 안정되게 수신할 수 있고 비트 타이밍 검출이 용이한 효과가 있다.

Description

에러 정정 및 프레임 복구용 순환 선로 부호화 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 순환 선로 부호화 장치의 구성도, 제3도는 본 발명에 따른 송신부의 구성도, 제4도는 본 발명에 따른 수신부의 구성도.

Claims (1)

  1. 외부에서 입력된 셀 테이터를 블록 단위로 CRC(Cyclic Redundancy Checker)를 수행하여 블럭 당 적어도 하나 이상의 천이를 가지도록 소정의 잉여 비트를 생성하는 수정된 CRC 생성 수단(21), 외부에서 입력된 셀 동기 신호와 셀 주기 지정 신호를 이용하여 주기적 샘플 및 스크램블링 신호를 생성하여 상기 수정된 CRC 생성수단(21)에서 출력된 상기 잉여 비트를 부분적으로 스크램블링 하는 가변 주기적 표본 스크램블링 수단(22); 외부에서 입력한 셀 동기 신호를 입력으로 받아 셀의 사용자 정보와 부분적으로 스크램블링된 상기 잉여 비트를 다중화 하기 위한 타이밍 신호를 출력하는 타이밍 제어 수단(23); 및 셀의 사용자 정보와 부분적으로 스크램블링된 소정의 잉여 비트를 상기 타이밍 제어 수단(23)에서 입력한 타이밍 신호를 이용하여 다중화하는 다중화 수단(24)을 구비하는 순환 선로 부호화 장치의 송신부와, 외부에서 입력된 셀 데이터를 블록 단위로 CRC를 수행하여 블록의 동기검출 결과와 샘플 비트를 출력하고, 동기를 검출하지 못했었을 때 동기 에러 신호를 출력하는 수정된 CRC 검출 수단(25), 상기 수정된 CRC 검출 수단(25)에서 입력한 샘플 비트와 송신부와 동일하게 주어진 셀 주기 지정 신호를 이용하여 디스크램블링 비트를 생성하여 디스크램블링을 위해 상기 수정된 CRC 검출 수단(25)으로 출력하는 가변 주기 표본 디스크램블링 수단(27), 상기 수정된 CRC 검출 수단(25)에서 입력한 블록 동기 검출 결과 및 상기 가변 주기 표본 디스크램블링 수단(27)에서 입력한 셀 동기 검출 결과를 입력으로 받아 블록 동기를 찾기 위한 타이밍 신호와 송신부와 동기된 디스크램블링 비트를 찾기 위한 타이밍 신호를 발생하는 타이민 복구 수단(26) 및상기 타이밍 복구 수단(27)에서 입력한 타이밍 신호를 이용하여 셀 데이터를 역 다중화 시키는 역 다중화 수단(28)을 구비하는 순환선로 부호화 장치의 수신부를 포함하는 것을 특징으로 하는 에러 정정 및 프레임 복구용 순환 선로 부호화 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940036126A 1994-12-23 1994-12-23 에러 정정 및 프레임 복구용 순환 선로 부호화 장치 KR970009756B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019940036126A KR970009756B1 (ko) 1994-12-23 1994-12-23 에러 정정 및 프레임 복구용 순환 선로 부호화 장치
US08/571,077 US5703882A (en) 1994-12-23 1995-12-12 Cyclic line coding apparatus for error detection and frame recovery
JP33751495A JP2744603B2 (ja) 1994-12-23 1995-12-25 エラー検索およびフレーム復旧用の循環線路符号化装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940036126A KR970009756B1 (ko) 1994-12-23 1994-12-23 에러 정정 및 프레임 복구용 순환 선로 부호화 장치

Publications (2)

Publication Number Publication Date
KR960024952A true KR960024952A (ko) 1996-07-20
KR970009756B1 KR970009756B1 (ko) 1997-06-18

Family

ID=19403012

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940036126A KR970009756B1 (ko) 1994-12-23 1994-12-23 에러 정정 및 프레임 복구용 순환 선로 부호화 장치

Country Status (3)

Country Link
US (1) US5703882A (ko)
JP (1) JP2744603B2 (ko)
KR (1) KR970009756B1 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3575215B2 (ja) * 1997-03-05 2004-10-13 株式会社日立製作所 パケット通信方法及び通信端末装置
US6675327B1 (en) 1998-12-14 2004-01-06 Agere Systems Inc. Communications system including lower rate parallel electronics with skew compensation and associated methods
US6678842B1 (en) 1998-12-14 2004-01-13 Agere Systems Inc. Communications system and associated deskewing methods
US6909727B1 (en) 1998-12-14 2005-06-21 Agere Systems Inc. Communications system and associated methods with out-of-band control
US6775302B1 (en) * 1998-12-14 2004-08-10 Agere Systems Inc. Communications system with symmetrical interfaces and associated methods
US6681203B1 (en) * 1999-02-26 2004-01-20 Lucent Technologies Inc. Coupled error code protection for multi-mode vocoders
US6609226B1 (en) * 2000-04-10 2003-08-19 Nortel Networks Limited Networking device and method for making cyclic redundancy check (CRC) immune to scrambler error duplication
GB2377142A (en) * 2001-06-29 2002-12-31 Motorola Inc Encoder for generating an error checkword
US20030217320A1 (en) * 2002-05-20 2003-11-20 Gorshe Steven Scott Cyclic redundancy check circuit for use with self-synchronous scramblers
US8650470B2 (en) * 2003-03-20 2014-02-11 Arm Limited Error recovery within integrated circuit
US7010469B2 (en) * 2003-09-30 2006-03-07 International Business Machines Corporation Method of computing partial CRCs
US7237182B1 (en) 2003-12-12 2007-06-26 Cisco Technology, Inc. System and method for selectively recovering frames in a communications environment
KR101203471B1 (ko) * 2006-06-29 2012-11-21 삼성전자주식회사 네트워크 브리지에서 이더넷 프레임을 전달하는 방법 및상기 브리지 장치
US8312355B2 (en) 2006-11-14 2012-11-13 St-Ericsson Sa Integrated circuit to encode data
KR100928261B1 (ko) * 2007-09-08 2009-11-24 엘지전자 주식회사 비검출 오류 저감을 위한 신호 분할 및 crc 부착 방법
CN101599811B (zh) * 2008-06-02 2011-04-06 华为技术有限公司 一种数据处理装置,通信设备以及数据处理方法
US8381068B1 (en) * 2010-08-27 2013-02-19 Altera Corporation Partial reconfiguration and error detection in an integrated circuit

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4397020A (en) * 1980-09-11 1983-08-02 Bell Telephone Laboratories, Incorporated Error monitoring in digital transmission systems
JP2655547B2 (ja) * 1991-03-13 1997-09-24 富士通株式会社 Crc演算方法及びatm交換方式におけるhec同期装置

Also Published As

Publication number Publication date
US5703882A (en) 1997-12-30
KR970009756B1 (ko) 1997-06-18
JPH08242247A (ja) 1996-09-17
JP2744603B2 (ja) 1998-04-28

Similar Documents

Publication Publication Date Title
KR960024952A (ko) 에러 정정 및 프레임 복구용 순환 선로 부호화 장치
US4276646A (en) Method and apparatus for detecting errors in a data set
KR960003123A (ko) 에러정정장치 및 방법
KR950024069A (ko) 가변길이 코드 디코딩장치
KR970022698A (ko) 컴퓨터 시스템에서의 데이터 전달 방법 및 장치
KR970702557A (ko) 오동기 에러로부터 데이타를 보호하기 위한 방법 및 장치(A Method and Apparatus for Protecting Data from Mis-Synchronization Errors)
KR960015220A (ko) 에러 정정부호 복호기의 재동기화 장치
JPS5817745A (ja) 同期検出方式
US6357031B1 (en) Serial data transmission apparatus and method with a data checking feature
KR960701537A (ko) 순회부호 검출방법 및 장치(method and device for detecting a cyclic code)
SU650528A3 (ru) Устройство дл передачи и приема цифровых сигналов св зи
KR980004044A (ko) 지정된 디지털 데이터에서의 데이터 에러 검출 및 은폐 방법 및 장치
KR0153622B1 (ko) 2위상코드 디코딩장치
KR970013905A (ko) 전송장치의 데이터 오류 검출/정정 장치
JPH066335A (ja) 高能率音声伝送の擬似同期防止方法
KR950006839Y1 (ko) 하이브리드 멀티 플렉서
KR950003662B1 (ko) 에러 정정 시스템
KR970049521A (ko) 정정오류를 감소시킨 에러 트랩핑 인코더 및 디코더 장치
SU1633500A2 (ru) Устройство дл исправлени ошибок
SU732963A1 (ru) Устройство дл формировани многоканальных телеметрических сообщений
KR100292946B1 (ko) 블럭 디코딩 회로
KR960024898A (ko) 동기식 전송장치의 에프 이 비 이(febe) 발생장치
KR960027922A (ko) 에이에이엘 타입5(AAL Type 5) 서비스를 위한 순방향 에러제어의 병렬처리 장치
HUP0000404A2 (hu) Eljárás és kapcsolási elrendezés ciklikusan kódolt jelek dekódolására
KR950009433A (ko) 바이트 동기된 데이터에서 블럭 경계를 구분할 수 있는 순환여유검사장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110929

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20120927

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee