KR960012982B1 - 다중모드 신호검출 방법 및 회로 - Google Patents
다중모드 신호검출 방법 및 회로 Download PDFInfo
- Publication number
- KR960012982B1 KR960012982B1 KR1019940015824A KR19940015824A KR960012982B1 KR 960012982 B1 KR960012982 B1 KR 960012982B1 KR 1019940015824 A KR1019940015824 A KR 1019940015824A KR 19940015824 A KR19940015824 A KR 19940015824A KR 960012982 B1 KR960012982 B1 KR 960012982B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- interrupt
- input
- mode
- detecting
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B17/00—Monitoring; Testing
- H04B17/20—Monitoring; Testing of receivers
Landscapes
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Time-Division Multiplex Systems (AREA)
- Optical Communication System (AREA)
Abstract
내용없음.
Description
제1도는 본 발명에 의한 다중모드 신호검출 회로도.
제2도는 본 발명에 의한 다중모드 신호검출 과정 흐름도.
* 도면의 주요부분에 대한 부호의 설명
F1~FN: 신호 검출기S1~SN: 인터럽트 신호발생기
P : 프로세서
[발명의 상세한 설명]
본 발명은 정보통신 또는 광통신등에 적용되는 다중모드 신호검출 방법 및 회로에 관한 것으로, 특히 한개의 입력라인에 여러가지 신호를 다중하여 전송할때 그 전송된 다중신호를 용이하게 검출하여 해당 프로세서가 그에 맞는 동작을 수행토록 한 다중모드 신호검출 방법 및 회로에 관한 것이다.
종래에 한개의 입력라인에 여러가지 신호를 다중하여 전송할때, 그 전송된 신호를 수신하기 위한 방법이 주로 복조기 및 역다중화를 이용하여 다중화된 신호를 역다중화하여 모드별로 신호를 검출하는 방법이 주로 애용되었다.
그러나 상기와 같은 방법은 수신단에 복조기와 역다중화기등의 장치가 필수적으로 부가되므로 경제성이 저하됨은 물론 회로 구성이 상당히 복잡한 문제점이 있었다.
따라서 본 발명은 상기와 같은 종래 다중모드 신호검출 기술의 제반 문제점을 해결하기 위해 제안된 것으로서, 본 발명의 목적은 한개의 입력라인에 여러가지 신호를 다중하여 전송할때 그 전송된 다중신호를 검출하여 해다 프로세서가 그에 맞는 동작을 수행토록 다중모드 신호검출 방법을 제공하는데 있다.
본 발명의 다른 목적은 한개의 입력라인에 여러가지 신호를 다중하여 전송할 때 그 전송된 다중신호를 검출하여 해당 프로세서가 그에 맞는 동작을 수행토록 다중모드 신호검출 회로를 제공하는데 있다.
이러한 본 발명의 목적을 달성하기 위한 방법은, 한개의 입력라인으로 입력되는 다중모드신호를 검출하는 제1단계와; 상기 다중모드신호의 검출 여부에 따라 선택적으로 인터럽트 신호를 발생하는 제2단계와; 상기 발생된 인터럽트 신호를 검색하여 신호의 유,무를 판별하고, 그 판별 결과 무신호이면 대기 상태로 전환하고 유신호일 경우에는 그에 따른 동작 수행을 위한 루틴으로 전환하는 제3단계로 이루어진다.
본 발명의 다른 목적을 달성하기 위한 기술적 수단은, 한개의 입력 라인으로 입력된 다중모드신호를 설정된 대역에 맞게 검출하기 위한 다수개의 대역필터로 이루어진 복수개의 신호검출기와; 상기 복수개의 신호검출기의 출력신호에 대응하여 선택적으로 인터럽트를 발생하는 복수개의 인터럽트 신호발생기와; 상기 복수개의 인터럽트 신호발생기에서 발생된 인터럽트 신호를 검색하여 신호의 유,무를 판별하고 그 판별 결과에 따라 대기상태 또는 동작 수행 루틴으로 전환하는 프로세서로 이루어진다.
이하, 본 발명을 첨부한 도면의 의거 상세히 설명하면 다음과 같다. 제1도는 본 발명에 의한 다중모드 신호검출 회로 구성도이다. 도시된 바와 같이, 한개의 입력 라인으로 입력된 다중신호를 검출하기 위한 복수개의 신호 검출기(F1~Fn)와; 상기 복수개의 신호 검출기(F1~Fn)의 출력신호에 대응하여 선택적으로 인터럽트를 발생하는 복수개의 인터럽트 신호발생기(S1~Sn)와; 상기 복수개의 인터럽트 신호발생기(S1~Sn)에서 발생된 인터럽트 신호를 검색하여 신호의 유,무를 판별하고 그 판별 결과에 따라 상태 또는 동작 수행 루틴으로 전환하는 프로세서(P)로 구성 되었다.
이와 같이 구성된 본 발명에 의한 다중모드 신호검출 회로의 작용 및 효과를 첨부한 도면 제2도에 의거 상세히 설명하면 다음과 같다. 먼저, 1개의 입력라인단자(IN)로 여러개의 모드(주파수)를 가진 다중화된 신호가 입려괴면(단계1), 복수개의 신호 검출기(F1~Fn)는 그 입력되는 신호와 동조되는 대역필터만이 동작하여 해당 주파수 신호를 출력함으로써 입력신호를 검출하게 된다(단계2).
즉, 상기한 복수개의 신호 검출기(F1~Fn)는 각각의 대역이 서로 다른 대역필터(BPF)로 구성되며, 그 설정된 대역과 입력신호가 동조되는 경우에만 동작하여 해당 주파수 신호를 출력시키게 된다.
다시말해, 대역필터는 해당 대역만을 통과시키고 그 외의 대역의 주파수는 감쇠시키므로 해당 대역의 주파수가 없는 경우에는 그 대역 필터의 출력은 없게되며, 이로써 입력신호가 여러개의 주파수로 다중화된 경우에는 이를 분리하여 검출할 수 있게 되는 것이다.
이렇게 복수개의 신호 검출기(F1~Fn)로부터 입력신호가 검출되어 주파수 신호가 검출되면, 그 출력된 주파수 신호에 의해 복수개의 인터럽트 신호발생기(S1~Sn)는 선택적으로 인터럽트를 발생시키게 된다(단계3).
일예로서, 복수개의 신호검출중 제1신호검출기(F1)에서만 주파수 신호가 출력되고, 그 이외의 신호 검출기(F2~Fn)에서는 주파수 신호가 출력되지 않은 경우에는 제1 인터럽트 신호발생기(S1)만 인터럽트신호를 발생하게 되고 그 이외의 인터럽트 신호발생기(S2~Sn)는 인터럽트를 발생하지 않게 되는 것이다.
마찬가지로, 입력신호에 2개의 모드(주파수)가 다중화된 경우에도 복수개의 신호 검출기(F1~Fn)중 2개의 신호검출기만이 동작을 하여 해당 주파수 신호를 발생하게 되고, 따라서 복수개의 인터럽트 신호발생기(S1~Sn)도 그에 연관된 2개의 인터럽트 신호발생기만이 동작을 하여 해당 인터럽트를 발생시키게 되는 것이다.
여기서, 인터럽트 발생기의 동작을 좀 더 상세히 설명하면 다음과 같다. 일반적으로, 인터럽트 발생회로는 하나의 플립플롭과 앤드 게이트로 간단히 구성할 수 있는데, 상기한 주파수 신호가 플립플롭의 입력 단자에 입력되면 플릴플롭은 이 신호에 클럭을 조합하여 1개의 신호를 출력하고 이 출력신호는 상기한 앤드게이트에서 인터럽트 허가신호와 조합되어 인터럽트 신호로 출력되므로, 결국 신호 발생기에서 발생되는 주파수신호는 인터럽트 발생기에서 해당 인터럽트 신호로 변환되어 프로세서(P)로 인가되는 것이다.
그러면 프로세서(P)는 다수개의 입력포트(Z1~Zn)를 검색하여 어느 포트로 신호가 입력되는지를 판단하고(단계4), 그 판단 결과 모든 입력 포트(F1~Fn)에 신호가 입력되지 않는 경우에는 신호 대기상태로 전환을 하며(단계5), 이와는 달리 포트를 통해 인터럽트 신호가 입력되면 그 입력되는 신호에 맞게 해당 처리루틴으로 전환을 하게 되는 것이다(단계6).
이상에서와 같이 본 발명은 1개의 입력라인에 특정 밴드를 가진 여러개의 주파수가 다중화되어 입력된 경우 간단히 이를 분리 검출하여 처리할 수 있는 효과가 있다.
또한, 기존과 같이 값비싼 복수기나 역다중화기등을 사용하지 않고도 간단한 회로 구성으로 그 기능을 대치할 수 있으므로 회로 구성의 용이함은 물론 경제적인 측면에서도 유리한 효과가 있다.
다중모드 신호검출 방법 및 회로
Claims (2)
- 한개의 입력라인으로 입력되는 특정 밴드를 가진 다중모드 신호를 검출하는 제1단계(단계1, 단계2)와; 상기 제1단계에서의 신호 검출 여부에 따라 선택적으로 인터럽트 신호를 발생하는 제2단계(단계3)와; 상기 발생된 인터럽트 신호를 검색하여 신호의 유,무를 판별하고, 그 판별 결과 무신호이면 대기 상태로 전환하고, 유신호일 경우에는 그에 따른 동작 수행을 위한 루틴으로 전환하는 제3단계(단계4~단계6)로 이루어짐을 특징으로 하는 다중모드 신호검출 방법.
- 한개의 입력 라인으로 입력된 특정 밴드를 가진 다중모드신호를 설정 대역에 맞게 검출하기 위한 다수개의 대역필터로 이루어진 보수개의 신호 검출기(F1~Fn)와; 상기 복수개의 신호 검출기(F1~Fn)에서 입력신호가 검출되어 주파수 신호가 출력되면 그에 대응하는 인터럽트를 선택적으로 발생하는 복수개의 인터럽트 신호발생기(S1~Sn)와; 상기 복수개의 인터럽트 신호발생기(S1~Sn)에서 발생된 인터럽트 신호를 검색하여 신호의 유,무를 판별하고 그 판별 결과에 따라 대기상태 또는 동작 수행 루틴으로 전환하는 프로세서(P)를 포함하여 구성된 것을 특징으로 하는 다중모드 신호검출 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940015824A KR960012982B1 (ko) | 1994-06-30 | 1994-06-30 | 다중모드 신호검출 방법 및 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940015824A KR960012982B1 (ko) | 1994-06-30 | 1994-06-30 | 다중모드 신호검출 방법 및 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960003167A KR960003167A (ko) | 1996-01-26 |
KR960012982B1 true KR960012982B1 (ko) | 1996-09-25 |
Family
ID=19387141
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940015824A KR960012982B1 (ko) | 1994-06-30 | 1994-06-30 | 다중모드 신호검출 방법 및 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR960012982B1 (ko) |
-
1994
- 1994-06-30 KR KR1019940015824A patent/KR960012982B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR960003167A (ko) | 1996-01-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
MXPA03002064A (es) | Arreglo de circuito y procedimiento para detectar un ataque indeseado en un circuito integrado. | |
EP0850520A1 (en) | Method for independently controlling the wavelength component powers in an optical wavelength division multiplexed transmission system | |
KR960012982B1 (ko) | 다중모드 신호검출 방법 및 회로 | |
MY124631A (en) | Method and apparatus for configuring a rake receiver. | |
KR900019399A (ko) | 디지탈신호 처리장치 | |
US5652532A (en) | Frequency difference detection apparatus | |
BR9909054A (pt) | Circuito demodulador, e, processo para operar um circuito demodulador | |
KR960007407B1 (ko) | 스테레오와 듀얼 음성인식 시스템 | |
JPH036541A (ja) | クロック抽出装置 | |
JP3045069B2 (ja) | 光入力断検出方法と光入力断検出回路 | |
KR100295759B1 (ko) | 광선로의신호손실검출장치 | |
JPH07226779A (ja) | 周波数検出回路 | |
JPH0479632A (ja) | ビット位相同期回路 | |
KR970003982B1 (ko) | 초기 동기시간을 줄인 확산대역 수신장치 | |
SU1073891A1 (ru) | Регенератор дл цифровой системы св зи | |
Zhonglei et al. | Five-channel control signal transmission system using DSP | |
KR100459424B1 (ko) | 이동통신 단말기의 셀 탐색 장치 | |
KR100383130B1 (ko) | 분산 제어 시스템에 사용되는 스위치 소자 | |
KR950002560Y1 (ko) | 폐영역 데이타 제거에 적합한 복조장치 | |
JPS57150058A (en) | Information processing system | |
KR100448089B1 (ko) | 디지탈 오디오 인터페이스 장치 | |
KR0163725B1 (ko) | 노이즈 제거 필터회로 | |
JPS6236935A (ja) | 同期制御切替方式 | |
KR0123060B1 (ko) | 광검출기를 이용한 클럭 재생용 신호변환기 | |
KR100299541B1 (ko) | 이중입력단을가지는디지털피크검출장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20000818 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |