KR960012486B1 - 디지탈 방식 화상처리장치의 주사방식 전환장치 - Google Patents

디지탈 방식 화상처리장치의 주사방식 전환장치 Download PDF

Info

Publication number
KR960012486B1
KR960012486B1 KR1019920023933A KR920023933A KR960012486B1 KR 960012486 B1 KR960012486 B1 KR 960012486B1 KR 1019920023933 A KR1019920023933 A KR 1019920023933A KR 920023933 A KR920023933 A KR 920023933A KR 960012486 B1 KR960012486 B1 KR 960012486B1
Authority
KR
South Korea
Prior art keywords
address
signal
initial
output
address signal
Prior art date
Application number
KR1019920023933A
Other languages
English (en)
Other versions
KR940017838A (ko
Inventor
권오상
Original Assignee
대우전자 주식회사
배순훈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 배순훈 filed Critical 대우전자 주식회사
Priority to KR1019920023933A priority Critical patent/KR960012486B1/ko
Publication of KR940017838A publication Critical patent/KR940017838A/ko
Application granted granted Critical
Publication of KR960012486B1 publication Critical patent/KR960012486B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level

Abstract

요약없음

Description

디지탈 방식 화상처리장치의 주사방식 전환장치
제1 및 제2도는 종래의 디지탈 방식 화상처리장치의 주사방식 전환장치의 블럭도.
제3도는 본 발명에 따른 디지탈 방식 화상처리장치의 주사방식 전환장치의 블럭도.
제4도(가), (나)는 본 발명에 따른 디지탈 방식 화상처리장치의 주사방식 전환장치에 이루어지는 제1, 2메모리의 상태도.
* 도면의 주요부분에 대한 부호의 설명
10 : 초기번지 출력회로30 : 프레임번지 출력회로
50 : 필드번지 출력회로70 : 제2저장회로
100 : 제1저장회로
본 발명은 디지탈 방식 화상처리장치에 관한 것으로서, 더욱 상세하게는 순행주사방식으로 인가되는 화상데이타들을 격행주사방식으로 변환시켜 출력하는 디지탈 방식 화상처리장치의 주사방식 전환장치에 관한 것이다.
일반적으로 사각형모양의 2차원 평면을 좌측상단에서부터 우측으로 선을 그어 아래로 차곡차곡 균일한 간격으로 채우는 영상 주사방법으로 대표적인 것은 순행주사와 격행주사방법이다.
순행주사(또는 순차주사라고도 함)는 화상(picture)을 전기신호로 출력하기 위해 그 화상을 검출하거나 또는 전기적 영상신호를 화면상에서 디스플레이할 때, 2차원 평면인 화상 또는 화면의 상단에서 하단으로 주사선의 건너뜀없이 주사하는 방식이다.
이와달리, 격행주사는 화상 또는 화면의 상단에서 하단으로 하나 또는 그 이상의 주사선을 건너뛰면서 주사하는 방식이다. NTSC(National Television System Committee)방식의 텔레비젼신호는 격행주사방식인데 1/60초 간격의 두 화면을 2회에 걸쳐 나누어 주사함으로써 마치 1초에 60장의 화면이 바뀌는 것과 같은 효과를 준다.
그러나, 격행주사방식의 화상신호는 신호처리하기 위하여 디지탈 방식 화상처리장치에서는 순행주사방식으로 바꾸어줄 필요가 있게 된다. 순행주사방식의 화상신호를 격행주사방식으로 전환시키는 방식은 1992년 10월 29일 특허 출원된 특허출원번호 제92-20080호의 디지탈 방식 화상처리장치의 주사방식 전환장치에 도시되어 있다.
그러나, 통상적으로, HDTV와 같은 디지탈 방식의 화상처리장치는 화상을 8×8, 또는 4×4화소의 구획단위로 처리하므로 구획단위의 영상데이타를 순행주사방식으로 디스플레이하기 위해서는 인터페이스 장치를 필요로 한다. 즉 프레임에 영상신호는 대부분 구획단위로 순행처리, 즉 프레임에 있어서 블럭단위로 좌에서 우로, 위에서 아래로 처리한다. 이 경우는 구획들을 슬라이스 단위만큼 버퍼링하여, 이 버퍼에서 주사선 단위로 다시 디스플레이부로 전송하는 식의 기능을 하는 구획-주사선 변환장치를 이용하여 구획화상들을 순행주사방식으로 처리할 수 있게 된다.
상술한 기능을 행하는 구획-주사선 변환장치가 제1도에 도시되어 있다. 제1도에서 슬라이스 버퍼(SB1, SB2)들은 교대로 구획을 1슬라이스 양만큼 입력하고, 저장된 1슬라이스의 화상을 순행주사방식으로 출력한다. 즉, 멀티플렉서(MUX2)에 의하여 디멀티플렉서(DMUX1)가 입력하는 구획의 화소데이타를 저장번지 발생기(1)의 저장번지에 따라 슬라이스 버퍼(SB1 또는 SB2)에 1슬라이스 양만큼 저장하는 동안, 멀티플렉서(MUX1)는 다른 슬라이스 버퍼(SB2 또는 SB1)에 미리 저장되었던 1슬라이스 양의 화소데이타들을 출력번지 발생기(3)의 출력번지에 따라 출력하는 것이다. 이때, 상기 출력번지 발생기(3)의 출력번지는 슬라이스를 구성하는 주사선들의 화소데이타들을 순차적으로 지정하는 것이될 것이다. 그리고, 1슬라이스의 화소데이타가 슬라이스 버퍼(SB1), 또는 (SB2)에서 각각 저장 및 출력된 후에는 멀티플렉서(MUX1)에 의해 상기 슬라이스 버퍼(SB1), (SB2)의 역할을 서로 반대가 된다. 즉, 슬라이스 버퍼(SB1)가 1슬라이스의 화소들을 저장하였다면, 저장하였던 화소들은 순차주사의 순으로 출력하고, 슬라이스 버퍼(SB2)가 저장하였던 화소들을 출력하였다면, 이제는 디멀티플렉서(DMUX2)를 통해 1슬라이스 양의 구획을 저장하는 것이다. 이와같이 2개의 슬라이스 버퍼가 1슬라이스의 화상을 기록, 출력하는 작용을 순차적으로 행하게 하므로서, 순행주사방식의 화상을 순행주사순으로 디스플레이하기 위한 장치는 용이하게 구현할 수 있다.
그러나, 신호처리는 순행방식이나 격행주사순으로 디스플레이하여야 하는 경우가 있다. 이 경우는 2개의 프레임 메모리를 사용하게 된다. 즉, 제2도에 도시된 바와같이 하나의 프레임 메모리(FM1)가 디멀티플렉서(DMUX2)를 통하여 입력되는 구획의 화상을 1프레임 양만큼 입력하는 동안 다른 하나의 프레임 메모리(FM2)는, 멀티플렉서(MUX2)를 통하여 미리 저장하였던 1프레임의 화상을 격행주사순으로 출력하는 것이다. 이러한 과정이 종료하면, 상기 프레임 메모리(FM1)가 저장하였던 1프레임의 화상을 격행주사방식으로 출력하고 프레임 메모리(FM2)는 디멀티플렉서(DMUX2)의 구획화상을 저장하게 된다. 프레임(FM1, FM2) 메모리들이 상술한 과정을 되풀이 함으로서, 순행주사방식의 구획화상이 격행주사방식으로 변환되는 것이다. 이러한 프레임 메모리(FM1, FM2)들의 저장 및 출력작용을 멀티플렉서(MUX3)에 의하여 선택된다. 또한 프레임 메모리(FM1) 또는 (FM2)에 저장되는 구획의 번지와 격행주사방식으로 출력되어야 할 주사선의 번지는 저장번지 발생기(3) 및 출력번지 발생기(4)의 번지신호가 멀티플렉서(MUX4)에 의하여 상기프레임 메모리(FM1 또는 FM2)에 선택적으로 인가되는 것이다.
그러나, 이러한 순행주사방식을 격행주사방식으로 전환시키는 종래의 방식은 프레임 메모리를 2개 사용하여야 되므로 생산가액이 고액화된다는 문제가 있게 된다. 즉, 동영상처리장치에서 피룡로 하는 메모리는 대용량, 초고속을 요구하므로, 실제구현에 있어서 필요한 메모리의 양을 줄이는 것은 동영상처리기의 저가격화 및 실용화에 있어서, 매우 중요한 요소이다. 그러나, 구획-격행주사장치는 2개의 프레임 메모리를 사용하므로 동영상처리기의 생산가액이 고액화된다는 문제가 있는 것이다.
본 발명은 이러한 문제를 해결하기 위한 것으로서, 본 발명의 목적은, 1필드에 해당하는 화상데이타만을 저장할 수 있는 필드메모리를 이용하여 순행주사의 화상데이타를 격행주사상태로 변환가능하게 한 디지탈방식 화상처리장치의 주사방식 전환장치를 제공하는데 있다.
이러한 목적을 달성하기 위하여 본 발명은, 디지탈 방식 화상처리장치에 있어서, 프레임을 이루는 라인들에 대응하는 번지들을 구비하며 수평동기신호에 따라 인가된 필드번지신호에 해당하는 번지에 저장된 확정번지신호를 출력하며, 인가되는 프레임번지신호에 해당하는 번지에 입력되는 확정번지신호 및 초기번지신호를 저장하는 제1저장회로와 ; 구동신호의 인가시 구동하여 상기 프레임의 라인들에 대응하는 상기 제1저장수단의 번지들을 순차적으로 지정하는 상기 프레임번지신호를 출력하는 프레임번지 출력회로와 ; 초기신호의 인가시 구동하여 상기 프레임의 라인들에 대응하는 상기 저장수단의 번지들을 필드별로 구분하고 소정 필드를 이루는 라인들을 순차적으로 지정후 다른 필드의 라인들을 순차적으로 지정하는 상기 필드번지신호를 출력하는 필드번지 출력회로와 ; 필드를 이루는 라인들에 대응하는 번지들을 구비하며, 상기 초기번지신호 및 확정번지신호에 따른 번지에/의 화상데이타를 저장/출력하여 순행주사방식으로 인가되는 화상데이타를 격행주사방식으로 전환시켜 출력하는 제2저장회로와 ; 초기 구동신호의 인가시 상기 제2저장수단의 각 번지에 대응하는 초기번지신호를 순차적으로 출력한 후 초기신호를 출력하는 초기번지 출력수단을 구비한다.
제3도는 본 발명에 따른 디지탈 방식 화상처리장치의 주사방식 전환장치의 블럭도로서, 초기번지 출력회로(10), 제1저장회로(100), 프레임번지 출력회로(50), 필드번지 출력회로(30) 및 제2저장회로(70)로 이루어진다.
이를 더욱 구체적으로 설명하면, 상기 초기번지 출력회로(10)는 도시하지 않은 외부 초기구동장치의 초기구동신호에 의해 구동하여 초기번지신호 및 초기신호를 출력하기 위한 것으로 초기번지 출력부(11)와, 초기신호 출력부(10)로 이루어진다. 이때, 상기 초기번지 출력부(11)는 초기 구동시 초기번지신호를 출력하기 위한 것으로서, 초기번지신호는 상기 제2저장회로(70) 내 메모리(71)의 번지를 지정하게 된다. 본 실시예에서는 화면의 1프레임이 4개의 라인으로 되는 2개의 필드로 구성되고, 상기 메모리(71)는 1필드에 해당하는 화상데이타를 저장한다고 가정한다. 이와같이 가정한 경우, 상기 초기번지 출력부(11)는 상기 메모리(71)내 4개 라인들을 순차적으로 지정하는 4개의 번지신호를 초기번지신호로 출력하는 것이다. 예컨데, 상기 제1메모리(71)의 번지가 a, b, c, d로 정하여졌다면, 상기 초기번지 출력부(11)는 수평동기신호(H-SYNC)에 동기되어 번지 a, b, c, d를 지정하는 신호를 순차적으로 출력하는 것이다.
이때, 상기 초기번지 출력부(11)는 수평동기신호(H-SYNC)에 동기되어 순차적으로 상기 초기번지신호들을 출력하며, 상기 초기신호 출력부(13)로부터 초기신호가 인가될 때, 디스에이블(Disable) 상태가 되도록 구성한다. 그리고, 상기 초기번지 출력부(11)에 연결된 초기신호 출력부(13)는 상기 초기번지 출력부(11)의 초기번지신호를 계수하여 4개의 번지신호가 인가될 때 로직하이레벨의 초기신호를 출력하게 구성한다.
상기 프레임번지 출력회로(50)는 상기 초기 구동신호가 인가시 구동을 개시하도록 구성되며, 수평동기신호에 동기되어 1프레임을 이루는 라인을 지정하는 번지를 순차적으로 지정하는 번지신호를 출력하게 구성된다. 예컨데, 상기 제1저장회로(100)내 제1메모리(130)가 A~H의 8개의 번지를 갖는다면 이러한 번지 A~H를 지정하는 번지신호를 수평동기신호에 동기하여 순차적으로 출력하는 것이다. 프레임번지 출력회로(50)에서 출력되는 번지신호를 프레임번지신호라 명명한다. 그리고, 프레임번지 출력회로(50)는 프레임 동기신호에 동기되어 프레임번지신호들을 출력하게 한다.
상기 필드번지 출력회로(50)는 1필드를 이루는 라인들의 번지를 지정하는 번지신호를 출력한 후, 다른 필드의 라인들의 번지를 지정하는 번지신호를 순차적으로 출력하게 구성된다. 예컨대 상기 제1메모리(130)의 제1필드라인의 번지가 A, C, E, G 다른 필드라인의 번지가 B, D, F, H라 한다면 A, C, E, G, B, D, F, H, A, C, E, G, B, D…의 순으로 출력하는 것이다. 이때, 상기 필드번지 출력회로(30)는 초기신호 출력부(13)의 초기신호인가시 구동하게 구성한다. 본 명세서에서는 상기 필드번지 출력회로(30)에서 출력되는 번지신호를 필드번지신호라 명명한다. 그리고, 필드번지 출력회로(30)는 프레임 동기신호에 동기되어 필드번지들(A~H)들을 출력하도록 구성한다.
제1저장회로(100)는 수평동기신호의 인가에 따라 프레임번지신호에 해당하는 번지에 상기 초기번지신호 및 확정번지신호를 확정번지신호로 저장하고, 필드번지신호에 해당하는 번지에 저장된 확정번지신호를 출력하기 위한 것으로 제1선택회로(110), 제1메모리(130) 및 제2선택회로(150)로 이루어진다. 이때, 상기 제1선택회로(110)는 제1과 제2멀티플렉서(MUX1), (MUX2)로 이루어진다. 상기 제1멀티플렉서(MUX1)는 입력단(I1)을 접지(GND)하고, 다른 입력단(I2)에는 수평동기신호(H-SYNC)가 인가되도록 하여, 입력단(S)에 상기 초기신호가 인가시 단자(I2)에 인가된 수평동기신호가 선택 출력되도록 한다. 상기 제2멀티플렉서(MUX2)는 그 입력단(I1), (I2)을 상기 프레임번지 출력회로(50) 및 필드번지 출력회로(30)에 각각 접속하고, 상기 제1멀티플렉서(MUX1)로부터의 출력이 로우레벨 상태로 입력단(S)에 인가될 때, 상기 프레임번지 출력회로(50)의 프레임번지신호를 출력하고 상기 제1멀티플렉서(MUX1)로부터의 출력이 하이레벨 상태로 인가될 때, 필드번지 출력회로(30)의 필드번지신호를 출력하게 구성한다.
상기 제1메모리(130)는 상기 제2메모리(71)의 각 번지를 지정하는 번지를 확정번지로서 저장 및 출력하기 위한 것으로서, 상기 제2메모리(71)의 총 번지의 2배의 번지수를 저장하도록 구성한다. 즉, 본 명세서에서 상기 제1메모리는 1필드를 이루는 4개 라인의 라인번지를 지니므로 상기 제1메모리는 총 8개의 라인번지(예컨데 A, B, C, D, E, F, G, H)를 저장할 수 있게 된다. 그리고, 제1메모리(130)는 상기 제1멀티플렉서(MUX1)로부터 하이레벨 신호가 인가될 때, 상기 제2멀티플렉서(MUX2)로부터 인가되는 필드신호에 해당하는 번지에 저장된 초기 또는 확정번지신호를 출력(Read)하게 구성되며, 상기 제1멀티플렉서(MUX1)로부터 로우레벨 신호가 인가될 때, 상기 제2멀티플렉서(MUX2)로부터 인가되는 프레임번지신호에 해당하는 번지에 입출력 단자(IO1)로부터 인가되는 초기 또는 학정번지신호를 저장하도록 구성한다.
상기 제2메모리(130)에 연결된 제2선택수단(150)은 래치부(151)와 제3멀티플렉서(MUX3), 버퍼(BF1)로 이루어진다. 이때, 상기 래치부(151)는 수평동기신호를 클럭으로 하여 상기 제2메모리(130)의 출력을 래치하게 구성하며, 상기 제3멀티플렉서(MUX3)는 입력단(S)에 초기신호가 하이레벨일 때 상기 래치부(151)로부터 인가되는 신호를 출력하나, 초기신호가 로우레벨일 때에는 상기 초기번지 출력부(11)의 신호를 출력하게 구성된다. 그리고, 버퍼(BF1)는 상기 멀티플렉서(MUX1)로부터 로우레벨신호가 인가될 때, 상기 멀티플렉서(MUX3)의 출력이 제1메모리(130)에 인가되도록 구성한다.
상기 제2저장회로(70)는 상기 초기번지신호 및 확정번지신호에 해당하는 라인번지에 화상데이타들을 저장 및 출력하기 위한 것으로서, 제2메모리(71), 클럭 출력부(73), 화소번지 출력부(75) 및 입출력 상태 제어부(77)로 이루어진다. 이때, 상기 클럭 출력부(73)는 소정주기를 갖는 클럭을 출력하게 구성되며, 상기 화소번지 출력부(75)는 클럭 출력부(73)의 클럭에 동기되어, 화소번지를 출력하게 구성된다. 본 명세서에서는 1라인에 36개의 화소가 형성되도록 구성된다고 가정하며, 따라서, 상기 화소번지 출력부(75)는 36개의 화소번지를 순차적으로 출력하게 구성된다. 상기 제2메모리(71)는 상기 클럭 출력부(73)의 출력클럭이 로직하이일 때 상기 멀티플렉서(MUX3) 및 화소번지 출력부(75)의 번지신호에 해당하는 번지에 입력되는 화소데이타를 저장하며, 출력클럭이 로직로우일 때 상기 멀티플렉서(MUX3) 및 화소번지 출력부(75)의 번지신호에 해당하는 번지에 저장하였던 화소데이타를 출력하게 구성한다.
그리고, 상기 입출력 상태 제어부(77)는 상기 클럭 출력부(73)의 클럭이 로직로우일 때, 상기 제2메모리(71)의 출력 화소데이타를 출력하는 버퍼(BF2)와, 상기 클럭 출력부(73)의 클럭이 로직하이일 때, 화소데이타를 상기 제2메모리(71)에 인가하는 버퍼(BF3)로 되어 상기 제2메모리(71)의 화소데이타가 입출력되는 것을 제어하게 구성된다.
이와같이 구성된 본 발명에 따른 디지탈 방식 화상처리장치의 주사방식 전환장치는, 1필드에 해당하는 화소데이타만을 저장 가능한 제2메모리(71)만으로 순행주사방식의 화소데이타들을 격행주사방식으로 전환할 수 있다.
본 명세서에서 상기 수직동기신호 및 수평동기신호는 로직하이 상태라고 가정한다. 이러한 가정하에서 초기 구동신호가 인가되면, 상기 초기번지 출력부(11)는 구동을 개시하여, 상기 제2메모리(71)에 4개의 라인중 첫번째 라인의 화소데이타를 저장하기 위한 라인번지를 지정하기 위한 초기번지들을 순차적으로 출력하게 된다. 이때, 입력되는 화소데이타들은 순행주사방식으로 즉, 1, 2, 3, 4, 5, 6, 7, 8, 1, 2,…라인순으로 인가되며, 상기 화소번지 출력부(75)는 각 라인을 구성하는 화소데이타들을 저장 및 출력하기 위한 번지를 클럭출력부(73)의 클럭에 따라 출력하게 된다. 상기 초기신호 출력부(13)는 상기 초기번지 출력부(11)의 출력번지신호를 계수하여 총 4개의 번지신호가 계수되어야 초기신호라 명명된 하이레벨의 로직을 출력하며 4개의 번지신호가 인가되지 않을 때에는 로우레벨의 로직을 출력하게 된다. 이때, 상기 멀티플렉서(MUX3)는 상술한 바와같이 단자(S)로 로우레벨의 로직이 인가될 때, 상기 초기번지 출력부(11)의 초기번지를 출력하도록 구성되어 있으므로 상기 초기번지 출력부(11)에서 출력되는 4개의 초기번지신호는 상기 제2메모리(71)에 인가된다. 따라서, 상기 제2메모리(71)는 먼저 상기 초기번지신호에 의해 라인의 번지를 지정하고, 지정된 라인번지내에서, 화소데이타를 저장하기 위한 화소번지에 상기 입력데이타들을 저장하는 것이다. 이때, 상기 제2메모리(71)는 상기 클럭 출력부(73)의 클럭이 로직이 하이일 때, 기록모드로, 로직로우일 때 출력모드로 구동하나, 초기 모드에서는 저장하였던 화소데이타들이 없으므로 클럭이 로직하이일 때 버퍼(BF3)를 통하여 인가되는 첫번째 라인의 화소데이타를 상기 초기번지에 해당하는 라인번지내 화소번지신호에 해당하는 번지에 저장하는 것이다.
이와같은 과정을 수평동기신호(H-SYNC)에 따라 순차적으로 되풀이하면, 4번째 수평동기신호(H-SYNC)가 인가될 때, 상기 제2메모리(71)내에는 제4도(가)에 도시된 바와같이 1, 2, 3, 4라인을 형성하는 화소데이타들이 각 라인의 번지내에 저장될 것이다. 제4도(가)에서 초기번지는 a, b, c, d로 표시되어 있다. 상기 초기신호 출력부(13)는 상기 초기번지 출력부(11)가 출력하는 초기번지신호들을 계수하여 4개의 초기번지신호가 출력될 때까지 로직로우를 출력하므로 상기필드번지 출력부(30)는 디스에이블 상태가 되나, 상기 프레임번지 출력부(50)는 초기 구동신호에 의하여 프레임 번지를 출력하게 된다.
이때, 상기 초기신호 출력부(13)의 로직로우에 의해 멀티플렉서(MUX1)는 접지(GND) 전위, 즉, 로우레벨로직을 멀티플렉서(MUX2)에 인가하면, 상기 멀티플렉서(MUX2)는 프레임번지 출력회로(50)의 프레임번지신호를 출력하게 된다. 상기 멀티플렉서(MUX1)의 로우레벨로직은 상기 제1메모리(130)가 기록모드로 구동케 하고, 버퍼(BF1)는 상기 멀티플렉서(MUX1)의 출력, 즉, 초기번지신호를 제1메모리(130)에 인가하므로, 상기 제1메모리(130)는 상기 프레임번지신호에 해당하는 번지(이하, A, B, C, D라 한다)에 상기 초기번지신호(번지 a, b, c, d를 지정하는)를 제3도(나)와 같이 저장한다. 이때, 제1메모리(130)의 총번지를 A, B, C, D, E, F, G, H로 구성된다고 가정하였다.
이러한 과정후 상기 초기신호 출력부(13)가 하이레벨인 초기신호를 출력하면, 상기 초기번지 출력부(11)는 디스에이블 상태가 된다. 이러한 상태에서 5번째 수평동기신호(H-SYNC)가 인가되면 상기 필드번지 출력회로(30)는 번지(A)를 지정하는 필드번지신호를 출력하고 프레임번지 출력회로(50)는 번지(E)를 지정하는 프레임번지신호를 출력하나, 하이레벨의 초기신호에 의해 멀티플렉서(MUX1)는 수평동기신호(H-SYNC)를 출력하고, 멀티플렉서(MUX1)의 수평동기신호(H-SYNC)에 의해 멀티플렉서(MUX2)는 필드번지 출력회로(30)의 필드번지신호를 출력한다. 이때, 수평동기신호(H-SYNC)에 의해 제1메모리(130)는 출력모드로 동작하므로 상기 필드번지 출력회로(30)의 필드번지신호에 의해 제1메모리(130)는 번지(A)에 저장하였던 초기번지신호(a)를 확정번지신호로서 출력한다. 수평동기신호(H-SYNC)의 구간이 종료하여 수평동기신호 입력 통로가 로우상태가 되면, 상기 확정번지신호(a)는, 멀티플렉서(MUX3)를 통해 상기 제2메모리(71)에 인가되고 상기 제2메모리(71)에는 5번째 라인(5)의 화소데이타가 인가되므로 클럭 출력부(71)의 클럭신호에 따라 라인(1)의 화소데이타를 출력하고 라인(5)의 화소데이타를 입력하게 되어 결룩 번지(a)에는 라인(5)의 화소데이타가 저장된다.
상기 수평동기신호(H-SYNC)의 구간통로가 로우레벨로 변환됨에 따라 멀티플렉서(MUX1)는 로우레벨을 출력하고, 따라서, 멀티플렉서(MUX2)는 프레임번지 출력회로(50)의 프레임번지신호를 출력하므로 상기 제1메모리(130)에는 번지(E)가 지정된다. 이때, 로우레벨의 수평동기신호 통로에 의해 버퍼(BF1)가 구동하므로, 멀티플렉서(MUX3)의 확정번지신호(a)가 제1메모리(130)에 인가되어, 제1메모리(130)의 번지(E)에는 확정번지신호(a)가 저장되는 것이다. 이때, 6번째 수평동기신호(H-SYNC)가 인가되면, 상기 필드번지 출력회로(50)는 번지(C)에 해당하는 프레임번지신호를 출력하고 프레임번지 출력부(50)는 F에 해당하는 필드번지신호를 출력한다. 따라서, 상기 제2메모리(130)는 번지(C)에 저장된 확정번지신호(c)를 출력하여, 상기 제2메모리(71)가 번지(c)에 저장된 라인(3)의 화소데이타를 출력하고 라인(6)의 화소데이타를 번지(C)에 저장하게 되며, 한편, 제1저장부(130)의 번지(F)에는 확정번지신호(c)가 저장된다. 상술한 과정에 의해 수평동기신호(H-SYNC)의 입력에 따라 상기 필드번지 출력회로(30)가 번지(E, G)에 해당하는 프레임번지신호를 출력하고, 프레임번지 출력회로(50)가 번지(G, H)에 해당하는 프레임번지신호를 출력하는 경우가 제4도(가), (나)에 표현되어 있다.
상술한 바와 같이 상기 필드번지 출력회로(50)는 A, C, E, G의 번지를 지정한 후에는 B, D, F, H의 순으로 상기 제1메모리(130)의 번지를 지정하게 된다. 따라서 9번째 수평동기신호(H-SYNC)가 인가되면, 상기 필드번지 출력회로(30)는 번지(B)를 지정하므로 상기 제2메모리(71)는 번지(b)에 해당하는 라인(2) 화상데이타를 출력하게 하고, 상기 프레임번지 출력부(50)는 번지(A)를 지정하는 확정번지신호를 상기 제1메모리(130)에 인가하게 될 것이다.
이후의 과정은 상술한 바와 동일하며, 제4도(가), (나)를 참조하면, 상기 제1메모리(130)는 상기 프레임번지 출력회로(50) 및 필드번지 출력회로(30)의 프레임번지신호 및 필드번지신호에 의하여, 상기 제1메모리(71)가 입출력해야만 번지를 계속하여 지정해주는 것을 알 수 있다.
상술한 과정에 의해 상기 제2메모리는 1필드에 해당하는 메모리 용량으로서 순행주사형태로 인가되는 화소데이타들을 격행주사방식으로 용이하게 변환될 수 있는 것이다. 따라서, 상술한 제1도의 종래구획-순행주사장치에 의해 출력되는 순행주사의 화상을 본 발명의 디지탈 방식 화상처리장치의 주사방식 전환장치를 이용하면 하나의 필드메모리로서 구획-격행주사의 변환이 가능하다.
즉, 본 발명은 제1메모리가 제2메모리로 하여금 화상데이타를 출력하게 지정한 번지를 다시 화상데이타를 입력할 번지로 저장하고, 격행주사방식에 의해, 제2메모리가 화상데이타를 입출력하도록 번지를 제어하므로 1필드의 메모리로서 순행주사방식의 화소데이타를 격행주사방식으로 변환시킬 수 있는 효과가 있다. 또한, 제1메모리의 양은 1필드부에 해당하므로 매우 미미하고, 수평동기신호에 의해 읽고 쓰는 작용을 하므로 매우 저속이어도 충분하다. 또한, 주변 회로들 역시 저가의 상용 집적회로로 구성이 가능하여 매우 저렴한 가격으로 시스템을 구성할 수 있는 효과가 있다.

Claims (7)

  1. 디지탈 방식 화상처리장치에 있어서, 프레임을 이루는 라인들에 대응하는 번지들을 구비하며 수평동기신호에 따라 인가된 필드번지신호에 해당하는 번지에 저장된 확정번지신호를 출력하며, 인가되는 프레임번지신호에 해당하는 번지에 입력되는 확정번지신호 및 초기번지신호를 저장하는 제1저장수단과 ; 초기 구동신호의 인가시 구동하여 상기 프레임의 라인들에 대응하는 상기 제1저장수단의 번지들을 순차적으로 지정하는 상기 프레임번지신호를 출력하는 프레임번지 출력수단과 ; 초기신호의 인가시 구동하여 상기 프레임의 라인들에 대응하는 상기 저장수단의 번지들을 필드별로 구분하고 소정필드를 이루는 라인들을 순차적으로 지정후 다른 필드의 라인들을 순차적으로 지정하는 상기 필드번지신호를 출력하는 필드번지 출력수단과 ; 필드를 이루는 라인들에 대응하는 번지들을 구비하며, 상기 초기번지신호 및 확정번지신호에 따른 번지에/의 화상데이타를 저장/출력하여 순행주사방식으로 인가되는 화상데이타를 격행주사방식으로 전환시켜 출력하는 제2저장수단과 ; 초기 구동신호의 인가시 상기 제2저장수단의 각 번지에 대응하는 초기번지신호를 순차적으로 출력한 후 초기신호를 출력하는 초기번지 출력수단을 구비하는 디지탈 방식 화상처리장치의 주사방식 전환장치.
  2. 제1항에 있어서, 상기 제1저장수단은, 초기신호의 입력에 따라 상기 수평동기신호를 선택적으로 출력하고 수평동기신호에 따라 상기 필드번지 신호출력수단 및 프레임번지 출력수단의 필드번지신호 또는 프레임번지신호를 선택적으로 출력하는 제1선택수단과 ; 상기 제1선택수단의 수평동기신호에 따라 상기 필드번지신호 출력수단의 필드번지신호에 해당하는 번지에 저장된 확정번지신호를 출력하며, 상기 프레임번지 출력수단의 프레임번지신호에 해당하는 번지에 입력되는 확정번지신호를 저장하는 제1메모리와 ; 상기 제1메모리로부터 출력된 확정번지신호를 상기 제2저장수단에 인가하며, 상기 제1선택수단의 수평동기신호 및 초기신호에 따라 상기 제1메모리의 확정번지신호 및 상기 초기번지 출력수단의 초기번지신호를 선택적으로 상기 제1메모리에 인가하는 제2선택수단을 구비하는 디지탈 방식 화상처리장치의 주사방식 전환장치.
  3. 제1항에 있어서, 상기 제2저장수단은, 소정주기의 클럭을 출력하는 클럭 출력부와 ; 상기 클럭 출력부의 클럭에 동기되어 라인을 이루는 화소데이타들의 화소번지신호를 출력하는 화소번지 출력수단과 ; 상기 클럭 출력부의 클럭에 따라 상기 확정번지신호 및 상기 화소번지신호에 해당하는 번지에 화소데이타를 저장 및 출력하는 제2메모리와 ; 상기 클럭 출력부의 클럭에 따라 상기 제2메모리에 화소데이타들이 입출력되는 상태를 제어하는 입출력 상태 제어부를 구비하는 디지탈 방식 화상처리장치의 주사방식 전환장치.
  4. 제1항에 있어서, 상기 초기번지신호 출력수단은, 초기 구동신호에 따라 구동하여 상기 제2저장수단의 소정 번지를 지정하는 초기번지신호를 순차적으로 출력하는 초기번지신호 출력부와 ; 상기 초기번지신호 출력부가 출력하는 초기번지신호를 카운팅하여 필드수에 해당하는 초기번지신호의 수가 카운팅될 때 초기신호를 출력하는 초기신호 출력부를 구비하는 디지탈 방식 화상처리장치의 주사방식 전환장치.
  5. 제2항에 있어서, 상기 제1선택수단은, 수평동기신호 및 그라운드전위가 입력단에 인가되도록 하여, 상기 초기신호의 인가에 따라 상기 수평동기신호 또는 그라운드 전위가 선택적으로 출력하는 제1멀티플렉서와 ; 상기 제1멀티플렉서로부터 수평동기신호의 인가에 따라 상기 프레임번지신호 출력수단 또는 필드번지 출력수단의 프레임번지신호 또는 필드번지신호를 선택적으로 출력하는 제2멀티플렉서를 구비하는 디지탈 방식 화상처리장치의 주사방식 전환장치.
  6. 제2항에 있어서, 상기 제2선택수단은, 상기 수평동기신호를 클럭으로 하여 상기 제1메모리의 확정번지신호를 래치한 후 출력하는 래치부와 ; 상기 초기신호의 인가에 따라 상기 래치부 또는 초기번지 출력수단의 출력을 선택적으로 출력하는 제3멀티플렉서와 ; 상기 제1선택수단의 수평동기신호에 따라 상기 제3멀티플렉서의 출력을 선택적으로 상기 제1메모리에 인가하는 제1버퍼를 구비하는 디지탈 방식 화상처리장치의 주사방식 전환장치.
  7. 제3항에 있어서, 상기 입출력 상태 제어부는, 상기 클럭 발생부의 클럭에 따라 상기 제2메모리의 화상데이타를 출력하는 제2버퍼와 ; 상기 클럭 발생부의 클럭에 따라 상기 제2메모리에 화상데이타를 인가하는 제3버퍼를 구비하는 디지탈 방식 화상처리장치의 주사방식 전환장치.
KR1019920023933A 1992-12-11 1992-12-11 디지탈 방식 화상처리장치의 주사방식 전환장치 KR960012486B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920023933A KR960012486B1 (ko) 1992-12-11 1992-12-11 디지탈 방식 화상처리장치의 주사방식 전환장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920023933A KR960012486B1 (ko) 1992-12-11 1992-12-11 디지탈 방식 화상처리장치의 주사방식 전환장치

Publications (2)

Publication Number Publication Date
KR940017838A KR940017838A (ko) 1994-07-27
KR960012486B1 true KR960012486B1 (ko) 1996-09-20

Family

ID=19345244

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920023933A KR960012486B1 (ko) 1992-12-11 1992-12-11 디지탈 방식 화상처리장치의 주사방식 전환장치

Country Status (1)

Country Link
KR (1) KR960012486B1 (ko)

Also Published As

Publication number Publication date
KR940017838A (ko) 1994-07-27

Similar Documents

Publication Publication Date Title
JP2656737B2 (ja) ビデオ情報を処理するためのデータ処理装置
KR100339898B1 (ko) 영상표시장치
KR920001931A (ko) 인터레이스 영상으로 표시되는 영상신호를 비인터레이스 영상 디스플레이 수단에 결합시키는 장치 및 이 수단으로 상기 영상신호를 디스플레이하는 방법
US4752823A (en) Image recording apparatus for generating a still image from a video signal
JP3041951B2 (ja) 液晶駆動方式
JPH0426273B2 (ko)
EP0921518A2 (en) Interface for liquid crystal display
JPH07121143A (ja) 液晶表示装置及び液晶駆動方法
KR960012486B1 (ko) 디지탈 방식 화상처리장치의 주사방식 전환장치
EP0394023B1 (en) Image display apparatus
JPH08248925A (ja) 電子機器
KR960012488B1 (ko) 디지탈방식 화상처리 장치의 주사방식 전환장치
US5237317A (en) Image display apparatus
SU1021024A1 (ru) Устройство отображени информации на большом экране
KR910005249B1 (ko) 멀티비젼 시스템
KR950004108B1 (ko) 화상비가상이한화면에영상신호를디스플레이하는방법및그장치
KR900007618B1 (ko) 입체 텔레비젼의 플리커 제거장치
KR960006923Y1 (ko) 화소 기록 어드레스 발생회로
JP2565190B2 (ja) 液晶表示装置
Chu et al. A flexible format video sequence processing simulation system
KR920002535B1 (ko) 픽처-인-픽처에서의 수직방향 확대회로
JPS63257785A (ja) 走査周波数変換方式
KR920002836B1 (ko) 멀티윈도우 방식 화상처리장치 및 방법
JPH11288257A (ja) 圧縮表示方法及びその装置
KR960013233B1 (ko) 고화질 텔레비전의 움직임 보상과 디스플레이를 위한 메모리 어드레스와 디스플레이의 콘트롤 장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990831

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee