KR960008285B1 - 복조회로 - Google Patents

복조회로 Download PDF

Info

Publication number
KR960008285B1
KR960008285B1 KR1019880006610A KR880006610A KR960008285B1 KR 960008285 B1 KR960008285 B1 KR 960008285B1 KR 1019880006610 A KR1019880006610 A KR 1019880006610A KR 880006610 A KR880006610 A KR 880006610A KR 960008285 B1 KR960008285 B1 KR 960008285B1
Authority
KR
South Korea
Prior art keywords
signal
circuit
rds
output
ari
Prior art date
Application number
KR1019880006610A
Other languages
English (en)
Other versions
KR890001270A (ko
Inventor
루이찌 오가아
마사시 아라이
Original Assignee
상요덴기 가부시기가이샤
이우에 사또시
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 상요덴기 가부시기가이샤, 이우에 사또시 filed Critical 상요덴기 가부시기가이샤
Publication of KR890001270A publication Critical patent/KR890001270A/ko
Application granted granted Critical
Publication of KR960008285B1 publication Critical patent/KR960008285B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D1/00Demodulation of amplitude-modulated oscillations
    • H03D1/22Homodyne or synchrodyne circuits
    • H03D1/2245Homodyne or synchrodyne circuits using two quadrature channels
    • H03D1/2254Homodyne or synchrodyne circuits using two quadrature channels and a phase locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D2200/00Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
    • H03D2200/0001Circuit elements of demodulators
    • H03D2200/0031PLL circuits with quadrature locking, e.g. a Costas loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Circuits Of Receivers In General (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음.

Description

복조회로
제1도는 본 발명의 한 실시예를 도시한 회로도.
제2도는 종래의 복조회로를 도시한 회로도.
제3도는 본 발명의 다른 실시예를 도시한 회로도.
제4도 및 제5도는 본 발명의 또 다른 실시예를 도시한 회로도.
* 도면의 주요부분에 대한 부호의 설명
2,3 : 승산회로 4 : VCO
11 : ARI 신호 검출회로 12 : 선택회로
본 발명은 DSB(더블사이드 밴드) 변조된 입력신호를 복조하기 위한 복조회로에 관한 것이다.
DSB 변조된 신호를 복조하기 위한 복조회로로서는, 종래부터 코스타스루회로를 사용한 것, 재변조 비교회로를 사용한 것 등이 존재한다. 이들 회로는, 어느 것도 2개의 승산회로를 구비하고, DSB변조된 입력신호와 이 입력신호의 반송파와 직교관계로 되는 재생 반송파신호를 상기 승산회로에서 승산해서 복조를 행하는 것이다. 상기 복조회로중 코스타스루프 회로는, 제2도와 같은 것으로, 입력단자(1)에 인가되는 DSB 변조된 입력신호, 제1 및 제2승산회로(2및 3)에 인가되고, VCO(4)의 출력 신호와 승산된다. 그때, 상기VCO(4)는 제1승산회로(2), 저역 통과필터(5), 제3승산회로(6), 저역 통과 필터(7)이라고 하는 경로 및 제2승산회로(3), 저역 통과 필터(5), 제3승산회로(6), 저역 통과 필터(7)이라고 하는 경로에 의해 PLL 제어되어 있으므로, 상기 VCO(4)의 출력돤에는 입력신호의 반송파에 동기한 재생 반송파 신호가 얻어진다.
현재, 제1 및 제2승산회로(2 및 3)의 극성과 VCO(4)의 극성에 따라서, VCO(4), 제2승산회로(3), 저역 통과 필터(8), 제3승산회로(6), 저역 통과 필터(7) 및 VCO(4)라고 하는 PLL 루프가 형성되고, 상기VCO(4)의 출력단에 입력신호의 반송파와 통상의 재생 반송파 신호가 얻어졌다고 하면, 제1승산회로(2)에 있어서 입력 신호와 상기 통상의 재생 반송파 신호가 승산되고, 저역 통과 필터(5)를 통해서 출력단자(9)에 복조신호가 얻어진다.
또한, VCO(4)의 출력신호는, 90도 이상회로(10)에서 이상되기 때문에, 제2승산회로(3)에 있어서 입력 신호와 90도 이상된 재생 반송파 신호가 승산되고, 그 출력신호에 따라서 VCO(4)의 제어가 행해진다.
따라서, 제2도의 회로를 사용하면, DSB 변조된 입력신호를 바르게 복조할 수 있다. 또한 코스타스푸프 회로는, 잡지 EBU(Review Technical) 제204호, 1984년 4월, 제53페이지에 기재되어 있다.
그런데, 방송 프로그램이나 시각 등의 정보를 코드화하고, 코드화된 신호에 의해 57KHz의 반송파를 DSB 변조한 신호를, FM 라디오 신호에 중첩해서 송신하는 시스템이 제안되어 있다. 상기 시스템은, RDS(라디오·데이타·시스템)이라 불리고 잇다. 또한 교통 정보를 표시하는 57KHz의 반송파를 AM 변조한 신호를, FM 라디오 신호에 중첩해서 송신하는 ARI(교통 라디오 정보) 시스템도 제안되어 있다. 양 시스템의 정보는, 같은 57KHz를 반송파 주파수로 하고 있으나, 식별 가능하게 반송파의 위상이 서로 직교 관계로 되도록 설정되어 있다.
제2도의 코스타스루프회로를 사용하면, RDS 신호를 DSB 복조할 수 있다. 그렇지만, RDS 신호와 함께 ARI 신호가 입력단자(1)에 인가되면, 출력단자(9)에 복조되 RDS 신호가 얻어지지 않는다고 하는 문제가 있다. 이것은, VCO(4)가 RDS 신호 보다도 우세한 ARI 신호의 반송파 신호에 의해 제어되고, RDS 신호의 동기 검파가 제2승산회로(3)에서 행해지도록 되기 때문이다. 앞서 기술한 바와 같이, RDS 신호의 반송파 신호와 ARI 신호의 반송파 신호와는 직교관계에 있고, RDS 신호는 반송파가 억압되며, ARI 신호는 반송파가 억압되어 있지 않으므로, RDS 신호와 ARI 신호가 동시에 입력단자(1)에 인가될 경우, 상술한 현상이 반드시 발생한다.
본 발명은, 상술한 점에 비추어 된 것으로, 서로 직교 관계로 되는 2개의 재생 반송파신호를 발생하는 VCO와, DSB 변조된 입력신호와 상기 재생 반송파 신호를 승산하는 한쌍의 승산회로와, 이 한쌍의 승산회로의 출력신호의 한쪽을 선택하는 선택회로와, 상기 제1입력 신호와 직교관계에 있는 반송파를 갖는 제2입력신호를 검출하기 위해, 상기 승산회로의 한쪽 출력단에 접속된 신호 검출회로를 구비하는 점을 특징으로 한다.
본 발명에 의하면, 제1입력신호에 제2입력신호가 혼입했을때, 상기 제2입력신호를 신호 검출회로에서 검출하고, 이 신호 검출회로의 출력신호에 의해 선택회로의 절환을 행하고 있으므로, RDS 신호만이 입력 단자에 인가될 경우에는, 제1승산회로의 출력신호를 출력단자에 도출할 수 있고, RDS 신호 및 ARI 신호가 입력단자에 인가될 경우에는, 제2승산회로의 출력신호를 출력단자에 도출할 수 있다.
제1도는, 본 발명의 한 실시예를 도시한 것으로, (11)은 제1승산회로(2)의 출력단에 저역 통과 필터(5)를 통해서 접속된 ARI 신호 검출회로이고, (12)는 이 ARI 신호 검출회로(11)의 출력 신호에 따라서, 제1 및 제2승산회로(2 및 3)의 출력신호를 선택하는 선택회로이다. 또한 제1도에 있어서, 제2도와 동일한 부분에는 동일한 부호를 붙여서, 설명을 생략한다.
입력단자(1)에 RDS 신호만이 인가되고, 제2승산회로(3), 저역 통과 필터(8), 제3승산회로(6), 저역 통과 필터(7), VCO(4) 및 90도 이상회로(10)으로 이루어지는 PLL이 상기 RDS 신호으 반송파에 록크(lock) 했다고 하면, 상기 VCO(4)에서 상기 RDS 신호의 반송파에 동기한 재생 반송파 신호가 발생한다. 상기 재생 반송파 신호는, 제1승산회로(2)에 있어서 입력 RDS 신호와 승산되기 때문에, 상기 제1승산회로(2)가 동기 검파회로로서 동작하고, 출력단에 복조된 RDS 신호가 얻어진다. 그때, ARI 신호가 인가되어 있지 않으므로 ARI 신호 검출회로(11)에서 출력신호가 발생하지 않고, 선택회로(12)는 도시한 상태를 보존한다. 그 때문에 제1승산회로(2)에서 얻어지는 복조된 RDS 신호가 저역 통과 필터(5) 및 선택회로(12)를 통해서 출력단자(9)에 발생한다.
다음으로, RDS 신호와 함께 ARI 신호가 입력단자(1)에 인가되었다고 하면, PLL이 우세한 ARI 신호에 록크하고, VCO(4)에서 ARI 신호의 반송파에 동기하고, RDS 신호의 반송파와 위상이 90도 떨어진 재생 반송파 신호가 발생한다. 그 때문에 제1승산회로(2)에 있어서, ARI 신호가 동기 검파됨과 동시에, 제2승산회로(3)에 있어서 RDS 신호가 동기 검파된다. 상기 제1승산회로(2)의 출력신호는 저역 통과 필터(5)를 통해서 ARI 신호 검출회로(11)에 인가된다. 그 때문에, 상기 ARI 신호 검출회로(11)에 있어서 ARI 신호가 검출되고, 그 출력에 의해서 선택회로(12)가 도시한 것과 반대의 상태로 절환된다. 따라서, 제2동기 검파회로(3)에서 복조된 RDS 신호가 저역 통과 필터(8) 및 선택회로(12)를 통해서 출력단자(9)에 발생한다.
ARI 신호 검출회로(11)은, 예를들면 저역 통과 필터와 레벨 검파회로에 의해서 구성된다. RDS 신호는 반송파 억압형 진폭 변조신호이므로, 복조신호는 교류분만으로 직류분을 포함하지 않는다. 한편, ARI 신호는 DK 신호(교통 정보 방송중임을 표시하는 식별신호) 및 BK 신호(교통 정보국의 지역을 표시하는 식별신호)의 혼합된 AM 신호이고, 직류분을 포함한다. 그 때문에, ARI 신호 검출회로(11)를 구성하는 저역 통과 필터의 시정수를 다른 저역 통과 필터(5 및 8) 보다도 충분히 크게 하고, 레벨 검파회로에 의해 직류분의 레벨을 검파하도록 하면, ARI 신호를 RDS 신호와 구별해서 검출할 수 있다.
또한, ARI 신호 검출회로(11)의 검출신호는, ARI 신호를 처리하는 회로, 예를 들면 DK 신호 식별회로 등에도 부여되고, ARI 신호 처리회로의 제어신호나 DK 신호, BK 신호를 추출하기 위한 신호로서도 사용된다.
제3도는, 재변조 비교회로에 본 발명을 적용한 예를 도시한 것이다. 제변조 비교회로는, 입력단이 공통으로 입력단자(13)에 접속된 제1 및 제2승산회로(14 및 15)와, 상기 제2승산회로(15)와 함께 PLL을 형성하는 저역 통과 필터(16), VCO(17) 및 90도 이상회로(18)과, 상기 제1승산회로(14)의 출력신호를 기준 레벨과 비교하는 비교회로(19)와, 이 비교회로(19)의 출력신호에 따라서 VCO(17)의 출력신호를 변조하는 변조회로(20)으로 이루어진다.
이와같은 재변조 비교회로의 경우도, 코스타스루프회로와 동일하게, RDS 신호만 인가될 때 제1승산회로(14)에서 복조된 RDS 신호가 발생하고, RDS 신호와 ARI 신호가 동시에 인가될 때 제2승산회로(15)에서 복조된 RDS 신호가 발생한다. 따라서, 재변조 비교회로에 대해서도, ARI 신호 검출회로(21) 및 선택회로(22)를 설치하고, 입력신호에 따라서 출력의 절환을 행하면, 복조된 RDS 신호를 확실하게 발생시킬 수 있다.
제4도는, 역 변조회로에 본 발명을 적용한 예를 도시한 것이다. 역 변조회로는. 제1 및 제2승산회로(23 및 24)와, 상기 제2승산회로(24)와 함께 PLL을 형성하는 저역 통과 필터(25), VCO(26) 및 90도 이상회로(27)과, 상기 제1승산회로(23)의 출력신호를 기준 레벨과 비교하는 비교회로(28)과, 이 비교회로(28)의 출력신호에 따라서 입력신호를 역 변조하는 역 변조회로(29)로 이루어진다. 이와 같은 역 변조회로의 경우도, RDS 신호만 인가될 때 제1승산회로(23)에서 복조된 RDS 신호가 발생하고, RDS신호와 ARI 신호가 동시에 인가될 때 제2승산회로(24)에서 복조된 RDS 신호가 발생한다.
따라서, 역 변조회로에 대해서도, ARI 신호 검출회로(30) 및 선택회로(31)을 배치하면, 출력단자(32)에서 복조된 RDS 신호를 확실하게 발생시킬 수 있다.
제5도는 재변조 비교회로에 본 발명을 적용한 다른 예를 도시한 것이다. 제3도에 도시한 구성과 대응하는 부분에는 동일한 부호가 붙여져 있다. 제4도에 있어서, 선택회로(20)의 제어신호를 형성하기 위해, 저역 통과 필터(33) 출력을 반전해서 증폭하는 인버터(34)와 인버터(34) 출력의 소정 저역 성분을 통과시키는 저역 통과 필터(35)가 설치된다. 이 인버터(34)와 저역 통과 필터(35)로 이루어지는 구성은 제3도의 비교기(19)에 대응하고, 입력 DSB 복조신호의 포락선, 즉 복조 DSB 신호의 제로크로스(zero cross) 점을 검출한다.
서로 직교하는 재생 반송파를 도출하기 위해, VCO(17) 출력을 소정비로 분주하고, 위상차가 90。로 되는 2개의 신호를 도출하고, 한쪽을 승산회로(14)에 부여하고, 다른 쪽을 선택회로(20)에 부여하는 분주기(36)이 설치된다. 분주기(36)에서 승산회로에 부여되는 신호가 입력 반송파와 동상 동기한 재생 반송파이고, 선택회로(20)에 부여되는 신호가 입력 반송파와 직교 동기한 재생 반송파로 된다.
PLL 회로의 루프필터 정수를 절환하기 위해, 승산회로(15) 출력을 받는 저역 통과 필터(16)과, 저역 통과 필터(16) 출력을 받아 저역 성분을 VCO(17)에 부여하는 저역 통과 필터(37)이 설치되어 있다. 저역 통과 필터(16) 출력은 또한, 선택회로(22)에도 부여된다. 저역 통과 필터(37)은 ARI 신호 검출회로(21)에서의 ARI 검출신호에 응답해서 활성화되고, 필터링 동작을 행한다. 그렇지 않을 때에는, 저역 통과 필터(16)의 출력을 그대로 통과시킨다. 저역 통과 필터(37)이 설치되어 있는 것은 다음 이유에 의한다. 승산회로(15)는 ARI와 RDS를 포함하는 입력 신호에 대해서, ARI를 직교 검파하고, RDS를 동기 검파한다. 저역 통과 필터(37)을 통하게 함으로써, RDS 복조신호를 감쇠시키고, ARI 복조신호(직류 제어신호)만을 VCO(17)에 인가하고, PLL을 안정시킨다.
한편, RDS만이 입력(13)에 인가된 경우, 승산회로(15)는 RDS를 직교 검파하고, 저역 통과 필터(16)의 출력에는, RDS의 반송파와 직류 제어신호가 발생한다.
이때, VCO(17)이 RDS의 측대파에 록크하면, 저역 통과 필터(16)의 출력에 커다란 오차신호가 발생하지만, 저역 통과 필터(37)이 존재하면, 상기 커다란 오차 신호를 제거해 버리므로, 반송파로는 아니고, 측대파로의 록크가 유지되어 문제로 된다. 그 때문에, 제5도의 경우는, 저역 통과 필터(37)을 ARI 신호 검출회로(21)의 출력으로 제어하고, 상기 문제를 해결하고 있다.
이상 기술한 바와 같이, 본 발명에 의하면, RDS 신호와 같은 DSB 변조된 입력신호를 확실하게 복조할 수 있는 복조회로를 제공할 수 있다. 또한, DSB 변조된 입력 신호와 함께 다른 입력신호가 인가딘 경우에도, 복조출력신호를 확실하게 얻을 수 있는 복조회로를 제공할 수 있다.

Claims (1)

  1. 서로 직교관계로 되는 2개의 재생 반송파 신호를 발생하는 VCO와, DSB 변조된 제1입력 신호와 상기 재생 반송파 신호를 승산하는 한쌍의 승산회로를 구비하는 복조회로에 있어서, 상기 한쌍의 승산회로의 출력신호의 한쪽을 선택하는 선택회로와, 상기 제1입력 신호와 직교관계에 있는 반송파를 갖고, 상기 제1입력신호에 혼입하는 제2입력 신호를 검출하기 위해, 상기 한 쌍의 승산회로의 한쪽의 출력단에 접속된 신호 검출회로로 이루어지며, 상기 신호 검출회로의 출력신호에 따라서 상기 선택회로를 절환시키고, 상기 선택회로의 출력단에 복조된 신호를 얻을 수 있도록 한 것을 특징으로 하는 복조 회로.
KR1019880006610A 1987-06-03 1988-06-02 복조회로 KR960008285B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP62139237A JP2572986B2 (ja) 1987-06-03 1987-06-03 復調回路
JP62-139237 1987-06-03

Publications (2)

Publication Number Publication Date
KR890001270A KR890001270A (ko) 1989-03-20
KR960008285B1 true KR960008285B1 (ko) 1996-06-21

Family

ID=15240664

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880006610A KR960008285B1 (ko) 1987-06-03 1988-06-02 복조회로

Country Status (4)

Country Link
EP (1) EP0293828B1 (ko)
JP (1) JP2572986B2 (ko)
KR (1) KR960008285B1 (ko)
DE (1) DE3887003T2 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9209982D0 (en) * 1992-05-08 1992-06-24 British Tech Group Method and apparatus for amplifying modulating and demodulating
DE4418692A1 (de) * 1994-05-28 1995-11-30 Ant Nachrichtentech Empfänger für zweiseitenband-modulierte Signale
DE19948745A1 (de) * 1999-10-09 2001-04-12 Philips Corp Intellectual Pty Schaltungsanordnung zur Demodulation eines Zwischenfrequenz-Videosignals

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2368826A1 (fr) * 1976-10-19 1978-05-19 Thomson Csf Dispositif de demodulation synchrone et poste telephonique utilisant un tel dispositif
JPS59127318U (ja) * 1983-02-17 1984-08-27 パイオニア株式会社 位相制御回路
DE3433592A1 (de) * 1984-09-13 1986-03-20 Blaupunkt-Werke Gmbh, 3200 Hildesheim Verfahren zur demodulation amplitudenmodulierter eingangssignale mit unterdruecktem traeger und schaltungsanordnung hierfuer
JPS62206929A (ja) * 1986-03-06 1987-09-11 Mitsubishi Electric Corp ラジオデ−タ復調回路
DE3627007A1 (de) * 1986-08-09 1988-02-18 Blaupunkt Werke Gmbh Demodulator zur demodulation von eingangssignalen
JPS6387052A (ja) * 1986-09-30 1988-04-18 Pioneer Electronic Corp Fm多重放送受信機におけるデ−タ復調回路
DE3715571A1 (de) * 1987-05-09 1988-12-08 Blaupunkt Werke Gmbh Demodulator zur demodulation von eingangssignalen
DE3716025A1 (de) * 1987-05-14 1988-12-01 Blaupunkt Werke Gmbh Digitaler demodulator

Also Published As

Publication number Publication date
EP0293828A3 (en) 1989-10-18
EP0293828B1 (en) 1994-01-12
DE3887003T2 (de) 1994-08-11
JP2572986B2 (ja) 1997-01-16
EP0293828A2 (en) 1988-12-07
JPS63302607A (ja) 1988-12-09
KR890001270A (ko) 1989-03-20
DE3887003D1 (de) 1994-02-24

Similar Documents

Publication Publication Date Title
US4541109A (en) Pilot signal detecting circuit for AM stereo signals
US4493099A (en) FM Broadcasting system with transmitter identification
KR970007985B1 (ko) 직접 혼합 동기 am 수신기
KR960008285B1 (ko) 복조회로
EP0529618B1 (en) Demodulating device
CA1061421A (en) Decoder for four channel fm stereophonic composite signal
US5656971A (en) Phase demodulator having reliable carrier phase synchronization
US4502148A (en) FM Stereo demodulator for demodulating stereo signals directly from an FM intermediate frequency signal
GB2098033A (en) Multiple tone pilot signal system
JPS58194450A (ja) 復調装置
KR0144828B1 (ko) Qpsk복조기
JPS6225543A (ja) 局部発振器の周波数安定化方式
JPS62206929A (ja) ラジオデ−タ復調回路
JPS63228831A (ja) 副搬送波同期回路
JP3622887B2 (ja) 受信機
GB2197554A (en) FM multiplex broadcast receiver
US5668498A (en) Controlling FPLL polarity using pilot signal and polarity inverter
JP3091340B2 (ja) Ari信号検出回路
EP0420584B1 (en) PLL demodulating circuit in traffic information receiver
KR19980018519A (ko) 원하는 위상에 주파수 및 위상 로킹 회로를 로킹시키기 위한회로
KR830000672B1 (ko) Am 스테레오 수신기
JPH11274858A (ja) Fm復調回路
KR820001333B1 (ko) 양립식 am스테레오 신호수신기
JPS6236368Y2 (ko)
JPH0447837A (ja) 自動周波数制御方式

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080530

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee