KR960002555Y1 - 복합 동기신호 발생 안정화 회로 - Google Patents

복합 동기신호 발생 안정화 회로 Download PDF

Info

Publication number
KR960002555Y1
KR960002555Y1 KR2019910023483U KR910023483U KR960002555Y1 KR 960002555 Y1 KR960002555 Y1 KR 960002555Y1 KR 2019910023483 U KR2019910023483 U KR 2019910023483U KR 910023483 U KR910023483 U KR 910023483U KR 960002555 Y1 KR960002555 Y1 KR 960002555Y1
Authority
KR
South Korea
Prior art keywords
signal
synchronization signal
external
synchronous
composite
Prior art date
Application number
KR2019910023483U
Other languages
English (en)
Other versions
KR930017030U (ko
Inventor
정원희
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910023483U priority Critical patent/KR960002555Y1/ko
Publication of KR930017030U publication Critical patent/KR930017030U/ko
Application granted granted Critical
Publication of KR960002555Y1 publication Critical patent/KR960002555Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

복합 동기신호 발생 안정화 회로
제1도는 본 고안의 회로도
본 고안은 영상신호 처리 시스템에 있어서 복합 동기신호 발생회로에 관한 것으로, 특히 자체 안정화 처리 및 외부 동기신호 필터링에 의해 북합 동기신호 발생 안정화하는 회로에 관한 것이다.
영상 처리 시스템의 TV화면 흑은 모니터상에 영상신호를 비월주사하여 디스프레이 하는 경우에는 먼저 홀수필드를 스캐닝한후 짝수 필드를 스캐닝한다.
이러한 비월주사가 정확하게 이루어질 수 있는 것은 영상신호내에 영상데이타와 함께 동기신호가 삽입되어있기 때문이다.
그러므로 내부에서 복합 동기신호를 발생하여 영상 데이타와 합쳐주는 경우 만약 복합 동기신호가 불안정하게 되면 화면이 혼들리거나 기타 여러가지 형태로 원래의 영상 데이타를 을바르게 디스플레이 하지 못한다.
한편 복합 동기신호 발생을 외부의 어떤 신호 또는 별개의 동기신호와 동기화하는 경우에는 외부 동기화 신호에 잡음 또는 테이프의 마멸에 의한 신호 레벨 감소등으로 동기화가 불규칙하게 되는 경우가 많다.
이런 경우 외부 동기신호와 내부적으로 발생시켜 주는 복합 동기신호간의 동기가 불규칙하게 되고, 결국 불안정한 동기신호를 발생시키게 되는 문제점이 있었다.
따라서 본 고안의 목적은 자체 안정화 처리 및 외부 동기신호 필터링에 의해 복합 동기신호 발생을 안정화하는 회로를 제공함에 있다.
이하 본 고안을 첨부한 도면을 참조하여 상세히 설명한다 .
제1도는 본 고안의 회로도로서,
외부 수직 동기신호(EV)를 이분주하는 제1분주기(FF1)와,
짝수 혹은 홀수 필드(field)를 검출하기 위하어 외부 수평 동기신호(EH)를 이분주하는 제2분주기(FF2)와,
상기 제2분주기(FF2) 출력을 순차적으로 쉬프트하면서 그 출력들을 논리조합하여 일정수의 필드동안 일정하게 반복되는지 여부를 조사하고 매 프레임마다 동기화 신호를 출력하는 수직 동기 필터부(100)와,
복합 동기신호 발생에 연속성을 주기 위하여 525H 코딩신호를 발생하는 525H 코딩부(300)와,
상기 제1 및 제2분주기(FF1, FF2)의 출력과 상기 수직 동기 필터부(100)의 출력 및 상기 525H 코딩신호를 논리조합하여 동기화 신호 스위칭을 제어하는 제어부(200)와.
수평 및 수직 동기 펄스 발생부(510, 520)를 구비하고 각각의 펄스 발생 카운트 값을 먹싱하여 최종적인 복합 동기신호를 발생하는 복합 동기신호(CS) 발생부와,
상기 제어부(200)의 제어상태에 따라 상기 복합 동기신호 발생부(500)로 전달되는 입력 신호를 외부 수직동기신호(EV)의 2분주 성분 혹은 상기 외부 수직 동기신호의 필터링 신호 혹은 525H 코딩신호 중 선택하는동기화 신호 스위칭부(400)로 구성한다.
상술한 구성에 의거 본 고안을 상세히 설명한다.
먼저 외부 수직 동기신호(EV)가 정상적으로 검출된다고 가정한다.
수평 동기 펄스 발생부(510)와 수직동기 펄스 발생부(520)는 규격에 맞는 동기신호를 발생하기 위해서 다수의 카운터로 이루어지며, 수평 동기신호는 15 75KHz, 수직 동기신호는 60Hz, 등화펄스와 톱니파형 펄스는 수평 동기신호의 2배 주파수 비율로 발생시킨다.
물론 펄스폭은 NTSC/PAL 규격에 맞는 값을 코딩하게 된다. 각각의 동기발생 카운터값을 멀티플랙싱하여 최종적인 복합 동기신호(CS)를 발생한다.
한편 수직 동기신호 필터부(100)에서는 우선 필드 검출을 행하고, 이 결과값을 필터링 함으로써 내부 복합동기신호 발생을 안정화시킨다.
여기서 상기 필드검출 동작을 행하는 이유는 복합 동기신호가 한장의 화면을 두번으로 나누어 주사하는 비월주사 방식을 채택하기 매문에 내부 동기신호 발생 또는 2필터마다 1번씩 동기화 해주는 것이 영상 복합 동기신호의 연속성을 유지시키는데 바람직하기 때문이다.
한편 외부 동기 회로에서 입력되는 수평 동기신호(EH)를 수직 동기신호(EV)에 동기를 맞추어 제2분주기(FF2)로 입력하면 상기 제2분주기(FF2)는 매 필드마다 0과 1을 반복하여 출력하므로 상기 수평 동기신호(EH)와 수직 동기신호(EV)의 관계로써 홀수필드와 짝수필드를 검출할 수 있다.
수직 동기신호 필터부(100)에서는 상기 필드검출 결과가 일정수의 필드 동안 일정하게 반복되면 하이 상태의 출력을 발생하여 매 프레임 마다 동기화 신호를 발생한다.
그러나 다른 어떤 원인에 의해 상기 수평 동기신호(EH)와 수직 동기신호(EV)와의 관계가 원래의 관계에서 벗어날 경우 상기 필터부(100)의 출력은 로우상태가 되고, 이 로우상태 출력신호는 반전되어 제1분주기(FF1)에 입력된다.
제1분주기(FF1)는 외부수직동기신호(EV)에 의해 피이드백되는 신호를 동기화 신호로 발생시킨다.
이때 복합 동기신호 발생이 규격에서 다수 벗어날 수도 있으나 외부 동기화 신호와 내부 동기 발생 신호를 동기시킨다는데 의미가 있다.
한편 복합 동기신호에서 수직 동기신호 검출이 정상적으로 이루어 지지 않을 때는 자체 피드백 동기화 회로에 의해 복합 동기신호 발생에 연속성을 주게 된다.
통상 NTSC 방식에서는 525H로 1프레임을 구성하게 되므로 이 525H 코딩 신호를 동기화 신호로 사용한다.
상술한 바와 같이 복합 동기신호를 자체적으로 발생시킴으로써 외부 동기신호의 변화에 대하여 더 안정적인상태를 유지할 수 있는 장점이 있다.

Claims (4)

  1. 영상 처리 시스템에 있어서,
    외부수평동기신호(EH)의 짝수 혹은 홀수 필드를 검출하고, 검출뇐된 출력을 순차적으로 쉬프트하고, 출력들을 논리조합하여 일정수 필드동안 일정주기의 신호 반복여부를 조사하여 매프레임마다 동기화신호를 출력하는 외부동기신호필 터부와,
    상기 동기신호필터부의 출력이 일정주기의 신호반복 아닌 신호를 입력으로 외부수직동기신호(EV)에 의해 이분주하는 분주기(FF1)와,
    상기 외부수직동기신호(EV) 및 상기 외부수평동기신호(EH)를 검파하지 못한 상태에서 동기신호의 연속성을 유지하도록 내부동기신호를 발생하는 525H 코딩부와,
    수평 및 수직동기 펄스 발생부를 구비하고 미리 설정된 각각의 펄스 발생 카운터 값을 먹싱하여 최종의 복합동기신호를 발생하는 복합동기신호 발생부와,
    상기 외부동기신호 필터부의 일정주기신호의 외부동기화신호를 삽입하여 상기 복합동기신호 발생부의 복합동기신호를 발생토록하고, 일정주기신호 반복하지 않은 상태에서 상기 분주기(FF1)에 의해 외부동기신호와 내부동기신호를 동기시키고, 상기 외부동기신호를 검출하지 못한 상태에서 상기 525H 코딩부에 의해 내부동기신호를 삽입하여 상기 복합동기신호발생부의 복합동기신호를 발생토록 선택적으로 제어하는 제어부로 구성함을 특징으로 하는 동기신호 발생 안정화회로
  2. 제1항에 있어서, 상기 외부 동기신호 필터부는 외부수평동기신호의 홀수 또는 짝수 필드를 검출하는 분주기(FF2)와,
    상기 홀수 또는 짝수 필드를 상기 수직동기신호에 의해 병렬신호로 변환 출력하는 직병렬변환기와,
    상기 병렬신호를 논리연산하여 일정주기의 신호 반복에 응답하여 매프레임마다 동기화신호릍 출력하는 논리부로 구성함을 특징으로 하는 동기신호 발생안정화회로
  3. 제1항에 있어서, 상기 제어부와 상기 복합동기신호 발생부 사이에서 외부동기신호의 입력에 응답하여 상기 복합동기신호발생부의 복합동기신호를 발생시키고, 외부동기신호가입력되지 않는 상태에서 525H 코딩부의 내부동기신호에 응답하여 복합동기신호를 발생시키도록 선택하는 동기화신호 스윗칭부를 더 구비함을 특징으로하는 동기신호 발생 안정화회로
  4. 영상처리시스템에 있어서, 외부수평동기신호(EH)의 짝수 혹은 홀수 필드를 검출하고, 검출된 출력을 순차적으로 취프트하고, 출력들을 논리조합하여 일정수 필드동안 일정주기의 신호반복여부를 조사하여 매프레임마다 동기화신호를 출력하는 외부동기신호필터 수단과,
    상기 동기신호필터부의 출력이 일정주기의 신호반복 아닌 신호를 입력으로 외부수직동기신호(EV)에 의해 이분주하는 분주수단과,
    상기 외부수직동기신호(EV) 및 상기 외부수평동기신호(EH)를 검파하지 돗한 상태에서 동기신호의 연속성을 유지하도록 내부동기신호를 발생하는 525H 코딩수단과,
    수평 및 수직동기 펄스 발생부를 구비하고 미리 설정된 각각의 펄스 발생 카운터 값을 먹싱하여 최종의 복합동기신호를 발생하는 복합 동기신호 발생수단과,
    상기 외부동기신호 필터수단의 일정주기신호의 외부동기와신호를 삽입하여 상기 복합동기신호 발생부의 복합동기신호를 발생토록하고, 일정주기신호 반복하지 않은 상태에서 상기 분주수단에 의해 외부동기신호와 내부동기신호를 동기시키고, 상기 외부동기신호를 검출하지 못한 상태에서 상기 525H 코딩수단에 의해 내부동기신호를 삽입하여 상기 복합동기신호발생부의 복합동기신호를 발생토록 선택적으로 제어하는 제어수단으로 구성함을 특징으로 하는 동기신호 발생 안정화회로
KR2019910023483U 1991-12-23 1991-12-23 복합 동기신호 발생 안정화 회로 KR960002555Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910023483U KR960002555Y1 (ko) 1991-12-23 1991-12-23 복합 동기신호 발생 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910023483U KR960002555Y1 (ko) 1991-12-23 1991-12-23 복합 동기신호 발생 안정화 회로

Publications (2)

Publication Number Publication Date
KR930017030U KR930017030U (ko) 1993-07-29
KR960002555Y1 true KR960002555Y1 (ko) 1996-03-27

Family

ID=19325219

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910023483U KR960002555Y1 (ko) 1991-12-23 1991-12-23 복합 동기신호 발생 안정화 회로

Country Status (1)

Country Link
KR (1) KR960002555Y1 (ko)

Also Published As

Publication number Publication date
KR930017030U (ko) 1993-07-29

Similar Documents

Publication Publication Date Title
US4509071A (en) Double-scanning non-interlace television receiver
US5335014A (en) Method and apparatus for remote synchronous switching of video transmitters
EP0160706B1 (en) Television receiver
CN1051192C (zh) 同步信号发生装置
KR100315246B1 (ko) 디지털 표시 장치용 위상 동기 루프 회로
KR960002555Y1 (ko) 복합 동기신호 발생 안정화 회로
KR100356138B1 (ko) 배속영상신호표시방법,디스플레이장치및텔레비젼수상기
EP0746154B1 (en) A subpicture signal vertical compression circuit
JPS62159981A (ja) ビデオ装置用同期回路
JPS61172484A (ja) ビデオフイ−ルドデコ−ダ
KR100673922B1 (ko) 디지털 텔레비전 수신기용 수평 동기 시스템
US6433829B1 (en) Signal processing apparatus for setting up vertical blanking signal of television set
JP3536409B2 (ja) 垂直偏向制御回路及びテレビジョン受像機
KR0157125B1 (ko) 복합 영상 기기의 블랙킹 신호 발생 제어 회로
KR200208200Y1 (ko) 슈퍼임포즈장치
KR0124601B1 (ko) 액정 티브이(tft-lcd tv)의 수직동기신호 잡음제거장치
KR960003443B1 (ko) 문자 표시 장치
KR0165479B1 (ko) 복합영상신호 생성을 위한 동기신호 생성장치
JP3871901B2 (ja) 映像表示装置
KR200141097Y1 (ko) 문자 흔들림 방지 회로
KR950011527B1 (ko) 동기신호의 홀/짝수필드검출회로 및 그 방법
KR0129516B1 (ko) 다중 동기 대응 주파수 판별회로
KR910013933A (ko) 디지탈 텔레비젼 수상기의 메인클럭 발생방법 및 회로
JP3642187B2 (ja) テレビジョン受像機
KR100285431B1 (ko) 수평동기신호발생기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee