KR950023822U - 다중처리기 시스템의 버스 인터럽트 회로 - Google Patents

다중처리기 시스템의 버스 인터럽트 회로

Info

Publication number
KR950023822U
KR950023822U KR2019940001759U KR19940001759U KR950023822U KR 950023822 U KR950023822 U KR 950023822U KR 2019940001759 U KR2019940001759 U KR 2019940001759U KR 19940001759 U KR19940001759 U KR 19940001759U KR 950023822 U KR950023822 U KR 950023822U
Authority
KR
South Korea
Prior art keywords
multiprocessor systems
bus interrupt
interrupt circuits
circuits
bus
Prior art date
Application number
KR2019940001759U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to KR2019940001759U priority Critical patent/KR950023822U/ko
Publication of KR950023822U publication Critical patent/KR950023822U/ko

Links

KR2019940001759U 1994-01-31 1994-01-31 다중처리기 시스템의 버스 인터럽트 회로 KR950023822U (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940001759U KR950023822U (ko) 1994-01-31 1994-01-31 다중처리기 시스템의 버스 인터럽트 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019940001759U KR950023822U (ko) 1994-01-31 1994-01-31 다중처리기 시스템의 버스 인터럽트 회로

Publications (1)

Publication Number Publication Date
KR950023822U true KR950023822U (ko) 1995-08-23

Family

ID=60886918

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019940001759U KR950023822U (ko) 1994-01-31 1994-01-31 다중처리기 시스템의 버스 인터럽트 회로

Country Status (1)

Country Link
KR (1) KR950023822U (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980026521A (ko) * 1996-10-10 1998-07-15 조진영 멀티 포트 메모리 비동기 중재 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980026521A (ko) * 1996-10-10 1998-07-15 조진영 멀티 포트 메모리 비동기 중재 방법

Similar Documents

Publication Publication Date Title
KR960011695A (ko) 컴퓨터 시스템
DE69423056D1 (de) Arbitrierungslogik für Mehrfachbus-Rechnersystem
DE69422750D1 (de) Serielles Bussystem
DE69527499D1 (de) Schaltung zum Wiederzuweisen des Einschaltsprozessors in einem Mehrprozessorensystem
DE69517206D1 (de) Virenschutz in rechnersystemen
NO950780L (no) Datamaskin-system
DE69628609D1 (de) Distribuiertes Pipeline-Busarbitrierungssystem
DE69124194D1 (de) Bustreiberschaltung
DE69527365D1 (de) Hierarchische serielle busvorrichtung
DE69621212D1 (de) Busfehlerverarbeiter in einem Zweifachbussystem
DE69429908D1 (de) Busverwaltungssystem
DE69717232D1 (de) Fehlertolerantes Bussystem
DE59409273D1 (de) Datenbussystem
DE69131417D1 (de) Bussystem
DE69730472D1 (de) Knoten-zu-Knoten-Unterbrechungsmechanismus in einem Multiprozessorsystem
DE59510974D1 (de) Bus-Treiberschaltung
DE69729782D1 (de) Busarbiter
KR950023822U (ko) 다중처리기 시스템의 버스 인터럽트 회로
KR920013153U (ko) 다중처리기 시스템에서의 데이터버스 중재기
KR950010352U (ko) 지역 버스 중재 회로
KR960002772U (ko) 컴퓨터 시스템 보호회로
KR970045644U (ko) 버스 중재회로
KR970047757U (ko) 정적램 사용권 중재회로
KR940017068U (ko) 후면버스 사용 시스템에서의 세그먼트 중재버스 회로
KR950031224U (ko) 컴퓨터 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application