KR950003880B1 - 버스 인터페이스 방식에 의한 집중관리 시스템 - Google Patents

버스 인터페이스 방식에 의한 집중관리 시스템 Download PDF

Info

Publication number
KR950003880B1
KR950003880B1 KR1019920011717A KR920011717A KR950003880B1 KR 950003880 B1 KR950003880 B1 KR 950003880B1 KR 1019920011717 A KR1019920011717 A KR 1019920011717A KR 920011717 A KR920011717 A KR 920011717A KR 950003880 B1 KR950003880 B1 KR 950003880B1
Authority
KR
South Korea
Prior art keywords
computer
bus
command
bus interface
station
Prior art date
Application number
KR1019920011717A
Other languages
English (en)
Other versions
KR940002706A (ko
Inventor
권순홍
오윤석
이해영
윤정남
Original Assignee
한국전기통신공사
이해욱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전기통신공사, 이해욱 filed Critical 한국전기통신공사
Priority to KR1019920011717A priority Critical patent/KR950003880B1/ko
Priority to JP6503178A priority patent/JP2609078B2/ja
Priority to DE69320934T priority patent/DE69320934D1/de
Priority to US08/204,156 priority patent/US5553251A/en
Priority to EP93913615A priority patent/EP0607375B1/en
Priority to PCT/KR1993/000055 priority patent/WO1994001962A1/en
Publication of KR940002706A publication Critical patent/KR940002706A/ko
Application granted granted Critical
Publication of KR950003880B1 publication Critical patent/KR950003880B1/ko
Priority to US08/650,811 priority patent/US5812869A/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/24Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks using dedicated network management hardware
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Abstract

내용 없음.

Description

버스 인터페이스 방식에 의한 집중관리 시스템
제1도는 종래의 제1실시예에 의한 단말장치를 관리하는 시스템에 대한 블럭도.
제2도는 종래의 제2실시예에 의한 단말장치를 관리하는 시스템에 대한 블럭도.
제3도는 제2도의 방법을 사용하여 시리얼 통신회선을 확장하는 방법에 대한 블럭도.
제4도는 본 발명에 의한 버스 인터페이스 방식에 의한 다수의 단말장치를 집중관리하는 시스템에 대한 블럭도.
제5도는 제4도의 마이크로 컴퓨터 시스템에 시리얼 통신장치를 접속하는 방법에 대한 블럭도.
제6도는 제4도의 마이크로 컴퓨터 시스템에 HDLC 통신장치를 접속하는 방법에 대한 블럭도.
* 도면의 주요부분에 대한 부호의 설명
1z 내지 4z : 컴퓨터 4Q1 : 일차국
4Q2 내지 4QM : 이차국 1T 내지 4T : 공중통신 회선망
1v, 2v, 3v 내지 3vN, 4v1 내지 4vN : 단말장치
2a 내지 4a : 컴퓨터 어드레스 버스 2b 내지 4b : 컴퓨터 데이타 버스
2c 내지 4c : 컴퓨터 콘트롤 버스 4s : 듀얼포트 램
2x, 3xl 내지 3xM, 4x, 4f 내지 6f : 버스 인터페이스
4xl 내지 4xM, 5k, 6k : 마이크로 콘트롤러 버스
4q1 내지 4qM, 5q, 6q : 마이크로 컴퓨터
4ml 내지 4mM, 6m : HDLC 통신장치
4nl 내지 4nM : 멀티포인트 인터페이스
4r : 멀티포인트 버스
1e, 2e, 3el 내지 3eM, 4e2 내지 4eM : 모뎀장치
1u, 2u, 3ul 내지 3uM1, 4u2 내지 4uM, 5u : 시리얼 통신장치
2d, 3dl 내지 3dM, 5d : 시리얼 통신 콘트롤러
M, N : 임의의 숫자
본 발명은 버스 인터페이스(BUS interface) 방식에 의한 집중관리 시스템에 관한 것으로, 특히 듀얼포트램(dual port RAM)을 통하여 컴퓨터와 일차국간에 통신이 이루어지게 하고, 상기 일차국은 멀티포인트 인터페이스(multipoint interface)와 멀티포인트 버스(multipoint BUS)를 통하여 다수의 이차국간에 통신이 이루어지게 하므로써, 수천에서 수만개까지의 단말장치(예를들어, 공중전화기등)를 주어진 시간내에 제어 및 관리할 수 있는 시스템에 관한 것이다.
일반적으로, 공중통신 회선망에 접속되어 여러곳에 분산설치되어 있는 단말장치를 컴퓨터를 사용하여 원격으로 제어 또는 관리하고 있는데, 최근 단말장치의 사용급증으로 이를 경제적이면서 효율적으로 집중관리 할 수 있는 시스템을 요구하게 되었다.
종래의 단말장치를 관리하기 위한 시스템을 첨부된 제1도 내지 제3도를 참조하여 설명하면 다음과 같다.
제1도는 종래의 제1실시예에 의한 단말장치를 관리하는 시스템에 관한 블럭도로서, 컴퓨터(1z)에 내장되어 있는 시리얼(serial) 통신장치(1u)를 모뎀(modem) 장치(1e)에 연결하고, 상기 모뎀장치(1e)는 공중 통신 회선망(1T)을 이용하여 단말장치(1v)와 접속하여 구성된다.
이와같이 컴퓨터에 내장된 시리얼 통신장치(1u)를 이용하여 단말장치(1v)와 통신하는 방법은 통신회선의 수가 컴퓨터(1z)가 내장하고 있는 시리얼 통신장치(1u)의 수로 제한이 되어 동시에 접속할 수 있는 단말장치의 수가 제한이된다. 또한 컴퓨터(1z)는 시리얼 통신장치(1u)와 모뎀장치(1e)의 제어와, 회선규범등의 통신을 하기 위한 모든 작업에 전적으로 관여하여야만 한다.
이러한 방법으로 공중통신 회선망에 접속되어 여러곳에 분산되어 설치되어 있지 많은 수의 단말장치를 원격으로 제어 또는 관리하는 경우 컴퓨터(1z)의 회선 용량과 성능이 문제된다.
제2도는 종래의 제2실시예에 의한 단말장치를관리하는 시스템에 대한 블럭도로서, 상기 제도에서 컴퓨터(1z)에 내장되어 있는 시리얼 통신장치(1u)의 시리얼 통신회선을 확장한 것으로, 시리얼 통신장치(2u)는 컴퓨터(2z)의 버스 인터페이스(2a, 2b, 2c)와 시리얼 통신콘트롤러(2d)의 버스 인터페이스(2x)에 의하여 확장되는데, 확장되는 상기 시리얼 통신장치(2u)는 컴퓨터의 버스 인터페이스(2a, 2b, 2c)와 시리얼 통신 콘트롤러(2d)의 버스 인터페이스(2x), 시리얼 통신 콘트롤러의 데이타 입출력 및 제어신호(2y)에 의하여 구성된다.
상기 시리얼 통신장치(2u)는 모뎀장치(2e)에 연결되어 컴퓨터(2z)의 통제하에 제어 및 회선규범등의 통신에 관계되는 방법에 따라 공중통신회선망(2T)을 통하여 단말장치(2v)와 접속하여 통신할 수 있다.
제3도는 제2도의 방법을 사용하여 컴퓨터(3z)에 M개의 시리얼 통신장치(3u1, 3u2, …3uM)를 확장하고, N개의 단말장치(3v1, 3v2, …3vN)가 공중통신회선망(3T)을 통하여 접속하여 통신하는 방법을 도시한 것으로, 각각의 시리얼 통신장치(3u1, 3u2, …3uM)는 각 시리얼 통신콘트롤러(3d1, 3d2, …3dM)의 버스 인터페이스 장치(3x1, 3x2, …3xM)를 통하여 각각의 시리얼 통신콘트롤러(3d1, 3d2, …3dM)를 제어하며, 각 시리얼 통신콘트롤러의 데이타 입출력 및 제어신호(3y1, 3y2, …3yM)는 각 모뎀장치(3e1, 3e2, …3eM)에 연결되어 컴퓨터(3z)의 통제하에 제어 및 회선규범등의 통신에 관계되는 방법에 따라 공중통신회선망(3T)을 통하여 여러단말장치(3v1, 3v2, …3vN)와 접속하여 동시에 N개의 단말장치와 통신할 수 있다.
이경우, 컴퓨터(3z)는 시리얼 통신장치(3u1, 3u2, …3uM)와 모뎀장치(3e1, 3e2, …3eM)의 제어와 회선 규범의 통신을 하기 위한 모든 작업을 M개의 통신회선에 대하여 전적으로 관여하게 되어 컴퓨터(3z)의 성능을 저하시키게 된다. 또한 상기의시스템은 통신회선의 증설에 한계가 있으며, 통신회선을 구동하기 위한 컴퓨터(3z) 프로그램이 상당히 복잡하게 되고, 컴퓨터(3z)는 통신회선에 제어에 관련된 부하로 인하여 단말장치(3v1, 3v2, …3vN)의 원격제어와 관리에 상당한 지장을 초래하게 된다. 이로인하여 수천에서 수만개까지의 단말장치를 제어 및 관리하는 시스템을 제3도와 같은 방식으로 구성하는 것은 상당히 어렵다.
따라서, 본 발명의 목적은 경제적이고 효율적으로, 많은 수의 단말장치중 수개 또는 수십개의 단말장치를 동시에 접속하여 처리할 수 있으며, 수천에서 수만개까지의 단말장치를 주어진 시간내에 제어 및 관리할 수 있는 시스템을 제공하는데 있다.
이러한 목적을 달성하기 위한 본 발명은 컴퓨터의 어드레스 버스(4a), 컴퓨터의 데이타 버스(4b) 및 컴퓨터의 콘트롤 버스(4c)를 내장한 컴퓨터(4z)와, 상기 컴퓨터(4z)의 버스(4a, 4b, 4c)와 접속되어 컴퓨터(4z)와 통신을 할 수 있는 일차구(4Q1)과, 상기 일차국(4Q1)으로부터 멀티포인트 버스(4r)를 통하여 폴링방식으로 접속되어 일차국(4Q1)과 통신을 할 수 있는 다수의 이차국(4Q2, 4Q3, …4QM)과, 상기 다수의 이차국(4Q2, 4Q3, 4QM)이 공중통신 회선망(4T)을 통하여 다수의 단말장치(4v1, 4v2 …4vN)와 접속되어 단말장치를 제어 및 관리할 수 있도록 구성되는 것을 특징으로 한다.
이하, 본 발명을 첨부한 도면을 참조하여 상세히 설명하기로 한다.
제4도는 본 발명에 의한 버스 인터페이스 방식에 의한 다수의 단말장치를 집중관리하는 시스템에 대한 블럭도이고, 제5도는 제4도의 시리얼 통신장치의 구성방법에 대한 블럭도이며, 제6도는 제4도의 HDLC(High Level Data Link Control Procedure) 통신장치의 구성방법에 대한 블럭도이다.
컴퓨터(4z)의 버스(4a, 4b, 4c)에 의하여 접속되어 있는 듀얼포트 램(4s)의 버스 인터페이스 장치(4x)와 듀얼포트 램(4s), 마이크로 컴퓨터 시스템(4ql)과 HDLC 통신장치(4ml), 듀얼포트 램(4s)과 마이크로 컴퓨터 시스템(4ql) 및 HDLC 통신장치(4ml)를 연결하는 마이크로 프로세서 또는 마이크로 콘트롤러의 버스(4kl)와 멀티포인트 인터페이스(4nl)에 의하여 불평형형 정규응답 등급의 HDLC 통신방식중 일차국(4Q1)을 구성하는 마이크로 컴퓨터 시스템이 구성된다. 불평형형 정규응답 등급의 HDLC 통신방식중 이차국(4Q2, 4Q3, …4QM)을 구성하는 마이크로 컴퓨터 시스템은 각각 멀티포인트 인터페이스(4n2, 4n3, …4nM)와 HDLC 통신장치(4m2, 4m3, …4mM), 마이크로 컴퓨터 시스템(4q2, 4q3, …4qM), 마이크로 프로세서 또는 마이크로 콘트롤러의 버스(4k2, 4k3, …4kM), 시리얼 통신장치(4u2, 4u3, …4uM)와 모뎀 장치(4e2, 4e3, …4eM)에 의하여 구성된다.
상기한 구성을 더욱 상세히 설명하면 다음과 같다.
본 발명의 버스 인터페이스 방식에 의한 집중관리 시스템은 크게 컴퓨터(4z), 일차국(4Q1), 다수의 이차국(4Q2, 4Q3, …4QM), 공중통신 회선망(4T) 및 다수의 단말장치(4v1, 4v2, …4vN)로 구성된다.
상기 컴퓨터(4z)는 컴퓨터의 어드레스 버스(4a), 컴퓨터의 데이타 버스(4b) 및 컴퓨터의 콘트롤 버스(4c)를 내장하여 구성되며, 상기 버스(4a, 4b, 4c)에 의하여 일차국(4Q1)과 접속된다.
상기 일차국(4Q1)은 두개의 버스 인터페이스(4x, 4f)를 구비한 듀얼포트 램(4s), 마이크로 컴퓨터(4q1), HDLC 통신장치(4ml), 멀티포인트 인터페이스(4nl)으로 구성되는데, 상기 듀얼포트 램(4s)의 버스 인터페이스(4x)는 상기 컴퓨터(4z)와 버스(4a, 4b, 4c)와 정합하여 컴퓨터(4z)와 일차국(4Q1)을 연결하여 주며, 상기 듀얼포트 램(4S)과 마이크로 컴퓨터(4ql)와 HDLC 통신장치(4ml)은 마이크로 콘트롤러 버스(또는 마이크로 프로세서 버스)(4k1)에 의하여 서로 접속되고, 상기 멀티포인트 인터퍼이스(4nl)는 상기 HDLC 통신장치(4ml)와 연결되어 이차국(4Q2, 4Q3, …4QM)을 상기 일차국(4Q1)과 접속시킨다.
상기 다수의 이차국(4Q2, 4Q3, …4QM)은 상기 일차국(4Q1)의 멀티포인트 인터페이스(4n1)에 접속되어 있는 멀티포인트 버스(4r)를 통하여 다수의 이차국(4Q2, 4Q3, …4QM)의 각각의 멀티포인트 인터페이스(4n2, 4n3, …4nM)에 폴링(polling) 방식에 의하여 접속되게 된다. 그 구성을 다수의 이차국(4Q2, 4Q3, …4QM)중 임의이 하나를 예를들어, 이차국(4QM)의 구성을 설명하면(그외의 다른 이차국의 구성은 동일하기 때문), 멀티포인트 버스(4r)의 일단에 접속된 멀티포인트 인터페이스(4nM)는 HDLC 통신장치(4mM)와 연결되고, 상기 HDLC 통신장치(4mM)는 버스 인터페이스(4kM)에 의하여 마이크로 컴퓨터(4qM) 및 시리얼 통신장치(4uM)와 연결되고, 상기 시리얼 통신장치(4uM)는 모뎀장치(4eM)와 연결되어 구성된다. 즉, 이차국(4Q2) 또는 이차국(4Q3)등의 각각의 구성도 상기한 이차국(4QM)의 구성과 동일하며, 다수의 이차국(4Q2, 4Q3, …4QM)은 공중통신 회선망(4T)과 접속된 각각의 모뎀장치(4e2, 4e3, …4QM)에 의하여 다수의 단말장치(4v1, 4v2, …4vN)중 최대 N개의 단말장치와 연결되게 한다.
제5도는 상기 다수의 이차국의 시리얼 통신장치의 구성을 나타낸 것으로, 마이크로 컴퓨터(5q)의 버스(5k)와 정합되는 주변장치의 버스 인터페이스(5f)와 시리얼 통신콘트롤러(5d)의 시리얼데이타 입출력 및 제어신호(5y)를 구비한 시리얼 통신콘트롤러(5d)로 구성된다.
제6도는 상기 다수의 이차국의 HDLC 통신장치의 구성을 나타낸 것으로, 마이크로 컴퓨터(6q)의 버스(6k)와 정합되는 주변장치의 버스 인터페이스(6f)와 HDLC 통신콘트롤러(6h)의 시리얼 데이타 입출력 및 제어신호(6i)를 구비한 HDLC 통신 콘트롤러(6h)로 구성된다.
컴퓨터(4z)와 일차국(4Q1)간의 통신은 듀얼포트 램(4s)를 통하여 이루어지며, 상기 듀얼 포트 램(4s)의 읽고 쓰기는 듀얼포트 램(4s)에서 제공되는 세마포어 로직에 의하여 비경쟁 모드 또는 경쟁 모드로 동작하고, 이 듀얼포트 램(4s)에서 제공되는 인터럽트 발생 로직을 사용하여 컴퓨터(4z)와 일차국(4Q1)간의 동작을 상호간에 제어하게 된다.
일차국(4Q1)과 이차국(4Q2, 4Q3, …4QM)간의 통신은 HDLC 통신장치(4m2, 4m3, …4mM), 멀티포인트 인터페이스(4n1, 4n2, 4n3, …4nM)와 멀티포인트 버스(4r)를 통하여 이루어진다. 일차국(4Q1)은 폴링(polling) 방식에 의하여 이차국(4Q2, 4Q3, …4QM)과 순차적으로 접속을 하게되며, 이차국(4Q2, 4Q3, …4QM)은 일차국(4Q1)이 접속을 시도한 경우만 멀티포인트 버스(4r)를 통하여 일차국(4Q1)과 통신을 할 수 있다.
컴퓨터(4z)는 버스 인터페이스(4a, 4b, 4c, 4x)와 듀얼포트 램(4s)를 통하여 일차국(4Q1) 또는 이차국(4Q2, 4Q3, …4QM)의 동작을 제어하는 명령, 데이타와 제어 데이타등은 일차국(4Q1)에 전달한다. 동작을 제어하는 명령, 데이타와 제어데이타등을 전달받은 일차국(4Q1)은 이차국(4Q2, 4Q3, …4QM)에 동작을 제어하는 명령, 데이타와 제어 데이타등을 전달하거나 일차국(4Q1)의 동작을 제어하게 된다. 일차국(4Q1)으로부터 동작을 제어하는 명령을 전달받은 이차국(4Q2, 4Q3, …4QM)은 전달된 명령, 데이타와 제어데이타등을 이용하여 이차국 자신의 동작을 제어하거나 명령, 데이타와 제어데이타에 포함되어 있는 내용에 따라 임의의, 또는 지정된 단말장치를 접속하여 동작을 제어하게 된다.
임의의 이차국(4QM)에 전달된 명령, 데이타와 제어데이타등이 여러단말장치(4v1, 4v2, …4vN)중 임의의 단말장치(4vN)를 접속하여 이 단말장치(4vN)를 제어 및 관리하라는 작업에 관련된 것인 경우, 이차국(4QM)의 마이크로 컴퓨터 시스템(4qM)은 회선규범등의 통신에 관계되는 방법에 따라 시리얼 통신 콘트롤러(4dM)와 모뎀장치(4eM)를 제어하여 공중통신회선망(4T)을 통하여 단말장치(4vN)를 제어 및 관리하는 작업을 수행하게 되고, 이차국은 작업의 완료시 일차국(4Q1)이 접속을 시도할때 그 결과 또는 정보를 멀티포인트 버스(4r)를 통하여 일차국(4Q1)에 전달한다. 일차국(4Q1)은 이차국으로부터 수집된 결과 또는 정보를 듀얼포트 램(4s)에서 기입한후 듀얼포트 램(4s)에서 제공되는 인터럽트를 사용하여 지시한 작업에 대한 결과 또는 정보가 있음을 컴퓨터(4z)에 알린다. 컴퓨터는 일차국(4Q1)으로부터 인터럽트가 발생한 경우에만 듀얼포트 램(4s)을 읽음으로서 컴퓨터(4z)는 성능의 저하없이 프로그램을 수행할 수 있게 된다.
임의의 이차국(4QM)에 전달된 명령, 데이타와 제어데이타등이 여러단말장치(4v1, 4v2, …4vN)중 임의의 단말장치(4vN)로부터의 접속들 대기하였다가 이 단말장치(4vN)로부터의 접속이 있는 경우 단말장치(4vN)로부터 정보 및 데이타를 수집하는 작업에 관련된 것인 경우, 이차국(4QM)의 마이크로 컴퓨터 시스템(4qM)은 단말장치(4vN)로부터의 접속이 있는 경우 회선규범등의 통신에 관계되는 방법에 따라 시리얼 통신 콘트롤러(4dM)와 모뎀 장치(4eM)를 제어하여 공중통신회선망(4T)을 통하여 접속된 단말장치(4vN)로부터 정보 및 데이타를 수집하는 작업을 수애한다. 이차국은 작업의 완료시 일차국(4Q1)이 접속을 시도할때 그 정보 또는 데이타를 멀티포인트 버스(4r)를 통하여 일차국(4Q1)에 전달한다. 일차국(4Q1)은 이차국으로부터 수집된 정보 또는 데이타를 듀얼포트 램(4s)에 기입한 후 듀얼포트 램(4s)에서 제공되는 인터럽트를 사용하여 지시한 작업에 대한 결과 또는 정보가 있음을 컴퓨터(4z)에 알린다.
제7도 내지 제9도는 본 발명의 동작을 설명하기 위한 플로우 챠트도로서, 제7도는 컴퓨터를 중심으로, 제8도는 일차국을 중심으로, 제9도는 이차국을 중심으로 하여 동작을 설명한 것이다.
제7도를 참조하여, 시작신호로부터 단계(101)에서 컴퓨터(4z)를 초기화하여 다음 단계(102)로 진행된다.
상기 단계(102)에서는 듀얼포트 램(4s)을 통하여 자국을 구성하는 마이크로 컴퓨터 시스템(4Q1)에 작업을 지시한 후 단계(103)으로 진행하여 마이크로 컴퓨터 시스템(4Q1)으로부터 작업지시에 대한 응답을 판단하여, 응답이 있을 경우 단계(104)로 진행하고, 응답이 없을 경우 단계(107)로 진행된다.
상기 단계(107)에서는 마이크로 컴퓨터 시스템(4Q1)로부터 접속요청 또는 지시된 작업과 다른 데이타가 있는가를 판단하여, 있을 경우 단계(108)로 진행되어 접속에 따른 작업처리를 한 후 단계(103)으로 복귀되고, 없을 경우 단계(103)으로 바로 복귀되어 계속진행된다.
상기 단계(104)에서는 지시된 작업과 관련된 프로그램을 수행한 후에 단계(105)로 진행하여 마이크로 컴퓨터 시스템(4Q1)에 지시한 작업이 종료되었는가를 판단하여 종료되지 않았으면 단계(103)로 복귀되고, 종료되었으면 단계(106)으로 진행된다.
상기 단계(106)에서는 다른 작업지시가 있는지 없는지를 판단하여, 있을 경우 단계(102)로 복귀되고, 없을 경우 종료한다.
제8도를 참조하여, 시작신호로부터 단계(201)에서 일차국(4Q1)을 초기화하여 다음단계(202)로 진행된다.
상기 단계(202)에서는 컴퓨터(4z)로부터 명령이 있는가를 판단하여, 있을 경우 단계(203)으로 진행되고, 없을 경우 단계(208)로 진행된다.
상기 단계(208)에서는 이차국(4Q1, 4Q3, …4QM)으로부터 접속요청이 있는가를 판단하여, 없을 경우 단계(202)로 복귀되고, 있을 경우 단계(209)로 진행되어 접속에 따른 작업처리를 한 후 단계(202)로 복귀된다.
상기 단계(203)에서는 듀얼포트램에서 정보를 읽은 다음 명령을 해석한 후 다음단계(204)로 진행된다.
상기 단계(204)에서는 명령에 따라 이차국(4Q2, 4Q3, …4QM)과 접속하여 컴퓨터(4z)로부터 전달받게된 데이타 및 명령에 따른 이차국(4Q2, 4Q3, …4QM)중 선택된 곳에 데이타 및 명령을 전달한 후 단계(205)로 진행된다.
상기 단계(205)에서는 명령에 대한 응답이 이차국(4Q2, 4Q3, …4QM)으로부터있는가를 판단하여, 없으면 다시 단계(205)으로 복귀되고, 있으면 단계(206)으로 진행되어 응답에 따른 작업처리를 한후에 단계(207)로 진행된다.
상기 단계(207)에서는 일차국(4Q1)으로부터 명령 또는 작업이 종료되었는가를 판단하여, 종료되었으면 상기 단계(202)로 복귀되고, 종료되지 않았으면 상기 단계(205)로 복귀되어 계속진행된다.
제9도를 참조하여, 시작신호로부터 단계(301)에서 이차국(4Q2, 4Q3, …4QM)을 초기화하여 다음단계(302)로 진행된다.
상기 단계(302)에서는 일차국(4Q1)으로부터 명령이 있는가를 판단하여, 있을 경우 단계(303)으로 진행되고, 없을 경우 단계(305)로 진행된다.
상기 단계(303)에서는 명령에 따라 공중통신회선망(4T)을 통하여 단말장치(4v1, 4v2, …4vN)와 명령에 따른 회선접속을 한 후 단계(304)로 진행된다.
상기 단계(304)에서는 명령에 따른 작업처리를 한 후 다시 상기 단계(302)로 복귀되어 계속진행된다.
상기 단계(305)에서는 단말장치(4v1, 4v2, …4vN)로부터 접속요청이 있는가를 판단하여 없을 경우 단계(302)로 복귀되고, 있을 경우 단계(306)으로 진행하여 접속이 따라 작업처리를 한 후 단계(302)로 복귀되어 계속 진행된다.
상술한 바와같이 각 이차국들은 주어진 작업에 대하여 독립적으로 작동할 수 있으며 컴퓨터에 부담을 주지않고 동시에 N개의 단말장치와 접속하여 N개의 단말장치를 독립적으로 제어 및 관리할 수 있으며, 각 이차국들은 주어진 작업에 대하여 독립적으로 반복적으로작동할 수 있게 된다.

Claims (11)

  1. 버스 인터페이스 방식에 의한 집중관리 시스템에 있어서, 컴퓨터의 어드레스 버스(4a), 컴퓨터의 데이타 버스(4b) 및 컴퓨터의 콘트롤 버스(4c)를 내장한 컴퓨터(4z)와, 상기 컴퓨터(4z)의 버스(4a, 4b, 4c)와 접속되어 컴퓨터(4z)와 통신을 할 수 있는 일차국(4Q1)과, 상기 일차국(4Q1)으로부터 멀티포인트 버스(4r)를 통하여 폴링방식으로 접속되어 일차국(4Q1)과 통신을 할 수 있는 다수의 이차국(4Q2, 4Q3, …4QM)과, 상기 다수의 이차국(4Q2, 4Q3, 4QM)이 공중통신 회선망(4T)을 통하여 다수의 단말장치(4v1, 4v2 …4vN)와 접속되어 단말장치를 제어 및 관리할 수 있도록 구성되는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 시스템.
  2. 제1항에 있어서, 상기 일차국(4Q1)은 두개의 버스 인터페이스(4x 및 4f)를 구비한 듀얼포트 램(4s)과, 상기 버스 인터페이스(4f)로부터 인터페이스 콘트롤(4kl)를 통하여 접속되는 마이크로 컴퓨터(4q1)와, 상기 인터페이스 콘트롤러(4kl)로부터 접속되는 HDLC 통신장치(4ml)와, 상기 HDLC 통신장치(4ml)로부터 접속되는 멀티포인트 인터페이스(4nl)로 구성되는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 시스템.
  3. 제2항에 있어서, 상기 듀얼포트 램(4s)의 버스 인터페이스(4x)는 상기 컴퓨터(4z)와 버스(4a, 4b, 4c)와 접속되어 컴퓨터(4z)와 일차국(4Q1)간의 통신이 가능하도록 구성되는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 시스템.
  4. 제1항에 있어서, 상기 다수의 이차국(4Q2, 4Q3, …4QM) 각각은 멀티포인트 인터페이스(4n2, 4n3, …4nM)와, 상기 멀티포인트 인터페이스에 연결된 HDLC 통신장치(4m2, 4m3, …4mM)와, 상기 HDLC 통신장치(4m2, 4m3, …4mM)로부터 마이크로 콘트롤러의 버스(4k2, 4k3, …4kM)를 통하여 접속되는 시리얼 통신장치(4u2, 4u3, …4uM)와, 상기 HDLC 통신장치(4m2, 4m3, …4mM)로부터 상기 마이크로 콘트롤러의 버스(4k2, 4k3, …4kM)를 통하여 접속되는 시리얼 통신장치(4u2, 4u3, …4uM)와, 상기 시리얼 통신장치에 연결된 모뎀장치(4e2, 4e3, …4eM)로 이루어지는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 시스템.
  5. 제4항에 있어서, 상기 멀티포인트 인터페이스(4n2, 4n3, …4nM)는 멀티포인트 버스(4r)에 의하여 일차국(4Q1)의 멀티포인트 인터페이스(4nl)와 연결되어 일차국(4Q1)과 다수의 이차국(4Q2, 4Q3, …4QN)의 통신이 가능하게 되도록 구성되는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 시스템.
  6. 버스 인터페이스 방식에 의한 집중관리 방법에 있어서, 시작신호로부터 컴퓨터를 초기화하는 단계(101)와, 상기 단계(101)로부터 듀얼포트 램을 통하여 자국을 구성하는 마이크로 컴퓨터 시스템에 작업을 지시하는 단계(102)와, 상기 단계(102)로부터 마이크로 컴퓨터 시스템으로부터의 작업지시에 대한 응답을 판단하는 단계(103)와, 상기 단계(103)로부터 응답이 있을 경우 지시된 작업과 관련된 프로그램을 수행하는 단계(104)와, 상기 단계(104)로부터 마이크로 컴퓨터 시스템에 지시한 작업이 종료되었는가를 판단하는 단계(105)와, 상기 단계(105)로부터 작업이 종료되었으면 다른 작업지시 여부를 판단하여(단계 106) 있을 경우 단계(102)로 복귀되고, 없을 경우 작업을 종료하는 단계로 이루어지는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 방법.
  7. 제6항에 있어서, 상기 단계(103)로부터 응답이 없을 경우 마이크로 컴퓨터 시스템으로부터의 접속요청 또는 지시된 작업과 다른 데이타가 있는가를 판단하는 단계(107)와, 상기 단계(107)로부터 접속요청 또는 다른 데이타가 있을 경우 접속에 따른 작업처리를 한 후 상기 단계(103)으로 복귀하고, 없을 경우 바로 상기 단계(103)으로 복귀하는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 방법.
  8. 버스 인터페이스 방식에 의한 집중관리 방법에 있어서, 시작신호로부터 일차국을 초기화하는 단계(201)와, 상기 단계(201)로부터 컴퓨터로부터의 명령이 있는가를 판단하는 단계(202)와, 상기 단계(202)로 부터 명령이 있을 경우 듀얼포트램에서 정보를 읽은 다음 명령을 해석하는 단계(203)와, 상기 단계(203)로 부터 명령에 따라 이차국과 접속하여 컴퓨터로부터 전달된 데이타 및 명령에 따라 이차국의 선택된 곳에 데이타 및 명령을 전달하는 단계(204)과, 상기 단계(204)로부터 명령에 대한 응답이 이차국으로부터있는가를 판단한 후에 없으면 다시 이차국으로부터 명령에 대한 응답을 기다리고, 있으면 응답에 따른 작업처리를 하는 단계(206)으로 진행시키는 단계(205)와, 상기 단계(206)으로부터 일차국으로부터의 명령 또는 작업이 종료되었는가를 판단하여, 종료되었으면 상기 단계(202)로 복귀하고, 종료되지 않았으면 상기 단계(205)로 복귀하여 계속 진행시키는 단계(207)로 이루어지는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 방법.
  9. 제8항에 있어서, 상기 단계(202)로부터 명령이 없을 경우 이차국으로부터 접속요청이 있는가를 판단하여(단계 208) 없을 경우 단계(202)로 복귀하고, 있을 경우 접속에 따른 작업처리(단계 209)를 한후에 단계(202)로 복귀하는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 방법.
  10. 버스 인터페이스 방식에 의한 집중관리 방법에 있어서, 시작신호로부터 이차국을 초기화하는 단계(301)와, 상기 단계(301)로부터 일차국으로부터 명령이 있는가를 판단하는 단계(302)와, 상기 단계(302)로부터 명령이 있을 경우 명령에 따라 공중통신 회선망을 통하여 단말장치와 명령에 따른 회전접속을 하는 단계(303)와, 상기 단계(303)로부터 명령에 따른 작업처리를 한 후 상기 단계(302)로 복귀되어 계속 진행하는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 방법.
  11. 제10항에 있어서, 상기 단계(302)로부터 명령이 없을 경우 단말장치로부터 접속요청이 있는가를 판단하여 없을 경우 상기 단계(302)로 복귀하고, 있을 경우 접속에 따라 작업처리를 한 후 상기 단계(302)로 복귀되어 계속 진행하는 것을 특징으로 하는 버스 인터페이스 방식에 의한 집중관리 방법.
KR1019920011717A 1992-07-02 1992-07-02 버스 인터페이스 방식에 의한 집중관리 시스템 KR950003880B1 (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1019920011717A KR950003880B1 (ko) 1992-07-02 1992-07-02 버스 인터페이스 방식에 의한 집중관리 시스템
JP6503178A JP2609078B2 (ja) 1992-07-02 1993-07-02 バスインタフェースユニットを利用する集中管理システム
DE69320934T DE69320934D1 (de) 1992-07-02 1993-07-02 Zentrales verwaltungssystem mit einer busschnittstelle
US08/204,156 US5553251A (en) 1992-07-02 1993-07-02 Centralized management system utilizing a bus interface unit
EP93913615A EP0607375B1 (en) 1992-07-02 1993-07-02 A centralized management system utilizing a bus interface unit
PCT/KR1993/000055 WO1994001962A1 (en) 1992-07-02 1993-07-02 A centralized management system utilizing a bus interface unit
US08/650,811 US5812869A (en) 1992-07-02 1996-05-20 Centralized data communications network method using first- and intermediate-level switch stations and dual port RAM

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920011717A KR950003880B1 (ko) 1992-07-02 1992-07-02 버스 인터페이스 방식에 의한 집중관리 시스템

Publications (2)

Publication Number Publication Date
KR940002706A KR940002706A (ko) 1994-02-19
KR950003880B1 true KR950003880B1 (ko) 1995-04-20

Family

ID=19335722

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920011717A KR950003880B1 (ko) 1992-07-02 1992-07-02 버스 인터페이스 방식에 의한 집중관리 시스템

Country Status (6)

Country Link
US (2) US5553251A (ko)
EP (1) EP0607375B1 (ko)
JP (1) JP2609078B2 (ko)
KR (1) KR950003880B1 (ko)
DE (1) DE69320934D1 (ko)
WO (1) WO1994001962A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE507927C2 (sv) * 1995-12-08 1998-07-27 Ericsson Telefon Ab L M Anordning och förfarande vid övervakning av objekt
KR100271380B1 (ko) * 1997-11-24 2000-11-15 구자홍 브랜치프로세서의망관리장치
US6338765B1 (en) 1998-09-03 2002-01-15 Uit, L.L.C. Ultrasonic impact methods for treatment of welded structures
US6932876B1 (en) 1998-09-03 2005-08-23 U.I.T., L.L.C. Ultrasonic impact machining of body surfaces to correct defects and strengthen work surfaces
US7301123B2 (en) 2004-04-29 2007-11-27 U.I.T., L.L.C. Method for modifying or producing materials and joints with specific properties by generating and applying adaptive impulses a normalizing energy thereof and pauses therebetween
US7276824B2 (en) 2005-08-19 2007-10-02 U.I.T., L.L.C. Oscillating system and tool for ultrasonic impact treatment
CN105679231B (zh) * 2015-12-31 2019-06-28 西安诺瓦星云科技股份有限公司 终端设备访问控制系统及led显示系统

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3750171A (en) * 1970-09-24 1973-07-31 Bendix Corp Diplexed multi-frequency cw doppler radar
US3772656A (en) * 1971-02-01 1973-11-13 Olivetti & Co Spa Data communication system between a central computer and data terminals
US4447872A (en) * 1980-10-20 1984-05-08 Minnesota Mining And Manufacturing Company Alarm data concentration and gathering system
US4574284A (en) * 1983-01-26 1986-03-04 Trw Inc. Communication bus interface unit
ATE59510T1 (de) * 1986-02-17 1991-01-15 Siemens Ag Schaltungsanordnung zur seriellen datenuebertragung zwischen mehreren teilnehmerstellen.
US5047923A (en) * 1987-08-21 1991-09-10 Siemens Aktiengesellschaft Modularly structured digital communication system for interconnecting terminal equipment and public networks
AU608489B2 (en) * 1987-12-14 1991-03-28 Nec Corporation Simple adapter for multiplexing isdn terminals
KR920009402B1 (ko) * 1987-12-15 1992-10-16 미쓰비시덴기 가부시끼가이샤 통신장치 및 시스템
US4912633A (en) * 1988-10-24 1990-03-27 Ncr Corporation Hierarchical multiple bus computer architecture
US5204949A (en) * 1989-02-15 1993-04-20 Hitachi, Ltd. Multi-channel/multi-circuit communication controller
FR2657979B1 (fr) * 1990-02-08 1994-09-23 Aerospatiale Coupleur de bus serie.
US5216595A (en) * 1990-03-20 1993-06-01 Ncr Corporation System and method for integration of lottery terminals into point of sale systems
JP2598178B2 (ja) * 1991-04-30 1997-04-09 三菱電機株式会社 通信システム
US5291609A (en) * 1991-06-13 1994-03-01 Sony Electronics Inc. Computer interface circuit
US5303267A (en) * 1992-05-04 1994-04-12 Dsc Communications Corporation Multipoint data communications system
US5414814A (en) * 1992-05-08 1995-05-09 The United States Of America As Represented By The Secretary Of The Navy I/O interface between VME bus and asynchronous serial data computer

Also Published As

Publication number Publication date
KR940002706A (ko) 1994-02-19
US5553251A (en) 1996-09-03
JPH06509459A (ja) 1994-10-20
DE69320934D1 (de) 1998-10-15
JP2609078B2 (ja) 1997-05-14
WO1994001962A1 (en) 1994-01-20
EP0607375B1 (en) 1998-09-09
US5812869A (en) 1998-09-22
EP0607375A1 (en) 1994-07-27

Similar Documents

Publication Publication Date Title
US4914619A (en) Apparatus and method for interconnecting an application of a transparent services access facility to remote source
US4442502A (en) Digital information switching system
US4377843A (en) Data distribution interface
US7266625B2 (en) Data communication system
US4982325A (en) Applications processor module for interfacing to a database system
JPS6243598B2 (ko)
KR950003880B1 (ko) 버스 인터페이스 방식에 의한 집중관리 시스템
US20020087749A1 (en) Computer system, CPU and memory installed apparatus, and input/output control apparatus
JPH07143202A (ja) システムを構成する方法、デバイスを構成する方法、制御装置およびシステム
Rutledge et al. An interactive network of time-sharing computers
JPS62121562A (ja) デ−タ通信システム
US5954800A (en) Data communications network adaptor with duplicate interface boards operating alternately in active and stand-by modes
JPS5944194A (ja) 通信デイジタル・スイツチブロツク
JPS6144428B2 (ko)
JP3484549B2 (ja) 遠隔情報通信方法及び通信装置とそれに用いられる ターミナルアダプタ
JPH05324505A (ja) ファイル転送方法およびファイル転送システム
KR100953965B1 (ko) 브랜치 프로세서의 회선 접속방법
JP3893787B2 (ja) 通信方法
JPH03270431A (ja) プロセッサ間通信方式
JPH04301945A (ja) 高効率マルチキャスト方式
JPH0670054A (ja) ファクシミリアダプタ装置
JPS6336176B2 (ko)
JPH03191634A (ja) ローカルエリアネットワークシステム
JPS6398240A (ja) 複数ホストアクセス制御方式
JPS6123901B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971227

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee