KR940023099A - 데이타의 직/병렬변환방법 및 장치 - Google Patents

데이타의 직/병렬변환방법 및 장치 Download PDF

Info

Publication number
KR940023099A
KR940023099A KR1019930003294A KR930003294A KR940023099A KR 940023099 A KR940023099 A KR 940023099A KR 1019930003294 A KR1019930003294 A KR 1019930003294A KR 930003294 A KR930003294 A KR 930003294A KR 940023099 A KR940023099 A KR 940023099A
Authority
KR
South Korea
Prior art keywords
data
bit
serial
latch
parallel
Prior art date
Application number
KR1019930003294A
Other languages
English (en)
Other versions
KR950013806B1 (ko
Inventor
손호규
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930003294A priority Critical patent/KR950013806B1/ko
Publication of KR940023099A publication Critical patent/KR940023099A/ko
Application granted granted Critical
Publication of KR950013806B1 publication Critical patent/KR950013806B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1036Read-write modes for single port memories, i.e. having either a random port or a serial port using data shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1087Data input latches

Landscapes

  • Communication Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

직/병렬변환에 소요되는 변환시간을 단축시킬 수 있는 직/병렬변환기가 개시된다.
N-1번째까지의 직렬데이타를 입력하여 N-1비트 쉬프트처리된 병렬데이타를 출력하는 쉬프트레지스터와; 쉬프트레지스터(34)에서 출력되는 N-1비트의 병렬데이타와 N번째의 직렬데이타를 입력하고, 그에 인가되는 래치유효신호(LATCH_ENBL)에 대응하여 두 데이타가 조합된 N비트의 병렬데이타를 촐력하는 버퍼와; 직렬데이타의 입력을 계수하여 계수치가 N-1일 때 버퍼(36)에 제공되는 래치유효신호(LATCH_ENBL)를 발생하는 래치신호발생부(38)를 포함한다.
N비트의 직렬데이타를 변환함에 있어서, 최종비트가 전송됨과 동시에 변환동작이 수행되도록 구성함으로써, 변환소요시간이 절감되는 효과를 갖는다.

Description

데이타 직/병렬변환방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 의한 직/병렬변환기의 일실시예를 보이는 블럭도이다, 제5도는 제4도에서 보여지는 래치신호발생부의 구체적인 회로도이다, 제6도는 제4도에 보여지는 직/병렬변환기의 동작을 보이는 타이밍도이다.

Claims (3)

  1. N비트의 직렬데이타를 동일비트수의 병렬데이타로 변환하는 방법에 있어서, 입력되는 직렬데이타를 쉬프트처리하여 N-1의 쉬프트처리된 병렬데이타로 출력하는 제1과정과; 상기의 직렬데이타를 추적하여 N번째 비트가 입력되면, 입력되는 N번째의 비트와 상기 제1과정에서의 N-1쉬프트처리된 병렬데이타를 조합하여 N비트의 병렬데이타를 형성하는 제2과정을 구비하는 것을 특징으로 하는 데이타의 직/병렬변환 방법.
  2. N비트의 직렬데이타를 동일비트수의 병렬데이타로 변환하는 장치에 있어서, N-1번째 비트까지의 직렬데이타를 입력하여 N-1비트 쉬프트처리된 병렬데이타를 출력하는 쉬프트레지스터(34)와; 상기 쉬프트레지스터(34)에서 출력되는 N-1비트의 병렬데이타와 N번째 비트의 직렬데이타를 입력하고, 그에 인가되는 래치유효신호(LATCH_ENBL)에 대응하여 두 데이타가 조합된 N비트의 병렬데이타를 출력하는 버퍼(36)와; 직렬데이타의 입력을 계수하여 계수치가 N-1일 때 상기 버퍼(36)에 제공되는 래치유효신호(LATCH_ENBL)를 발생하는 래치신호발생부(38)를 포함함을 특징으로 하는 데이타의 직/병렬변환장치.
  3. 제2항에 있어서, 입력되는 N비트의 직렬데이타의 전송개시를 나타내는 전송유효신호(SEND ENBL)를 발생하는 데이타전송부(32)를 더 구비하며; 상기 래치신호발생부(38)는 상기 전송유효신호(SEND ENBL)신호에 의하여 인에이블되는 것을 특징으로 하는 데이타의 직/병렬변환장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930003294A 1993-03-05 1993-03-05 데이타의 직/병렬변환방법 및 장치 KR950013806B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930003294A KR950013806B1 (ko) 1993-03-05 1993-03-05 데이타의 직/병렬변환방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930003294A KR950013806B1 (ko) 1993-03-05 1993-03-05 데이타의 직/병렬변환방법 및 장치

Publications (2)

Publication Number Publication Date
KR940023099A true KR940023099A (ko) 1994-10-22
KR950013806B1 KR950013806B1 (ko) 1995-11-16

Family

ID=19351682

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930003294A KR950013806B1 (ko) 1993-03-05 1993-03-05 데이타의 직/병렬변환방법 및 장치

Country Status (1)

Country Link
KR (1) KR950013806B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100411231B1 (ko) * 1995-12-28 2004-03-18 주식회사 하이닉스반도체 데이터변환방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101601523B1 (ko) 2014-11-03 2016-03-08 현대자동차주식회사 차량의 소음원 인식 장치 및 소음 지문을 이용한 소음원 인식 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100411231B1 (ko) * 1995-12-28 2004-03-18 주식회사 하이닉스반도체 데이터변환방법

Also Published As

Publication number Publication date
KR950013806B1 (ko) 1995-11-16

Similar Documents

Publication Publication Date Title
KR960025082A (ko) 데이타 전송장치
KR940023099A (ko) 데이타의 직/병렬변환방법 및 장치
KR850002717A (ko) D/a변 환
KR930022880A (ko) 음성 데이타 보간회로
KR970049364A (ko) 디지탈/아날로그 변환기 인터페이스 장치
RU2022332C1 (ru) Генератор дискретных ортогональных сигналов
KR960032930A (ko) 데이터 전송 회로
KR920001963A (ko) 신호 변환 회로
SU1599995A1 (ru) Устройство дл преобразовани импульсно-кодомодулированных сигналов в дельта-модулированные сигналы
SU841091A1 (ru) Устройство дл формировани многопозиционныхбиОРТОгОНАльНыХ шуМОпОдОбНыХСигНАлОВ
SU576574A1 (ru) Устройство дл перебора сочетаний
JP3425163B2 (ja) 乱数生成装置
KR970049467A (ko) 병렬 스크램블링 장치
KR950029926A (ko) 이진 보수 발생을 위한 병렬 곱셈기
SU1309316A1 (ru) Преобразователь параллельного @ -разр дного кода в последовательный
SU1566334A1 (ru) Генератор систем действительных базисных функций Аристова
KR970056528A (ko) 아날로그 버스/i^2c 버스 프로토콜 변환기
KR970002073B1 (ko) 파이프 라인 구조를 이용한 브이 엘 디 장치
KR970056027A (ko) 개인통신 시스템용 역인터리빙장치
SU1603360A1 (ru) Генератор систем базисных функций Аристова
KR970022702A (ko) 병렬 사이클릭 리던던시 체크(crc) 엔코더
KR970056031A (ko) 개인통신 시스템용 역인터리빙장치
KR960024950A (ko) 순환중복검사코드 발생회로
KR970049468A (ko) 난수 발생 장치
KR970055608A (ko) 해쉬 코드 생성 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20031030

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee